chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Vitis? Model Composer 2023.1現(xiàn)已更新

XILINX開發(fā)者社區(qū) ? 來源:XILINX開發(fā)者社區(qū) ? 2023-05-31 10:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述

Vitis Model Composer 概述

Vitis Model Composer 是一個基于模型的設計工具,不僅可在 MathWorks MATLABSimulink 環(huán)境中進行快速設計探索,而且還可通過自動代碼生成在 AMD 器件上加速投產(chǎn)進程。

您可以設計您的 DSP 算法并使用高層次性能優(yōu)化模塊對其進行迭代,同時還可通過系統(tǒng)級仿真驗證功能正確性。Vitis Model Composer 可通過自動優(yōu)化將您的設計轉換為生產(chǎn)質量級實施方案。

該工具提供一個具有 200 多個 HDL、HLS 和 AI 引擎模塊的庫,用于在 AMD 器件上設計并執(zhí)行算法。此外,它還允許將自定義 HDL、HLS 和 AI 引擎代碼按模塊導入工具。

Vitis Model Composer 為 DSP 提供 AMD 系統(tǒng)生成器的所有功能性,自 2021.1 版起,該系統(tǒng)生成器不再按獨立工具提供。

2023.1 關鍵特性與增強功能

AI 引擎

顯著改善了 AI 引擎 DSP 模塊的響應性

支持使用非默認構造函數(shù)導入 AI 引擎圖形

HLS

Windows 平臺現(xiàn)在支持 HLS 內核模塊

在 HLS 內核模塊中,用戶可以指定一個輸入?yún)?shù),用作輸入?yún)?shù)或輸入端口

HLS 內核模塊現(xiàn)在支持新數(shù)據(jù)類型,包括 hls::stream

>、hls::stream、ap_uint 和 ap_int

HDL

支持 Versal 器件的新浮點 DSPFP32 模塊。該模塊具有快速仿真功能

新增針對 Versal 器件優(yōu)化的矢量 FFT 浮點模塊

Gateway-In AXIS 模塊現(xiàn)在支持更廣泛的輸出數(shù)據(jù)類型(類似于 Gateway-In 模塊)

通用

中心模塊的改進

新增配置 AI 引擎并行構建數(shù)的選項

新增顯示子系統(tǒng)中無效模塊列表的機制

新增提供 AI 引擎仿真器選項的域

支持 MATLAB 工具 R2021a、R2021b 以及 R2022a 版本

購買與下載

Vitis Model Composer 可以作為 Vivado ML 標準版或企業(yè)版以及 Vitis 統(tǒng)一軟件平臺的附加許可證購買。

如需評估,請從產(chǎn)品許可網(wǎng)站生成免費的 90 天評估許可證。

可以額外選擇 Vitis Model Composer 作為設計工具,其可通過Vivado 安裝程序安裝,也可通過 Vitis 安裝程序安裝。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • HDL
    HDL
    +關注

    關注

    8

    文章

    332

    瀏覽量

    49047
  • Simulink
    +關注

    關注

    23

    文章

    552

    瀏覽量

    66443
  • 模型
    +關注

    關注

    1

    文章

    3819

    瀏覽量

    52270
  • Model
    +關注

    關注

    0

    文章

    343

    瀏覽量

    26542
  • Vitis
    +關注

    關注

    0

    文章

    158

    瀏覽量

    8427

原文標題:Vitis? Model Composer 2023.1 現(xiàn)已更新!

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    [VirtualLab] 通用探測器

    Release 2023.1-附加組件概述 探測器插件-可編程的代碼片段 文件信息
    發(fā)表于 04-15 08:14

    如何使用AMD Vitis硬件在環(huán)功能運行Vitis子系統(tǒng)設計

    到目前為止,本文關于 AMD Versal AIE 驗證和 AMD Vitis 新的驗證功能的研究,所有內容都基于仿真完成。
    的頭像 發(fā)表于 04-02 10:29 ?7200次閱讀
    如何使用AMD <b class='flag-5'>Vitis</b>硬件在環(huán)功能運行<b class='flag-5'>Vitis</b>子系統(tǒng)設計

    谷歌Android Studio Otter 3功能更新發(fā)布

    我們很高興地宣布,Android Studio Otter 3 功能更新穩(wěn)定版現(xiàn)已發(fā)布!本次更新干貨滿滿,不僅重磅升級了 Android Studio 中的智能體工作流,還為開發(fā)者提供了更高的靈活性和掌控力,助力大家輕松利用 A
    的頭像 發(fā)表于 01-28 14:15 ?853次閱讀
    谷歌Android Studio Otter 3功能<b class='flag-5'>更新</b>發(fā)布

    基于Vitis Model Composer完成全流程AI Engine開發(fā)

    基于Vitis Model Composer進行AI Engine(AIE)開發(fā),核心優(yōu)勢體現(xiàn)在AIE專屬優(yōu)化、開發(fā)流程簡化、靈活的適配性、高效驗證及量產(chǎn)適配等方面。
    的頭像 發(fā)表于 12-31 11:20 ?6326次閱讀
    基于<b class='flag-5'>Vitis</b> <b class='flag-5'>Model</b> <b class='flag-5'>Composer</b>完成全流程AI Engine開發(fā)

    全新AMD Vitis統(tǒng)一軟件平臺2025.2版本發(fā)布

    AMD Vitis統(tǒng)一軟件平臺 2025.2 版現(xiàn)已推出,此版本為使用 AMD Versal AI Engine 的高性能 DSP 應用提供了更出色的設計環(huán)境,還增強了仿真功能以加快復雜設計。
    的頭像 發(fā)表于 12-12 15:06 ?859次閱讀

    如何在AMD Vitis Unified IDE中使用系統(tǒng)設備樹

    您將在這篇博客中了解系統(tǒng)設備樹 (SDT) 以及如何在 AMD Vitis Unified IDE 中使用 SDT 維護來自 XSA 的硬件元數(shù)據(jù)。本文還講述了如何對 SDT 進行操作,以便在 Vitis Unified IDE 中實現(xiàn)更靈活的使用場景。
    的頭像 發(fā)表于 11-18 11:13 ?3316次閱讀
    如何在AMD <b class='flag-5'>Vitis</b> Unified IDE中使用系統(tǒng)設備樹

    AMD Vitis AI 5.1測試版現(xiàn)已開放下載

    AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡處理單元( NPU )的支持。Vitis AI 包含優(yōu)化的 NPU IP、模型編譯工具和部署 API,可在嵌入式平臺上實現(xiàn)可擴展的高性能推理。
    的頭像 發(fā)表于 11-08 09:24 ?1450次閱讀

    AMD Vitis AI 5.1測試版發(fā)布

    AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡處理單元 (NPU) 的支持。Vitis AI 包含優(yōu)化的 NPU IP、模型編譯工具和部署 API,可在嵌入式平臺上實現(xiàn)可擴展的高性能推理。
    的頭像 發(fā)表于 10-31 12:46 ?1000次閱讀

    Imagination GPU 驅動更新:新增多項 Vulkan 與 OpenCL 擴展支持

    最近,ImaginationGPU驅動完成了重大更新。Imagination客戶現(xiàn)已可通過合作伙伴門戶(PartnerPortal)獲取最新版Linux與Android驅動開發(fā)套件(DDK)。我們
    的頭像 發(fā)表于 10-13 09:21 ?1041次閱讀
    Imagination GPU 驅動<b class='flag-5'>更新</b>:新增多項 Vulkan 與 OpenCL 擴展支持

    如何在AMD Vitis Unified 2024.2中連接到QEMU

    在本篇文章我們將學習如何在 AMD Vitis Unified 2024.2 中連接到 QEMU。 這是本系列的第 2 篇博文。要了解如何設置和使用 QEMU + 協(xié)同仿真,請參閱開發(fā)者分享|在 AMD Versal 自適應 SoC 上使用簡單的 QEMU + 協(xié)同仿真示例。
    的頭像 發(fā)表于 08-06 17:24 ?2001次閱讀
    如何在AMD <b class='flag-5'>Vitis</b> Unified 2024.2中連接到QEMU

    使用nncase模擬器驗證轉換效果出現(xiàn)報錯sim.load_model(kmodel) RuntimeError怎么解決?

    , innncase_results = kmodel_inference(kmodel_path,kmodel_input_data,model_input_size)File \"C
    發(fā)表于 07-23 07:44

    全新AMD Vitis統(tǒng)一軟件平臺2025.1版本發(fā)布

    全新 AMD Vitis 統(tǒng)一軟件平臺 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能 DSP 應用提供了改進后的設計環(huán)境。
    的頭像 發(fā)表于 06-24 11:44 ?1941次閱讀

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎上撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統(tǒng)版本的
    的頭像 發(fā)表于 06-20 10:06 ?2554次閱讀
    使用AMD <b class='flag-5'>Vitis</b> Unified IDE創(chuàng)建HLS組件

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Vivado Design Suite 設計中使用此 HLS IP,并使用嵌入式 Vitis
    的頭像 發(fā)表于 06-13 09:50 ?2252次閱讀
    如何使用AMD <b class='flag-5'>Vitis</b> HLS創(chuàng)建HLS IP

    PROTUES仿真no model specified for adc0809,誰有ADC0809的model?

    PROTUES仿真no model specified for adc0809,誰有ADC0809的model?
    發(fā)表于 05-09 13:24