提出了一種僅在一個(gè)晶體管上制作的正負(fù)邏輯通用無源邏輯元件。邏輯元件至少有兩個(gè)輸入,以及三個(gè)輸出:一個(gè) OR、一個(gè) XOR 和一個(gè) AND,同時(shí)工作。給出了使用這種設(shè)備作為“只有兩個(gè)”邏輯元素的一部分以及 RS 觸發(fā)器的一部分的示例。
用您獨(dú)特的設(shè)計(jì)驚艷工程世界: 設(shè)計(jì)理念提交指南
在現(xiàn)代電子學(xué)中,幾乎沒有與通用邏輯元件的創(chuàng)建相關(guān)的出版物。下面是對(duì)正負(fù)邏輯的新型通用無源邏輯元件的描述,僅在一個(gè)晶體管上制成。通用邏輯元件(圖 1)僅包含一個(gè)雙極或場效應(yīng)晶體管 Q1。它能夠在沒有自己的電源的情況下運(yùn)行,它同時(shí)執(zhí)行邏輯元件 OR、XOR 和 AND 的功能。它也可以用作正邏輯或負(fù)邏輯的元素,這大大擴(kuò)展了其應(yīng)用的可能性。
圖 1正負(fù)邏輯的通用邏輯元素。
考慮正邏輯的通用邏輯元件的操作(圖 1)。如果沒有控制信號(hào)施加到輸入 +X1 和 +X2,則輸出 +Y1 (OR)、+Y2 (XOR)、+Y3 (AND) 具有邏輯零電平。真值表如下(表1)。
表1正負(fù)邏輯通用邏輯元素真值表。
如果輸入 +X1 或 +X2 之一由“Log. 1”級(jí),第二級(jí)“Log. 0”,則輸出 +Y1 (OR) 和 +Y2 (XOR) 將具有“Log. 1”電平,輸出+Y3(AND)將有“Log. 0”。
最后,如果電壓電平“Log. 1” 應(yīng)用于輸入 +X1 和 +X2,然后輸出 +Y1 (OR) 和 +Y3 (AND) 將具有電平“Log. 1”,輸出 +Y2 (XOR) 將有“Log. 0”。
在否定邏輯的通用邏輯元素的操作過程中將觀察到類似的過程,但帶有減號(hào)。
讓我們進(jìn)一步考慮使用通用邏輯元素作為“只有一個(gè)”的邏輯元素的可能性。
邏輯元件“ONLY ONE OF TWO”是確保兩個(gè)信號(hào)中僅一個(gè)從元件的輸入到其相應(yīng)輸出的通道的邏輯元件。如果兩個(gè)或多個(gè)輸入信號(hào)在時(shí)間上重合,“只有一個(gè)”元素將不會(huì)將它們中的任何一個(gè)傳遞到輸出(圖 2,表 2)。邏輯元素“ONLY ONE OF TWO”是邏輯元素“ONLY ONE OF ALL”[1] 的一個(gè)特例。
圖 2邏輯元素“只有一個(gè)”。
表2邏輯元素“ONLY ONE OF TWO”的真值表。
圖 3和表 3顯示了使用兩個(gè)通用邏輯元件作為 RS 觸發(fā)器的可能性。當(dāng)向輸入 X1 或 X2 施加一個(gè)短矩形脈沖時(shí),觸發(fā)器會(huì)切換其狀態(tài)。
圖 3.基于兩個(gè)通用邏輯元件的 RS 觸發(fā)器。
表3使用兩個(gè)通用邏輯元件的 RS 觸發(fā)真值表。
上面討論的邏輯元件的優(yōu)點(diǎn)是它們非常簡單,用途廣泛,并且能夠在很寬的輸入電壓范圍內(nèi)工作:從 1 伏到數(shù)百伏。
無源通用邏輯元件的缺點(diǎn)包括它們的低負(fù)載能力,鑒于輸出電壓的逐漸損失,它們順序級(jí)聯(lián)的可能性很小。
-
晶體管
+關(guān)注
關(guān)注
77文章
10095瀏覽量
144776 -
觸發(fā)器
+關(guān)注
關(guān)注
14文章
2047瀏覽量
62795 -
邏輯元件
+關(guān)注
關(guān)注
0文章
9瀏覽量
6156
發(fā)布評(píng)論請先 登錄
在MCU上使用GPIO來驅(qū)動(dòng)晶體管上的基極,需要在電路中添加一個(gè)電阻器嗎?
場效應(yīng)管是一種什么元件而晶體管是什么元件
概述晶體管
晶體管如何表示0和1
什么是光電晶體管以及其應(yīng)用
關(guān)于晶體管及其功能和特性的常見問題
什么是晶體管 晶體管的分類及主要參數(shù)
什么是達(dá)林頓晶體管?
基本晶體管開關(guān)電路,使用晶體管開關(guān)的關(guān)鍵要點(diǎn)
不同類型的晶體管及其功能
一個(gè)芯片集成多少晶體管
如何使用數(shù)字晶體管

晶體管上的簡單XOR邏輯元件

評(píng)論