chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

干貨|集成電路EOS/ESD,如何把控?

廣電計(jì)量 ? 2022-05-25 15:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

50%——在品控界是個(gè)很可怕的數(shù)字,有一對(duì)兄弟難題占到了產(chǎn)線不良率的一半江山。

在電子器件組裝過程中,EOS(Electrical Over Stress)與 ESD(Electrical Static Discharge)造成的集成電路失效約占現(xiàn)場失效器件總數(shù)的50%,且通常伴隨較高不良率以及潛在可靠性問題,是產(chǎn)線一大殺手。

當(dāng)問題發(fā)生時(shí),應(yīng)該如何查找真因、尋找解決方案,一直以來都是困擾現(xiàn)場工程師、品控工程師的難題。廣電計(jì)量集成電路失效分析實(shí)驗(yàn)室,通過多年的行業(yè)積累,總結(jié)出一套相對(duì)完整的針對(duì)EOS/ESD的分析方法,通過失效分析、模擬驗(yàn)證等手段,可以更好地協(xié)助現(xiàn)場工程師與設(shè)計(jì)工程師提升產(chǎn)線良率及IC的可靠性。

常見問題1:產(chǎn)線失效到底是由EOS還是ESD引起?

我們?cè)谧鍪Х治鰰r(shí),最常聽到客戶的要求是希望知道rootcause是EOS還是ESD,確認(rèn)失效機(jī)理及真因,是改善良率的第一步,也是非常關(guān)鍵的一步。通常,我們區(qū)分EOS還是ESD會(huì)首先通過失效分析手法挖掘IC的物理失效現(xiàn)象,然后從現(xiàn)象上去區(qū)分。

常見ESD物理失效表現(xiàn):襯底擊穿、多晶硅熔融、GOXpin hole、contactmelted、metal melted等(見圖1),常見EOS物理失效表現(xiàn):氧化層、金屬層大面積熔融以及封裝體碳化等現(xiàn)象(見圖2)。

pYYBAGKNjROABDdzAAVHXRw4SBk606.pngpoYBAGKNjRKAJ0QUAAO832hOUiU105.png

圖1:常見ESD物理失效現(xiàn)象

poYBAGKNjRSAXFruABOu2rLJoQU340.png

圖2:常見EOS物理失效現(xiàn)象

常見問題2:為什么EOS和ESD會(huì)造成不同的失效現(xiàn)象?

ESD從廣義上屬于EOS的一種,但是現(xiàn)場應(yīng)用中我們通常把ESD單獨(dú)歸類,除此之外的過電應(yīng)力統(tǒng)歸于EOS。EOS 是指長時(shí)間(幾微秒到幾秒)持續(xù)的過壓或大電流造成的局部過熱導(dǎo)致的失效,其電壓、電流相對(duì)ESD較低,但是持續(xù)時(shí)間長能量更高,經(jīng)常有同一功能區(qū)塊多處大面積的burnout現(xiàn)象。ESD 單指在靜電放電過程中瞬間高電壓(通常在幾千或上萬伏特)大電流(1~10A)狀態(tài)下引發(fā)的失效現(xiàn)象,主要特征為放電時(shí)間極短(1~100ns),因此一般呈現(xiàn)為輕微的點(diǎn)狀失效。

表1:EOS/ESD信號(hào)特征

poYBAGKNjRGARJfnAADvU4RJ_50668.pngpYYBAGKNjRKAJA5lAAKS3AkDLxc066.png

圖3:EOS/ESD脈沖波形

綜合以上,由于EOS信號(hào)相對(duì)ESD信號(hào)持續(xù)時(shí)間長,能量更強(qiáng),所以通常會(huì)造成芯片大面積的burnout現(xiàn)象,這是EOS不同于ESD現(xiàn)象的主要特征。

常見問題3:什么情況下無法區(qū)分EOS/ESD?

一種情況是短脈沖EOS(持續(xù)時(shí)間幾個(gè)微秒)與ESD的物理損傷十分相似,比如只造成很小面積的金屬熔融,這種情況就很難區(qū)分是EOS還是ESD的能量造成。另一種情況是IC先經(jīng)過了ESD損傷,在后續(xù)功能驗(yàn)證時(shí)大漏電流誘發(fā)了burnout現(xiàn)象,使得IC表面同時(shí)存在EOS和ESD的物理失效特征,尤其常見于PAD旁邊的IO buffer線路上,這種情況下單從物理失效現(xiàn)象是無法判斷初始失效是否由ESD導(dǎo)致。當(dāng)遇到EOS/ESD無法區(qū)分的情況,需要通過模擬實(shí)驗(yàn)進(jìn)一步驗(yàn)證,對(duì)IC或系統(tǒng)使用不同模型進(jìn)行EOS/ESD模擬測(cè)試(見圖4)testto fail,并針對(duì)失效IC進(jìn)行分析。通過對(duì)比驗(yàn)證批芯片與實(shí)際失效芯片的物理失效現(xiàn)象(失效線路位置及失效發(fā)生的物理深度),不僅可以用來歸納真因,還可以了解IC或系統(tǒng)在不同條件下的耐受等級(jí),從而進(jìn)一步指導(dǎo)優(yōu)化產(chǎn)線防護(hù)或IC的可靠性設(shè)計(jì)。針對(duì)新投產(chǎn)芯片也可以考慮從多維度進(jìn)行EOS/ESD的驗(yàn)證與分析(見圖5),不斷提升IC的可靠性品質(zhì)。

pYYBAGKNjRGAaMF4AACve2Fbgc8099.png

圖4:IC常見EOS模擬驗(yàn)證方式

poYBAGKNjRGAaL4jAADkvuXCUqw096.png

圖5:IC常見EOS/ESD測(cè)試項(xiàng)目

綜上所述,當(dāng)產(chǎn)線發(fā)生EOS/ESD失效時(shí),應(yīng)該從哪些方面進(jìn)行分析及改良?我們通常建議客戶參考以下流程進(jìn)行:

1. 針對(duì)失效IC進(jìn)行電性及物理失效分析,確認(rèn)其物理失效現(xiàn)象(失效點(diǎn)對(duì)應(yīng)的電路位置及失效的物理深度),配合現(xiàn)場失效信息收集,初步推斷EOS/ESD失效模型;

2.針對(duì)EOS/ESD無法判斷的情況,對(duì)相關(guān)IC或系統(tǒng)進(jìn)行EOS/ESD模擬試驗(yàn),驗(yàn)證其電壓、電流耐受等級(jí),并針對(duì)失效芯片執(zhí)行失效分析,對(duì)比實(shí)際失效狀況,歸納真因及梳理改善方向;

3.探測(cè)現(xiàn)場容易發(fā)生EOS/ESD的位置(例如使用ESD Event Detector或高頻示波器),針對(duì)產(chǎn)線應(yīng)用進(jìn)行改良。

表2:IC常見EOS/ESD失效來源

生產(chǎn)人員/設(shè)備/環(huán)境的ESD防護(hù)不佳

使用易感應(yīng)靜電的材料

模塊測(cè)試開關(guān)引起的瞬態(tài)/毛刺/短時(shí)脈沖波形干擾

熱插拔引發(fā)的瞬間電壓、電流脈沖

電源供應(yīng)器缺少過電保護(hù)裝置及噪聲濾波裝置

提供超過組件可操作的工作電源

接地點(diǎn)反跳(接地點(diǎn)不足導(dǎo)致電流快速轉(zhuǎn)換引起高電壓)

過多過強(qiáng)的ESD事件引發(fā)EOS

其他設(shè)備的脈沖信號(hào)干擾

不正確的上電順序

廣電計(jì)量集成電路失效分析實(shí)驗(yàn)室,配備完善的EOS/ESD/RA等測(cè)試設(shè)備及完整的失效分析手法,擁有經(jīng)驗(yàn)豐富的材料及電性能可靠性專家,可以針對(duì)IC進(jìn)行全方位的失效分析及可靠性驗(yàn)證方案的設(shè)計(jì)與執(zhí)行。

pYYBAGKNjRKATMiwAAGbTeBC7mg818.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    50

    文章

    2342

    瀏覽量

    177766
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2362

    瀏覽量

    187377
  • EOS
    EOS
    +關(guān)注

    關(guān)注

    0

    文章

    131

    瀏覽量

    21944
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    干貨ESD如何選型

    的過程就是靜電釋放,英文簡 稱 ESD。當(dāng)你在干燥的天氣脫了大衣又去抓金屬門把手的時(shí)候,我相信你就知道 ESD 是什么了。 一般而言,ESD 可能會(huì)高達(dá)上千伏特,這會(huì)對(duì)比較敏感的半導(dǎo)體和集成電
    發(fā)表于 05-29 15:01

    電機(jī)驅(qū)動(dòng)與控制專用集成電路及應(yīng)用

    芯片上有些同時(shí)還包括檢測(cè)、控制、保護(hù)等功能電路,稱之為智能功率集成電路。有一些更大規(guī)模的功率集成電路整個(gè)控制器和驅(qū)動(dòng)器都集成在一起,用一片
    發(fā)表于 04-24 21:30

    中國集成電路大全 接口集成電路

    資料介紹本文系《中國集成電路大全》的接口集成電路分冊(cè),是國內(nèi)第一次比較系統(tǒng)地介紹國產(chǎn)接口集成電路的系列、品種、特性和應(yīng)用方而知識(shí)的書籍。全書共有總表、正文和附錄三部分內(nèi)容??偙聿糠至杏袊a(chǎn)接口
    發(fā)表于 04-21 16:33

    ESDEOS資料整理

    的? 答:一般需要蓋上蓋子,正確安裝在裝運(yùn)箱上的蓋子能對(duì)其內(nèi)的電路板提供足夠強(qiáng)的屏蔽,這些裝運(yùn)箱不僅能提供通常用途下的機(jī)械完整性,而且也能為內(nèi)部提供 ESD 安全性。若拿掉蓋子,任何雜散電場都可以引起電路
    發(fā)表于 03-03 16:42

    集成電路技術(shù)的優(yōu)勢(shì)與挑戰(zhàn)

    硅作為半導(dǎo)體材料在集成電路應(yīng)用中的核心地位無可爭議,然而,隨著科技的進(jìn)步和器件特征尺寸的不斷縮小,硅集成電路技術(shù)正面臨著一系列挑戰(zhàn),本文分述如下:1.硅集成電路的優(yōu)勢(shì)與地位;2.硅材料對(duì)CPU性能的影響;3.硅材料的技術(shù)革新。
    的頭像 發(fā)表于 03-03 09:21 ?891次閱讀
    硅<b class='flag-5'>集成電路</b>技術(shù)的優(yōu)勢(shì)與挑戰(zhàn)

    集成電路為什么要封膠?

    集成電路為什么要封膠?漢思新材料:集成電路為什么要封膠集成電路封膠的主要原因在于提供多重保護(hù)和增強(qiáng)性能,具體來說包括以下幾個(gè)方面:防止環(huán)境因素?fù)p害:集成電路在工作過程中可能會(huì)受到靜電、
    的頭像 發(fā)表于 02-14 10:28 ?744次閱讀
    <b class='flag-5'>集成電路</b>為什么要封膠?

    AMAZINGIC晶焱科技方案應(yīng)用:觸摸屏Touch IC ESD/EOS防護(hù)方案及TVS選型

    AMAZINGIC晶焱科技方案應(yīng)用:觸摸屏Touch IC ESD/EOS防護(hù)方案及TVS選型
    的頭像 發(fā)表于 02-05 15:57 ?877次閱讀
    AMAZINGIC晶焱科技方案應(yīng)用:觸摸屏Touch IC <b class='flag-5'>ESD</b>/<b class='flag-5'>EOS</b>防護(hù)方案及TVS選型

    集成電路電磁兼容性及應(yīng)對(duì)措施相關(guān)分析(三)集成電路ESD 測(cè)試與分析

    測(cè)量對(duì)于確定IC的EMC特性是必要的。只有準(zhǔn)確了解IC的EMC特性,才能在生產(chǎn)前采取有效的預(yù)防措施,提高產(chǎn)品的抗ESD能力和EMC性能,避免后期因ESD干擾導(dǎo)致的產(chǎn)品故障和成本增加等問題集成電路
    的頭像 發(fā)表于 12-23 09:53 ?1243次閱讀
    <b class='flag-5'>集成電路</b>電磁兼容性及應(yīng)對(duì)措施相關(guān)分析(三)<b class='flag-5'>集成電路</b><b class='flag-5'>ESD</b> 測(cè)試與分析

    集成電路電磁兼容性及應(yīng)對(duì)措施相關(guān)分析(三)—集成電路ESD 測(cè)試與分析

    和成本增加等問題 。 三、集成電路ESD 測(cè)試與分析 1、測(cè)試環(huán)境與電場產(chǎn)生 圖5 使用 ESD 發(fā)生器的測(cè)量設(shè)置l 測(cè)試環(huán)境,集成電路(IC)被放置在一個(gè)由接地平面、隔離墊圈環(huán)和場源
    的頭像 發(fā)表于 12-20 09:14 ?985次閱讀
    <b class='flag-5'>集成電路</b>電磁兼容性及應(yīng)對(duì)措施相關(guān)分析(三)—<b class='flag-5'>集成電路</b><b class='flag-5'>ESD</b> 測(cè)試與分析

    集成電路電磁兼容性及應(yīng)對(duì)措施相關(guān)分析(一) 電子系統(tǒng)性能要求與ESD問題

    此專題將從三個(gè)方面來分享:一、電子系統(tǒng)性能要求與ESD問題二、集成電路ESD問題應(yīng)對(duì)措施三、集成電路ESD測(cè)試與分析工業(yè)、消費(fèi)及汽車電子模塊
    的頭像 發(fā)表于 12-19 18:51 ?953次閱讀
    <b class='flag-5'>集成電路</b>電磁兼容性及應(yīng)對(duì)措施相關(guān)分析(一) 電子系統(tǒng)性能要求與<b class='flag-5'>ESD</b>問題

    集成電路電磁兼容性及應(yīng)對(duì)措施相關(guān)分析(一) — 電子系統(tǒng)性能要求與ESD問題

    此專題將從三個(gè)方面來分享: 一、電子系統(tǒng)性能要求與ESD問題 二、集成電路ESD問題應(yīng)對(duì)措施 三、集成電路ESD 測(cè)試與分析 工業(yè)、消費(fèi)及汽
    的頭像 發(fā)表于 12-17 09:24 ?737次閱讀
    <b class='flag-5'>集成電路</b>電磁兼容性及應(yīng)對(duì)措施相關(guān)分析(一) — 電子系統(tǒng)性能要求與<b class='flag-5'>ESD</b>問題

    ASIC集成電路與通用芯片的比較

    ASIC集成電路與通用芯片在多個(gè)方面存在顯著差異。以下是對(duì)這兩者的比較: 一、定義與用途 ASIC集成電路 :ASIC(Application-Specific Integrated Circuit
    的頭像 發(fā)表于 11-20 15:56 ?2500次閱讀

    集成電路測(cè)試方法與工具

    集成電路的測(cè)試是確保其質(zhì)量和性能的重要環(huán)節(jié)。以下是關(guān)于集成電路測(cè)試方法與工具的介紹: 一、集成電路測(cè)試方法 非在線測(cè)量法 在集成電路未焊入電路
    的頭像 發(fā)表于 11-19 10:09 ?1932次閱讀

    高性能集成電路應(yīng)用 集成電路封裝技術(shù)分析

    高性能集成電路應(yīng)用 高性能集成電路(High Performance Integrated Circuit,HPIC)是指在芯片上集成了大量的功能模塊,能夠完成高速、高精度、高可靠性的信號(hào)處理和控制
    的頭像 發(fā)表于 11-19 09:59 ?1680次閱讀

    觸摸屏Touch IC ESD/EOS防護(hù)方案及TVS選型

    觸摸屏Touch IC ESD/EOS防護(hù)方案及TVS選型
    的頭像 發(fā)表于 11-15 15:14 ?2184次閱讀
    觸摸屏Touch IC <b class='flag-5'>ESD</b>/<b class='flag-5'>EOS</b>防護(hù)方案及TVS選型