chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA相關(guān)技術(shù)助力高端存儲(chǔ)器接口設(shè)計(jì)

jf_pJlTbmA9 ? 來(lái)源:ramtron 社區(qū) ? 作者:ramtron 社區(qū) ? 2023-10-27 16:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭(zhēng)獲得更高性能,而存儲(chǔ)器>存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來(lái)把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時(shí)鐘來(lái)鎖存數(shù)據(jù),此舉可消除接口控制問(wèn)題(例如在存儲(chǔ)器>存儲(chǔ)器和FPGA間的信號(hào)傳遞時(shí)間),但也為設(shè)計(jì)師帶來(lái)了必須解決的新挑戰(zhàn)。

關(guān)鍵問(wèn)題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實(shí)現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來(lái)越小,該問(wèn)題也益發(fā)重要;同時(shí),更具挑戰(zhàn)性的問(wèn)題是,如何讓接收到的時(shí)鐘與數(shù)據(jù)中心對(duì)準(zhǔn)。
基于FPGA、ASIC和ASSP控制器的設(shè)計(jì)所采用的傳統(tǒng)方法是使用鎖相環(huán)或延遲鎖定環(huán)電路,以保證在源時(shí)鐘和用于捕捉數(shù)據(jù)的時(shí)鐘間具有固定的相移或延時(shí)。該方法的一個(gè)明顯缺點(diǎn)是延時(shí)是固定的單一值,且在整個(gè)設(shè)計(jì)周期是預(yù)先

設(shè)定好的。但在實(shí)際系統(tǒng)中,由到不同存儲(chǔ)器>存儲(chǔ)器器件的不同布線、FPGA間的變異以及工藝、電壓和溫度等系統(tǒng)條件所引發(fā)的難以預(yù)測(cè)的變化很容易帶來(lái)偏差,因此,預(yù)先設(shè)定的相移是不準(zhǔn)確的。

現(xiàn)在,F(xiàn)PGA供應(yīng)商提供的新的硅特性、以及硬件經(jīng)過(guò)驗(yàn)證的參考設(shè)計(jì)已克服了這些挑戰(zhàn)。此外,工程師還必須遵循一些基本規(guī)則以縮短設(shè)計(jì)周期。

應(yīng)該:

利用最新的FPGA硅特性來(lái)構(gòu)建接口。這樣做將減少FPGA邏輯資源使用,優(yōu)化功耗并提高時(shí)序余裕。分辨率75 ps的可調(diào)輸入延時(shí)時(shí)拍等I/O硅特性可支持精準(zhǔn)的時(shí)鐘到數(shù)據(jù)對(duì)中。

采用動(dòng)態(tài)校準(zhǔn)機(jī)制來(lái)調(diào)整時(shí)鐘和選通脈沖的關(guān)系并將FPGA時(shí)鐘對(duì)準(zhǔn)讀取數(shù)據(jù)的中心。這種方案可提供運(yùn)行時(shí)調(diào)整以補(bǔ)償設(shè)計(jì)過(guò)程中無(wú)法考慮到的所有系統(tǒng)變異。

采用領(lǐng)先FPGA供應(yīng)商提供的硬件經(jīng)過(guò)驗(yàn)證的參考設(shè)計(jì)。用戶在自己的定制設(shè)計(jì)中,可把參考設(shè)計(jì)作為起點(diǎn),從而節(jié)省寶貴的時(shí)間和資源。

根據(jù)PCB和FPGA設(shè)計(jì),驗(yàn)證同時(shí)切換輸出的一致性。采用具有電源管腳均勻分布的新FPGA封裝,通過(guò)有效改善信號(hào)返回電流路徑降低SSO噪聲。該技術(shù)可支持更寬的數(shù)據(jù)總線。

運(yùn)行Ibis仿真以確保信號(hào)質(zhì)量。此舉將有助于為不同信號(hào)選擇和調(diào)整終接端子。在分析中,利用實(shí)際PCB布局來(lái)運(yùn)行仿真,以綜合串?dāng)_、去耦、終止和線跡配置的影響。

避免:

在讀周期中,采用固定相移延時(shí)使時(shí)鐘或選通脈沖對(duì)中數(shù)據(jù)有效窗。當(dāng)數(shù)據(jù)速率很高時(shí),由于在設(shè)計(jì)期間無(wú)法考慮到的工藝、電壓和溫度等系統(tǒng)變異,這么做可能減小設(shè)計(jì)余裕。

跳過(guò)功能性和布局-布線后仿真步驟不執(zhí)行。這些步驟所花的時(shí)間往往可在硬件調(diào)試期間得到幾倍的回報(bào)。另外,當(dāng)需要最佳性能時(shí),布局后仿真是接口調(diào)試的良好工具。

任意選取管腳,選擇時(shí)僅憑借經(jīng)驗(yàn)和常識(shí)。一般來(lái)說(shuō),應(yīng)該把數(shù)據(jù)位集中在一起,并保持在一或兩個(gè)時(shí)鐘區(qū)內(nèi),這樣可以產(chǎn)生好的結(jié)果。另外,還要考慮FPGA裸片內(nèi)的接口映射,它應(yīng)靠近實(shí)現(xiàn)接口的區(qū)域,以減小內(nèi)部布線延時(shí)。 ; 假定驅(qū)動(dòng)器的阻抗為0歐姆??偩€上負(fù)載越大意味著對(duì)信號(hào)完整性約束的要求越嚴(yán)格。就深接口來(lái)說(shuō),考慮利用幾個(gè)帶寄存器的DIMM來(lái)達(dá)到期望的存儲(chǔ)器>存儲(chǔ)器深度(帶寄存器DIMM的地址網(wǎng)絡(luò)的負(fù)載僅為1,而無(wú)緩沖器的DIMM的負(fù)載是18)。

PCB布局中,在通過(guò)接口的返回路徑上出現(xiàn)中斷和障礙物。中斷將使返回電流的路徑更長(zhǎng),并會(huì)在系統(tǒng)中產(chǎn)生有害噪聲。

來(lái)源:ramtron 社區(qū)

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22217

    瀏覽量

    627886
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    39

    文章

    7698

    瀏覽量

    170334
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9306

    瀏覽量

    155656
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    簡(jiǎn)單認(rèn)識(shí)高帶寬存儲(chǔ)器

    HBM(High Bandwidth Memory)即高帶寬存儲(chǔ)器,是一種基于 3D 堆疊技術(shù)的高性能 DRAM(動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)。其核心設(shè)計(jì)是通過(guò)硅通孔(TSV)和微凸塊(Microbump
    的頭像 發(fā)表于 07-18 14:30 ?1777次閱讀

    存儲(chǔ)器的分類及其區(qū)別

    初學(xué)者要了解SDRAM需要先了解存儲(chǔ)器分類。按照存儲(chǔ)器存儲(chǔ)功能劃分,可將其分為RAM 和 ROM 兩大類。
    的頭像 發(fā)表于 02-08 11:24 ?3435次閱讀
    <b class='flag-5'>存儲(chǔ)器</b>的分類及其區(qū)別

    閃速存儲(chǔ)器屬于RAM還是ROM,閃速存儲(chǔ)器一般用來(lái)做什么的

    在數(shù)字存儲(chǔ)技術(shù)的快速發(fā)展中,閃速存儲(chǔ)器(Flash Memory)以其獨(dú)特的性能和廣泛的應(yīng)用領(lǐng)域,成為了連接隨機(jī)存取存儲(chǔ)器(RAM)與只讀存儲(chǔ)器
    的頭像 發(fā)表于 01-29 16:53 ?1407次閱讀

    閃速存儲(chǔ)器的閃速是指什么,閃速存儲(chǔ)器的速度比內(nèi)存快嗎

    存儲(chǔ)器則通過(guò)引入創(chuàng)新的擦除編程電路技術(shù)和高速靈敏度放大器,實(shí)現(xiàn)了對(duì)所有存儲(chǔ)單元的同時(shí)、快速擦除。這種高效的擦除速度,使得閃速存儲(chǔ)器在數(shù)據(jù)更新和維護(hù)方面具有顯著優(yōu)勢(shì),因此被形象地稱為“閃
    的頭像 發(fā)表于 01-29 15:14 ?1133次閱讀

    EE-302:ADSP-BF53x Blackfin處理與NAND FLASH存儲(chǔ)器接口

    電子發(fā)燒友網(wǎng)站提供《EE-302:ADSP-BF53x Blackfin處理與NAND FLASH存儲(chǔ)器接口.pdf》資料免費(fèi)下載
    發(fā)表于 01-07 14:03 ?0次下載
    EE-302:ADSP-BF53x Blackfin處理<b class='flag-5'>器</b>與NAND FLASH<b class='flag-5'>存儲(chǔ)器</b>的<b class='flag-5'>接口</b>

    EE-286:SDRAM存儲(chǔ)器與SHARC處理接口

    電子發(fā)燒友網(wǎng)站提供《EE-286:SDRAM存儲(chǔ)器與SHARC處理接口.pdf》資料免費(fèi)下載
    發(fā)表于 01-06 15:47 ?0次下載
    EE-286:SDRAM<b class='flag-5'>存儲(chǔ)器</b>與SHARC處理<b class='flag-5'>器</b>的<b class='flag-5'>接口</b>

    EE-213:Blackfin處理通過(guò)異步存儲(chǔ)器接口進(jìn)行主機(jī)通信

    電子發(fā)燒友網(wǎng)站提供《EE-213:Blackfin處理通過(guò)異步存儲(chǔ)器接口進(jìn)行主機(jī)通信.pdf》資料免費(fèi)下載
    發(fā)表于 01-05 10:09 ?0次下載
    EE-213:Blackfin處理<b class='flag-5'>器</b>通過(guò)異步<b class='flag-5'>存儲(chǔ)器</b><b class='flag-5'>接口</b>進(jìn)行主機(jī)通信

    EMMC存儲(chǔ)器故障檢測(cè)及解決方案

    隨著技術(shù)的發(fā)展,EMMC存儲(chǔ)器因其高速、大容量和低功耗的特性,已經(jīng)成為移動(dòng)設(shè)備和嵌入式系統(tǒng)的首選存儲(chǔ)解決方案。然而,任何技術(shù)都有可能出現(xiàn)故障,EMMC
    的頭像 發(fā)表于 12-25 09:39 ?6647次閱讀

    EMMC存儲(chǔ)器應(yīng)用場(chǎng)景分析

    EMMC存儲(chǔ)器概述 EMMC存儲(chǔ)器是一種基于NAND閃存技術(shù)存儲(chǔ)卡,它集成了閃存芯片和控制,提供了一種即插即用的
    的頭像 發(fā)表于 12-25 09:26 ?3474次閱讀

    TMS320C6000 DSP外部存儲(chǔ)器接口(EMIF)參考指南

    電子發(fā)燒友網(wǎng)站提供《TMS320C6000 DSP外部存儲(chǔ)器接口(EMIF)參考指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-24 16:17 ?1次下載
    TMS320C6000 DSP外部<b class='flag-5'>存儲(chǔ)器</b><b class='flag-5'>接口</b>(EMIF)參考指南

    大多數(shù)FPGA的程序存儲(chǔ)器(FLASH)為什么都放在外面呢?FPGA的主要應(yīng)用

    FPGA的主要應(yīng)用:? FPGA由于其較高的價(jià)格和成本,決定了FPGA不能像單片機(jī)那樣被廣泛的使用,FPGA的針對(duì)于高端處理市場(chǎng)(類如:手機(jī)
    的頭像 發(fā)表于 12-24 11:04 ?1646次閱讀
    大多數(shù)<b class='flag-5'>FPGA</b>的程序<b class='flag-5'>存儲(chǔ)器</b>(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的主要應(yīng)用

    TMS320VC5503/5507/5509 DSP外部存儲(chǔ)器接口(EMIF)參考指南

    電子發(fā)燒友網(wǎng)站提供《TMS320VC5503/5507/5509 DSP外部存儲(chǔ)器接口(EMIF)參考指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-21 09:42 ?1次下載
    TMS320VC5503/5507/5509 DSP外部<b class='flag-5'>存儲(chǔ)器</b><b class='flag-5'>接口</b>(EMIF)參考指南

    TMS320C672x DSP外部存儲(chǔ)器接口(EMIF)用戶指南

    電子發(fā)燒友網(wǎng)站提供《TMS320C672x DSP外部存儲(chǔ)器接口(EMIF)用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-21 09:38 ?0次下載
    TMS320C672x DSP外部<b class='flag-5'>存儲(chǔ)器</b><b class='flag-5'>接口</b>(EMIF)用戶指南

    PROM器件與其他存儲(chǔ)器的區(qū)別

    PROM(可編程只讀存儲(chǔ)器)是一種早期的非易失性存儲(chǔ)器技術(shù),它允許用戶通過(guò)特定的編程過(guò)程將數(shù)據(jù)寫(xiě)入存儲(chǔ)器中,一旦寫(xiě)入,這些數(shù)據(jù)在沒(méi)有擦除操作的情況下不能被改變。隨著
    的頭像 發(fā)表于 11-23 11:18 ?2051次閱讀

    什么是ROM存儲(chǔ)器的定義

    一、ROM存儲(chǔ)器的定義 ROM存儲(chǔ)器是一種在計(jì)算機(jī)和電子設(shè)備中用于存儲(chǔ)固定數(shù)據(jù)的存儲(chǔ)器。與RAM(隨機(jī)存取存儲(chǔ)器)不同,ROM
    的頭像 發(fā)表于 11-04 09:59 ?4234次閱讀