今天我們介紹的時(shí)序分析基本概念是 Virtual Clock ,中文名稱是虛擬時(shí)鐘。我們通常說(shuō)的create_clock, create_generated_clock 都是real clock。而virtual clock則不掛在任何port或者pin上,只是虛擬創(chuàng)建出來(lái)的時(shí)鐘。如下所示:
#定義虛擬時(shí)鐘
create_clock -name VCLK -period 10 -waveform {0 5}
為什么我們要定義virtual clock?
我們通常會(huì)把input/output delay掛在virtual clock上,因?yàn)閕nput/output delay約束本來(lái)就是指片外的時(shí)鐘,所以掛在virtual clock上較為合理。
如上圖所示:片外的時(shí)鐘CLK2和片內(nèi)的時(shí)鐘CLK1頻率不同。這樣的情況下,如何來(lái)定義input port {in1}上的約束?
這時(shí),我們就可以給input port {in1}創(chuàng)建一個(gè)virtual clock。
create_clock -name VCLK2 -period 10 -waveform {2 8}
create_clock -name CLK1 -period 8 -waveform {0 4} [get_ports clk]
set_input_delay -clock VCLK2 -max 2.7 [get_ports in1]
-
時(shí)序分析
+關(guān)注
關(guān)注
2文章
127瀏覽量
23795 -
虛擬時(shí)鐘
+關(guān)注
關(guān)注
0文章
5瀏覽量
6655 -
虛擬機(jī)
+關(guān)注
關(guān)注
1文章
966瀏覽量
29351 -
CLK
+關(guān)注
關(guān)注
0文章
128瀏覽量
17609 -
時(shí)序分析器
+關(guān)注
關(guān)注
0文章
24瀏覽量
5369
發(fā)布評(píng)論請(qǐng)先 登錄
時(shí)序分析基本概念介紹<Operating Condition>

時(shí)序分析基本概念介紹&lt;Latency&gt;

時(shí)序分析Slew/Transition基本概念介紹

時(shí)序分析基本概念介紹&lt;spice deck&gt;

時(shí)序分析基本概念介紹&lt;generate clock&gt;

時(shí)序分析基本概念介紹&lt;wire load model&gt;

時(shí)序分析基本概念介紹&lt;ILM&gt;

時(shí)序分析基本概念介紹&lt;Combinational logic&gt;

評(píng)論