chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計必看│EMC設(shè)計布局布線檢查規(guī)范

PCB學習醬 ? 2023-08-22 16:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

按照設(shè)計流程,一個產(chǎn)品Layout完成之后,需要進入嚴格的評審環(huán)節(jié),看所設(shè)計的產(chǎn)品是否滿足ESD或者EMI防護設(shè)計要求。

撇開原理圖設(shè)計,PCB設(shè)計一般需要從PCB布局和PCB布線兩個方面進行審查。

本篇內(nèi)容就這兩方面的檢查做了建議,希望對大家有所幫助。

一、EMC設(shè)計布局檢查建議

1、整體布局檢查建議

模擬、數(shù)字、電源、保護電路要分開,立體面上不要有重疊;

② 高速、中速、低速電路要分開;

③ 強電流、高電壓、強輻射元器件遠離弱電流、低電壓、敏感元器件;

④ 多層板設(shè)計,必須要有單獨的電源平面和地平面;

⑤ 對熱敏感的元件(含液態(tài)介質(zhì)電容、晶振)盡量遠離大功率的元器件、散熱器等熱源。

2、接口與保護布局檢查建議

① 一般電源防雷保護器件的順序是:壓敏電阻保險絲→抑制二極管→EMI濾波器→電感或者共模電感,對于原理圖缺失上面任一器件進行順延布局;

② 一般對接口信號的保護器件的順序是:ESD(TVS管)→隔離變壓器→共模電感→電容→電阻,對于原理圖缺失上面任一器件進行順延布局;

③ 電平變換芯片(如RS232)要靠近連接器的位置(如串口)放置;

④ 易受ESD干擾的器件,如NMOS、CMOS器件等,要盡量遠離易受ESD干擾的區(qū)域(如單板的邊緣區(qū)域)。

3、時鐘電路布局檢查建議

① 時鐘電路的濾波器(盡量采用“∏”型濾波)要靠近時鐘電路的電源輸入管腳;

② 晶體、晶振和時鐘分配器的布局要注意遠離大功率的元器件、散熱器等發(fā)熱的器件;

③ 晶體、晶振和時鐘分配器與相關(guān)的IC器件要盡量靠近;

④ 晶振距離板邊和接口器件要大于1inch的距離。

4、開關(guān)電源布局檢查建議

① 開關(guān)電源要遠離ADDA轉(zhuǎn)換器、模擬器件、敏感器件、時鐘器件;

② 嚴格按照原理圖的要求進行布局,不要將開關(guān)電源的電容隨意放置;

③ 開關(guān)電源布局要緊湊,輸入輸出要分開。

5、電容與濾波器件布局檢查建議

① 原則上每個電源管腳放置一個0.1uf的小電容、一個集成電路放置一個或多個10uf大電容,可以根據(jù)具體情況進行增減;

② 電容務(wù)必要靠近電源管腳放置,而且容值越小的電容要越靠近電源管腳;

③ EMI濾波器要靠近芯片電源的輸入口。

6、疊層檢查建議

① 多層板(四層以上)至少有一個連續(xù)完整的地平面用來控制PCB的阻抗和信號質(zhì)量;

② 電源平面和地平面靠近放置;

③ 疊層盡量避免兩個信號層相鄰,如果相鄰加大兩個信號層的間距,并且布線時應(yīng)該錯位布線,不能重疊布線,否側(cè)后期布線可能會引起串擾的產(chǎn)生;

④ 避免兩個電源平面相鄰,特別是由于信號層鋪電源而導致的電源平面相鄰;

⑤ 外層鋪地。

7、其他設(shè)計檢查建議

① 整機設(shè)計為浮地設(shè)備時,建議各接口不要分地設(shè)計;

② 機器外殼為金屬時,電源是三孔,要求金屬外殼必須良好連接大地。

二、EMC設(shè)計布線檢查建議

1、整體布線檢查建議

① 關(guān)鍵信號線走線避免跨分割

PCB中的信號都是阻抗線,是有參考的平面層,對于設(shè)計的關(guān)鍵信號避免跨分割的現(xiàn)象出現(xiàn),否則會導致信號阻抗的突變,導致信號完整性問題的出現(xiàn),如下圖描述了信號跨分割的現(xiàn)象;

wKgZomTkHpWANKqKAAP4EVTZSKQ608.png

② 相同功能的總線要并行走、中間不要夾叉其它信號,如果空間允許可以進行包地處理;

③ 關(guān)鍵信號線走線避免“U”型或“O”型;

④ 關(guān)鍵信號線走線不要人為的繞長(以最短路徑進行走線);

⑤ 關(guān)鍵信號線需要距離邊沿和接口400mil以上;

⑥ 晶振下面所有層都不能走線;

⑦ 開關(guān)電源下面不能走線,特別是電感或轉(zhuǎn)換芯片下方;

⑧ 接收和發(fā)送信號要分開走,不能互相交叉布線。

2、隔離與保護

① 浪涌抑制器件(TVS管、壓敏電阻)對應(yīng)的信號走線盡量表層,短且粗(一般10mil以上);

② 不同接口之間的走線要清晰,不要互相交叉布線;

③ 接口線到所連接的保護和濾波器件布線要盡量短;

④ 接口線必需要先經(jīng)過保護或濾波器件再到信號接收芯片;

⑤ 接口器件的固定孔要接到保護地上,連接到機殼的定位孔、扳手要直接接到信號地;

⑥ 變壓器、光耦等器件的輸入輸出地要分開處理(兩端使用不同的GND)。

3、時鐘布線

① 超過1inch的時鐘線盡量走在內(nèi)層,時鐘線采用立體包地處理;

② 時鐘線換層為不同的地參考平面需要增加回流地過孔;

③ 時鐘線不允許跨分割;

④ 時鐘線與其它信號線的間距達到5W,空間允許的情況下可以進行包地處理;

⑤ 時鐘電路的電源走線需要加寬或鋪銅處理。

4、其他

① 保護地和信號地之間的間距大于80mil;

DC48V的爬電間距是否為80mil以上;

③ 電源平面要比地平面內(nèi)縮“20H”(H為電源和地平面的距離),一般情況地內(nèi)縮20mil,電源需要內(nèi)縮60mil,并間隔150mil打地過孔;

④ 布線要避免出線Stub線,Stub線就是俗稱的線頭或歪線, 或者說信號沒打算經(jīng)過的路徑;

wKgZomTkHxaAGUEzAAAdnbJfPR8627.png

AC220V的爬電間距最少為300mil,具體可以查爬電間距規(guī)格表;

⑥ 差分走線可以抑制共模干擾;

⑦ 敏感的信號線必須采用包地處理,包地線每隔200mil增加一個GND孔。


設(shè)計完P(guān)CB后,一定要做分析檢查,才能讓生產(chǎn)更順利,這里推薦一款可以一鍵智能檢測PCB布線布局最優(yōu)方案的工具:華秋DFM軟件,只需上傳PCB/Gerber文件后,點擊一鍵DFM分析,即可根據(jù)生產(chǎn)的工藝參數(shù)對設(shè)計的PCB板進行可制造性分析。

華秋DFM軟件是國內(nèi)首款免費PCB可制造性和裝配分析軟件,擁有300萬+元件庫,可輕松高效完成裝配分析。其PCB裸板的分析功能,開發(fā)了19大項,52細項檢查規(guī)則,PCBA組裝的分析功能,開發(fā)了10大項,234細項檢查規(guī)則。

基本可涵蓋所有可能發(fā)生的制造性問題,能幫助設(shè)計工程師在生產(chǎn)前檢查出可制造性問題,且能夠滿足工程師需要的多種場景,將產(chǎn)品研制的迭代次數(shù)降到最低,減少成本。

wKgZomRrA8uAJF5KAAEJJYFdYqQ205.jpg

華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_fsyzlh.zip

● 專屬福利

上方鏈接下載還可享多層板首單立減50元

每月1次4層板免費打樣

并領(lǐng)取多張無門檻“元器件+打板+貼片”優(yōu)惠券

●微信搜索【華秋DFM】公眾號,關(guān)注獲取最新可制造性干貨合集

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4906

    瀏覽量

    93963
  • emc
    emc
    +關(guān)注

    關(guān)注

    174

    文章

    4316

    瀏覽量

    190239
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    812

    瀏覽量

    85934
  • 布局
    +關(guān)注

    關(guān)注

    5

    文章

    272

    瀏覽量

    25746
  • 檢查規(guī)則
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    5530
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計 | AI如何顛覆PCB設(shè)計?從手動布線到智能自動化的30年演進

    軟件整合了iCDStackup、PDN和CPWPlanner??稍趙ww.icd.com.au網(wǎng)站上下載此軟件。傳統(tǒng)的PCB設(shè)計過程往往既耗時又耗力。布線復(fù)雜的P
    的頭像 發(fā)表于 11-27 18:30 ?258次閱讀
    <b class='flag-5'>PCB設(shè)計</b> | AI如何顛覆<b class='flag-5'>PCB設(shè)計</b>?從手動<b class='flag-5'>布線</b>到智能自動化的30年演進

    改善EMCPCB設(shè)計原理

    電磁兼容EMC是電子設(shè)備穩(wěn)定運行的核心要求,它包含電磁輻射和電磁敏感性兩個雙向問題。而PCB作為元件的物理載體,其設(shè)計直接決定了EMC性能的下限,如果是不合理的層布局、元件位置或接地方
    的頭像 發(fā)表于 10-22 15:45 ?379次閱讀

    PCB設(shè)計必看!這些‘反常識’操作正在毀掉你的電路板

    原因及解決方法: PCB設(shè)計組裝失敗的原因及解決方法 一、設(shè)計階段問題 布局不合理 原因:元件間距過小導致信號干擾或散熱不良;高功率器件與精密元件混布引發(fā)熱應(yīng)力;電源/地線設(shè)計薄弱導致電壓波動。 解決: 使用DFM(可制造性設(shè)計)工具
    的頭像 發(fā)表于 10-13 09:57 ?248次閱讀

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)
    的頭像 發(fā)表于 09-17 11:19 ?4391次閱讀
    Altair PollEx:<b class='flag-5'>PCB</b>規(guī)則<b class='flag-5'>檢查</b>及系統(tǒng)<b class='flag-5'>EMC</b>仿真技術(shù)

    深度解讀PCB設(shè)計布局準則

    無論您是在進行高速設(shè)計,還是正在設(shè)計一塊高速PCB,良好的電路板設(shè)計實踐都有助于確保您的設(shè)計能夠按預(yù)期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計布局準則
    的頭像 發(fā)表于 09-01 14:24 ?7079次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>布局</b>準則

    符合EMCPCB設(shè)計準則

    時源芯微專業(yè)EMC/EMI/EMS整改 EMC防護器件 就ESD問題而言,設(shè)計上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計及線距,PCB設(shè)計中應(yīng)該注意的要點: (1)
    的頭像 發(fā)表于 05-15 16:42 ?572次閱讀

    技術(shù)資料—PCB設(shè)計規(guī)范

    PCB 設(shè)計規(guī)范包括:PCB 布線布局、電路設(shè)計、機殼、器件選型、系統(tǒng)、線纜與接插件。 按部位分類 技術(shù)
    發(fā)表于 04-25 17:24

    解決噪聲問題試試從PCB布局布線入手

    ,導致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設(shè)計師避免此類噪聲問題。作為例子的開關(guān)調(diào)節(jié)器布局采用雙通道同步開關(guān)控制器 ADP1850,第一步
    發(fā)表于 04-22 09:46

    PCB】四層電路板的PCB設(shè)計

    摘要 詳細介紹有關(guān)電路板的PCB設(shè)計過程以及應(yīng)注意的問題。在設(shè)計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式
    發(fā)表于 03-12 13:31

    華為PCBEMC設(shè)計指南【可下載】

    轉(zhuǎn)載一篇華為《PCBEMC設(shè)計指南》,合計94頁PDF,對PCBEMC設(shè)計從布局、布線、背板
    發(fā)表于 02-26 15:52

    中興通訊的PCB設(shè)計規(guī)范

    中興通訊的PCB設(shè)計規(guī)范
    發(fā)表于 02-08 15:31 ?9次下載

    電子工程師的PCB設(shè)計經(jīng)驗

    本文分享了電子工程師在PCB設(shè)計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學者掌握PCB設(shè)計的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2262次閱讀

    華為PCBEMC設(shè)計指南

    轉(zhuǎn)載一篇華為《PCBEMC設(shè)計指南》,合計94頁PDF,對PCBEMC設(shè)計從布局布線、背板
    的頭像 發(fā)表于 01-15 10:09 ?2079次閱讀
    華為<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計指南

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,
    的頭像 發(fā)表于 01-07 09:21 ?1743次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    pcb設(shè)計時注意事項

    前期準備 ? PCB設(shè)計前要與原理設(shè)計、可靠性設(shè)計、電磁兼容設(shè)計、工藝結(jié)構(gòu)溝通, 確 定PCB整體的外圍結(jié)構(gòu)和接口布局。 ? 與原理設(shè)計確認PCB網(wǎng)表和器件封裝。
    發(fā)表于 12-26 16:51