chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA算法映射要點(diǎn)

FPGA設(shè)計論壇 ? 來源:未知 ? 2023-09-11 10:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

將圖像處理的算法轉(zhuǎn)換為FPGA系統(tǒng)設(shè)計的過程稱為算法映射,CPU并行算法的實(shí)現(xiàn)與FPGA并行算法的實(shí)現(xiàn)是有一定區(qū)別的。1.算法系統(tǒng)結(jié)構(gòu)

圖像處理算法主要有兩種設(shè)計結(jié)構(gòu):流水線結(jié)構(gòu)和并行陣列結(jié)構(gòu)。

1.1 流水線結(jié)構(gòu)

在我看來,流水線結(jié)構(gòu)和我們之前所理解的CPU的串行結(jié)構(gòu)還是有一定區(qū)別的。相反,它與處理器的流水線結(jié)構(gòu)很相似,都是依照時鐘來進(jìn)行流水層級的同步。

wKgaomT-gFmAJzKfAAA_AVJIrEw142.jpg

1.2并行陣列結(jié)構(gòu) |--Data1--->Data1-->Data1

|

InputData------Data2--->Data2-->Data2

|

|--Data3--->Data3-->Data32.算法轉(zhuǎn)換2.1 定常數(shù)轉(zhuǎn)換

對于FPGA而言,做加法與移位較為簡單,而涉及到乘法與除法時需要調(diào)用到乘法器或除法器,這在FPGA中是較為寶貴的資源,所以作為定常數(shù),我們盡量轉(zhuǎn)換為移位和加法運(yùn)算,如:

ex1:

dout = din * 255

轉(zhuǎn)換后

dout = ( din << 8 ) - din

ex2:

dout = din * 11

轉(zhuǎn)換后:

dout = din * 2^2 + din * 2^3 - din * 2^0

= din * (2^2 + 2^3 - 2^0)

上式中的255 和 11就是定常數(shù)

2.2 不等式等效轉(zhuǎn)換

進(jìn)行轉(zhuǎn)換的目的也是為了在FPGA實(shí)現(xiàn)后能夠更加節(jié)省資源。如:

ex1:

√a ̄ < b, a > 0

轉(zhuǎn)換后:

b^2 > a

ex2:

a/b > c/b (b > 0, d > 0)

轉(zhuǎn)換后

a * d > b * c2.3 取近似值

最簡單的近似值莫過于四舍五入,假如某數(shù)據(jù)D[-1~4]為整數(shù)部分,D[3~0]為小數(shù)部分,那么四舍五入可為:

assign dout = din[3]?(dout[-1~4] + 1) : (dout[-1~4])

泰勒公式定義

wKgaomT-gFmAFIv8AADDEna_xUg409.jpg

那么就可以有如下近似轉(zhuǎn)換:

1/3 = 1/4 * (1 + 1/4 + 1/16 + 1/64 + 1/256) 3.構(gòu)造查找表

查找表是使用簡單的查詢操作代替運(yùn)行時的實(shí)時計算,使用查找表代替那些運(yùn)行時經(jīng)常需要用到的運(yùn)算能夠極大的減少時間復(fù)雜度,如我們經(jīng)常用到的三角函數(shù)就應(yīng)該使用查找表替換實(shí)時計算。

wKgaomT-gFmAX8ZDAAAJM7aZU1A039.png

有你想看的精彩 至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、9月23號北京中心開課、歡迎咨詢! 為什么要使用格雷碼? 簡述基于EDA技術(shù)的FPGA設(shè)計

wKgaomT-gFqAWtlMAABUdafP6GM346.jpg

掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群

wKgaomT-gFqAPTwHAABiq3a-ogY692.jpgwKgaomT-gFqAXFlfAAACXWrmhKE082.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個在看你最好看


原文標(biāo)題:FPGA算法映射要點(diǎn)

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22217

    瀏覽量

    627848

原文標(biāo)題:FPGA算法映射要點(diǎn)

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    技術(shù)資訊 I 圖文詳解 Allegro X PCB Designer 中的 3D 模型映射

    本文要點(diǎn)面對市面上的一切要將PCB板放進(jìn)一個盒子里的產(chǎn)品的設(shè)計都離不開3D模型映射這個功能,3D協(xié)同設(shè)計保證了產(chǎn)品的超薄化、高集成度的生命線;3D模型映射將PCB設(shè)計從傳統(tǒng)的二維平面拉入了三維立體
    的頭像 發(fā)表于 10-17 16:16 ?121次閱讀
    技術(shù)資訊 I 圖文詳解 Allegro X PCB Designer 中的 3D 模型<b class='flag-5'>映射</b>

    基于FPGA的CLAHE圖像增強(qiáng)算法設(shè)計

    CLAHE圖像增強(qiáng)算法又稱為對比度有限的自適應(yīng)直方圖均衡算法,其算法原理是通過有限的調(diào)整圖像局部對比度來增強(qiáng)有效信號和抑制噪聲信號。
    的頭像 發(fā)表于 10-15 10:14 ?164次閱讀
    基于<b class='flag-5'>FPGA</b>的CLAHE圖像增強(qiáng)<b class='flag-5'>算法</b>設(shè)計

    25年11月上海FPGA算法實(shí)現(xiàn)與應(yīng)用技術(shù)高級研修分享

    、半帶濾波、NCO過程,完全掌握 FPGA模塊級設(shè)計仿真能力。   深入學(xué)習(xí)數(shù)據(jù)流,不僅是算法FPGA&DSP設(shè)計者的需求,對于從事接口設(shè)計工作、軟件配置工作、系統(tǒng)測試工作,項(xiàng)目
    發(fā)表于 10-11 11:55

    ADC和FPGA之間LVDS接口設(shè)計需要考慮的因素

    本文描述了ADC和FPGA之間LVDS接口設(shè)計需要考慮的因素,包括LVDS數(shù)據(jù)標(biāo)準(zhǔn)、LVDS接口數(shù)據(jù)時序違例解決方法以及硬件設(shè)計要點(diǎn)
    的頭像 發(fā)表于 07-29 10:01 ?4651次閱讀
    ADC和<b class='flag-5'>FPGA</b>之間LVDS接口設(shè)計需要考慮的因素

    基于FPGA實(shí)現(xiàn)FOC算法之PWM模塊設(shè)計

    哈嘍,大家好,從今天開始正式帶領(lǐng)大家從零到一,在FPGA平臺上實(shí)現(xiàn)FOC算法,整個算法的框架如下圖所示,如果大家對算法的原理不是特別清楚的話,可以先去百度上學(xué)習(xí)一下,本教程著重介紹實(shí)現(xiàn)
    的頭像 發(fā)表于 07-17 15:21 ?2946次閱讀
    基于<b class='flag-5'>FPGA</b>實(shí)現(xiàn)FOC<b class='flag-5'>算法</b>之PWM模塊設(shè)計

    基于Matlab與FPGA的雙邊濾波算法實(shí)現(xiàn)

    前面發(fā)過中值、均值、高斯濾波的文章,這些只考慮了位置,并沒有考慮相似度。那么雙邊濾波來了,既考慮了位置,有考慮了相似度,對邊緣的保持比前幾個好很多,當(dāng)然實(shí)現(xiàn)上也是復(fù)雜很多。本文將從原理入手,采用Matlab與FPGA設(shè)計實(shí)現(xiàn)雙邊濾波算法。
    的頭像 發(fā)表于 07-10 11:28 ?3526次閱讀
    基于Matlab與<b class='flag-5'>FPGA</b>的雙邊濾波<b class='flag-5'>算法</b>實(shí)現(xiàn)

    基于FPGA的壓縮算法加速實(shí)現(xiàn)

    本設(shè)計中,計劃實(shí)現(xiàn)對文件的壓縮及解壓,同時優(yōu)化壓縮中所涉及的信號處理和計算密集型功能,實(shí)現(xiàn)對其的加速處理。本設(shè)計的最終目標(biāo)是證明在充分并行化的硬件體系結(jié)構(gòu) FPGA 上實(shí)現(xiàn)該算法時,可以大大提高該算法
    的頭像 發(fā)表于 07-10 11:09 ?1873次閱讀
    基于<b class='flag-5'>FPGA</b>的壓縮<b class='flag-5'>算法</b>加速實(shí)現(xiàn)

    【經(jīng)驗(yàn)分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺調(diào)試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來說,適應(yīng)流水線(pipeline)編程可能需要點(diǎn)時間。上篇點(diǎn)燈代碼解讀了基礎(chǔ),而如果能親
    的頭像 發(fā)表于 06-05 08:05 ?718次閱讀
    【經(jīng)驗(yàn)分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺調(diào)試”到代碼解析

    屏排線FPC設(shè)計要點(diǎn)

    屏排線FPC設(shè)計要點(diǎn)
    的頭像 發(fā)表于 04-30 18:41 ?466次閱讀
    屏排線FPC設(shè)計<b class='flag-5'>要點(diǎn)</b>

    Profibus DP主站網(wǎng)關(guān)數(shù)據(jù)映射全解析!

    在工業(yè)自動化領(lǐng)域,Profibus DP主站網(wǎng)關(guān)作為一種關(guān)鍵的通訊設(shè)備,其數(shù)據(jù)映射的精準(zhǔn)度和效率對整個控制系統(tǒng)的性能有著至關(guān)重要的影響。本文旨在深入探討Profibus DP主站網(wǎng)關(guān)的數(shù)據(jù)映射過程,揭示其在工業(yè)通訊中的重要作用,以及如何通過精確的數(shù)據(jù)
    的頭像 發(fā)表于 04-14 18:27 ?474次閱讀
    Profibus DP主站網(wǎng)關(guān)數(shù)據(jù)<b class='flag-5'>映射</b>全解析!

    FPGA開發(fā)任務(wù)

    我想請人幫我開發(fā)一款基于FPGA的產(chǎn)品,把我寫好MATLAB代碼固化在FPGA中,實(shí)現(xiàn)算法加速和加密功能。有興趣的聯(lián)系我
    發(fā)表于 03-15 10:19

    LMX2820寄存器映射

    電子發(fā)燒友網(wǎng)站提供《LMX2820寄存器映射.pdf》資料免費(fèi)下載
    發(fā)表于 11-26 15:18 ?14次下載
    LMX2820寄存器<b class='flag-5'>映射</b>

    LMX1204寄存器映射

    電子發(fā)燒友網(wǎng)站提供《LMX1204寄存器映射.pdf》資料免費(fèi)下載
    發(fā)表于 11-18 14:18 ?0次下載
    LMX1204寄存器<b class='flag-5'>映射</b>

    如何設(shè)置內(nèi)網(wǎng)IP的端口映射到公網(wǎng)

    在現(xiàn)代網(wǎng)絡(luò)環(huán)境中,端口映射(Port Mapping)是一項(xiàng)非常實(shí)用的技術(shù),它允許用戶將內(nèi)網(wǎng)設(shè)備的服務(wù)端口映射到公網(wǎng),使外網(wǎng)用戶可以訪問內(nèi)網(wǎng)中的服務(wù)。這項(xiàng)技術(shù)在遠(yuǎn)程辦公、設(shè)備遠(yuǎn)程控制、游戲
    的頭像 發(fā)表于 11-14 14:23 ?2663次閱讀

    FPGA應(yīng)用于人工智能的趨勢

    高速和低功耗 : FPGA通過優(yōu)化硬件結(jié)構(gòu)和算法實(shí)現(xiàn),能夠在處理復(fù)雜的人工智能任務(wù)時保持高速和低功耗,這對于資源有限的嵌入式系統(tǒng)和移動設(shè)備尤為重要。 靈活性 : FPGA的可編程性使得它能夠根據(jù)特定的需求進(jìn)行定制化設(shè)計,適應(yīng)不
    的頭像 發(fā)表于 10-25 09:20 ?2634次閱讀