chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog中的數(shù)據(jù)位操作技巧

CHANBAEK ? 來源:杰克拉力船長 ? 作者:杰克拉力船長 ? 2023-10-01 17:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

大家好,這里是程序員 杰克 。一名平平無奇的嵌入式軟件工程師。

FPGA相比MCU而言,在數(shù)據(jù)位操作上有很明顯的優(yōu)勢。FPGA支持任意位拼接以及數(shù)據(jù)截取操作。本篇主要是總結(jié)和分享一些對數(shù)據(jù)位操作的實用語法技巧。內(nèi)容不多,其中最最最重要的內(nèi)容是數(shù)據(jù)的動態(tài)位截取操作。

下面正式進入本章推送的內(nèi)容。

01 數(shù)據(jù)位操作技巧

數(shù)據(jù)移位(shift)

Verilog中的移位操作有兩種:邏輯移位操作(logical)、算數(shù)移位操作(arithmetic)。邏輯移位使用“<<”、和“>>”,而算術(shù)移位使用“<<<”、和“>>>”,描述以及代碼示例如下所示:

image.png

//本示例使用邏輯、算術(shù)右移為例:
//邏輯右移( >>), 初始值為4'b1000, 移位結(jié)果為4'b0010
module shift();
reg [3:0] value, rusult;
initial begin
    value = 4'b1000;
    result = (value > > 2);
end
endmodule


//算術(shù)右移( >> >), 初始值為4'b1000, 移位結(jié)果為4'b1110
module shift();
reg signed [3:0] value, rusult;
initial begin
    value = 4'b1000;
    result = (value > >> 2);
end
endmodule

數(shù)據(jù)位拼接(concatenations)

顧名思義,“數(shù)據(jù)位拼接”是由多個表達式產(chǎn)生的位拼接在一起的輸出結(jié)果。其使用大括號“{}”來表示,內(nèi)部表達式之間使用逗號“,”隔開。

對于位拼接操作,不允許使用不確定大小的常量;位拼接中唯一可以使用的操作是復(fù)制(replication)。

數(shù)據(jù)位拼接操作示例如下:

//1. 簡單位拼接操作
reg [1:0] a;
reg [3:0] b;
reg [9:0] result = {2'b10, a, b[2:0], 3'd7};


//2. 復(fù)制拼接操作
reg [1:0] c;
reg [2:0] d;
reg [9:0] result;
result = {2{c, d}};//=={ {c[1:0], d[2:0]}, {c[1:0], d[2:0]} }


//3. 參數(shù)化代碼示例
parameter PARA = 32; //PARA = [1,32]
wire [31:0] e;
assign e = { {(32-PARA){1'b1}}, f[(PARA-1):0] };

數(shù)據(jù)位截取(bit select)

數(shù)據(jù)位截取(bit select)可以從線網(wǎng)( net )、寄存器( reg )、整數(shù)( integer )、時間( time )、參數(shù)( parameter )等類型進行任意位截取。IEEE中Verilog標(biāo)準(zhǔn)中對位截取的語法表達式如下:

vect[msb_expr : lsb_expr];
/*
其中msb_expr 是整形/常量表達式, lsb_expr 是常量表達式;
當(dāng)msb_expr為常量表達式時,數(shù)據(jù)位截取則為靜態(tài)截取;
當(dāng)msb_expr為整形表達式時,數(shù)據(jù)位截取則為動態(tài)截取;
*/

靜態(tài)截取示例代碼如下:

//從vect[31:0]截取低16位賦值給value[15:0]
module bit_select();
reg [31:0] vect;
reg [15:0] value;
initial begin
  vect = 32'hAAAA_CCCC;
  value = vect[23:8]; //value = 16'hAACC;
end
endmodule

IEEE標(biāo)準(zhǔn)Verilog中,對reg、integer、time變量/parameter參數(shù)動態(tài)截取語法如下所示:

//動態(tài)截取操作語法
reg [15:0] big_vect;
reg [0:15] little_vect;


big_vect    [lsb_base_expr +: width_expr]
little_vect [msb_base_expr +: width_expr]


bit_vect    [msb_base_expr -: width_expr]
little_vect [lsb_base_expr -: width_expr]
/*
width_expr為常量表達式, 在代碼運行時不能改變;
lsb/msb_base_expr為整形表達式, 作為從在運行時可以動態(tài)改變;


width_expr作為截取的位寬值, 而msb/lsb_base_expr為截取的起始地址;
“+”為地址向上遞增操作, “-”為地址向下遞增操作;
上面代碼功能是: 
從msb/lsb_base_expr地址開始, 向上(+)/向下"-"截取width_expr位寬的數(shù)據(jù);
*/

在上面的代碼中,width_expr為常量表達式,代碼運行時不能改變;lsb_base_expr/msb_base_expr 為整形表達式,在運行時可以改變;代碼示例:

reg [31:0] big_vect;
reg [0:31] little_vect;
reg [63:0] dword;
integer sel;


big_vect[0 +:8] //==big_vect[7 :0], 從第0位向上截取8bit的數(shù)據(jù)
big_vect[15-:8] //==big_vect[15:8], 從第15位向下截取8bit的數(shù)據(jù)


little_vect[0 +:8] //==little_vect[0: 7]
little_vect[15-:8] //==little_vect[8:15]


dword[8*sel +: 8] //從第(8*sel)位截取8位寬

總結(jié)說明:

在表達式vect[base_expr +:/-: width_expr]中,

width_expr為截取的固定位寬,是常量值;

base_expr為截取的 起始第bit位地址 ,可以 是整形變量值,動態(tài)變更 ;

05 文章總結(jié)

對于一名優(yōu)秀的FPGA工程師而言,合理應(yīng)用數(shù)據(jù)位操作是一項非常重要的能力。對于一些特定的使用場合,合理使用數(shù)據(jù)位操作可以很大地節(jié)約邏輯資源。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22036

    瀏覽量

    618095
  • mcu
    mcu
    +關(guān)注

    關(guān)注

    146

    文章

    17964

    瀏覽量

    366409
  • Verilog
    +關(guān)注

    關(guān)注

    29

    文章

    1367

    瀏覽量

    112243
  • 語法
    +關(guān)注

    關(guān)注

    0

    文章

    44

    瀏覽量

    10165
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ez-usb3.0如何更改slfifosync數(shù)據(jù),可以生成8bit數(shù)據(jù)位的usb固件?

    使用gpif ii生成.h文件后,ez usb suite載入slfifosync文件夾,并將.h文件放進去。由于原slfifosync好像只能選擇16或者32bit數(shù)據(jù)位的,生成的.img燒錄
    發(fā)表于 05-14 07:53

    stm32的串口通信中的USART_WordLength,數(shù)據(jù)位的長度包不包括開始哪些?

    stm32的串口通信中的USART_WordLength,數(shù)據(jù)位的長度包不包括開始哪些?
    發(fā)表于 10-11 17:57

    請問如何提取modbus RTU協(xié)議數(shù)據(jù)位

    圖一是“接收內(nèi)容”-創(chuàng)建-字符串類的屬性-顯示樣式(因為十六進制顯示才能正常接收,否則亂碼),圖二是modbus rtu 協(xié)議的數(shù)據(jù)傳輸,圖三是傳感器傳輸?shù)摹敖邮諆?nèi)容”的一組數(shù)據(jù),請問如何實現(xiàn)
    發(fā)表于 03-30 15:16

    串口數(shù)據(jù)位問題

    原子哥在串口初始化 void uart_init(u32 pclk2,u32 bound){。。。。USART1->CR1|=0X200C;//1停止,無校驗.。。。。}沒有對bit12進行或
    發(fā)表于 06-13 04:35

    如何使用不同數(shù)據(jù)位的LCD改變4X數(shù)據(jù)位和掩碼的移位?

    任何人都可以幫助代碼或功能,將在4模式下接口4X20液晶和PIC18F46K22與端口1,2,3,4,而不是上或下Nybble,因為我發(fā)現(xiàn)的所有代碼。我已經(jīng)嘗試改變4X數(shù)據(jù)位和掩碼的移位,但是沒有成功。我希望有人有一個功能,你可以改變
    發(fā)表于 11-07 09:41

    如何收發(fā)數(shù)據(jù)位寬度為9數(shù)據(jù)?

    如何收發(fā)數(shù)據(jù)位寬度為9數(shù)據(jù)
    發(fā)表于 01-27 06:33

    操作的相關(guān)資料推薦

    支持操作),詳情請參考相關(guān)內(nèi)核處理器的指南或技術(shù)參考手冊(TRM)。1、操作CPU不能直接對位帶區(qū)的單個
    發(fā)表于 02-07 09:24

    關(guān)于NICE接口傳輸?shù)?b class='flag-5'>數(shù)據(jù)位寬問題

    上圖是NICE 接口的內(nèi)存通道,圖中內(nèi)存通道的讀寫數(shù)據(jù)位寬都是32bit,根據(jù)賽題要求,需要在協(xié)處理器設(shè)計加速核心,掛靠NICE接口 我的預(yù)期:我所設(shè)計的加速核心需要更大的數(shù)據(jù)帶寬(比如
    發(fā)表于 08-12 07:40

    stm32串口7位數(shù)據(jù)位

    STM32系列單片機控制寄存器只支持8、9位數(shù)據(jù)位
    的頭像 發(fā)表于 07-23 11:15 ?7277次閱讀

    stm32 7位數(shù)據(jù)位 usart_wordlength_

    stm32 7位數(shù)據(jù)位如何設(shè)置?一般情況下設(shè)置數(shù)據(jù)位為8、1個停止,再設(shè)置每個發(fā)送字節(jié)的最高位為“1”,去掉收到字節(jié)的最高位即可。這樣每個字節(jié)的最高位自動變成1個停止
    的頭像 發(fā)表于 07-26 09:17 ?5494次閱讀

    問題筆記:STM32串口數(shù)據(jù)位與校驗

    問題:STM32移植freemodbus 后測試時,只能使用無校驗 ,設(shè)置奇偶校驗時無法與上位機通訊解決方法如果串口助手使用串口配置為:數(shù)據(jù)位8 停止1 有奇偶校驗STM32需設(shè)置為:數(shù)據(jù)位9
    發(fā)表于 12-24 18:44 ?19次下載
    問題筆記:STM32串口<b class='flag-5'>數(shù)據(jù)位</b>與校驗<b class='flag-5'>位</b>

    初識“操作

    ”什么是“操作”?CPU不能直接對位帶區(qū)的單個數(shù)據(jù)位尋址,只能通過對位帶別名區(qū)的訪問(或讀/寫)實現(xiàn)對位帶區(qū)單個
    發(fā)表于 01-12 17:18 ?0次下載
    初識“<b class='flag-5'>位</b>帶<b class='flag-5'>操作</b>”

    串行通信中的波特率、數(shù)據(jù)位和校驗設(shè)置

    當(dāng)進行串行通信時,波特率、數(shù)據(jù)位和校驗是必須要設(shè)置的參數(shù),以確保發(fā)送端和接收端之間的數(shù)據(jù)傳輸能夠正確進行。
    的頭像 發(fā)表于 06-29 18:14 ?8434次閱讀

    RS-232串口通信起始,數(shù)據(jù)位,停止怎么區(qū)分?

    、數(shù)據(jù)位和停止。 1. 起始 起始是指在RS-232用來標(biāo)識開始傳輸數(shù)據(jù)的信號
    的頭像 發(fā)表于 09-12 16:04 ?9049次閱讀

    Verilogsigned和$signed()的用法

    嗎?其實不是的,因為有符號數(shù)和無符號數(shù)據(jù)的加法強結(jié)果和乘法器結(jié)構(gòu)是一樣的,signed的真正作用是決定如何對操作數(shù)擴的問題。 2、verilog
    的頭像 發(fā)表于 02-17 17:47 ?655次閱讀
    <b class='flag-5'>Verilog</b><b class='flag-5'>中</b>signed和$signed()的用法