chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

流片為什么這么貴?有沒有什么辦法來降低流片成本?

sakobpqhz6 ? 來源:IC學(xué)習(xí) ? 2023-10-23 09:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

都知道,芯片研發(fā)是一件特別燒錢的事兒,對(duì)于流片(Tape-out)大家一定都不陌生。所謂流片,就是像流水線一樣通過一系列工藝步驟制造芯片,簡(jiǎn)單來說就是芯片公司將設(shè)計(jì)好的方案,交給晶圓制造廠,先生產(chǎn)少量樣品,檢測(cè)一下設(shè)計(jì)的芯片能不能用,根據(jù)測(cè)試結(jié)果決定是否要優(yōu)化或大規(guī)模生產(chǎn)。為了測(cè)試集成電路設(shè)計(jì)是否成功,必須進(jìn)行流片,這也是芯片設(shè)計(jì)企業(yè)一般都在前期需要投入很大成本的重要原因。

但流片是一件非常燒錢的事,哪家企業(yè)都經(jīng)不住流片失敗的折騰,多幾次流片失敗,很可能就會(huì)把公司搞垮。董明珠的格力曾號(hào)稱砸?guī)装賰|搞芯片,但后續(xù)也沒有了消息。2019年曾傳出小米旗下松果電子的澎拜S2系列芯片連續(xù)5次流片失敗,設(shè)計(jì)團(tuán)隊(duì)重組的慘痛案例。更有網(wǎng)友戲謔,“流片一次等于上海一套大平層”,甚至還放出了不同工藝類型流片一次的花費(fèi)。

wKgZomU1yCiAIZLEAAAUwe5VND0018.jpg

流片為什么這么貴

流片的價(jià)格為什么這么貴?這就要提到芯片的制造原理了。芯片制造要在指甲蓋大小的芯片里放上億個(gè)晶體管,制造工藝已經(jīng)到了肉眼不可見的納米級(jí),只能用光刻來完成。光刻就是用光刻出想要的圖形,光刻需要用到掩膜版(又稱光罩,Mask),掩膜版就是把設(shè)計(jì)好的電路圖雕刻在上面,讓光通過后,在晶圓上刻出圖形。這個(gè)東西的原材料不值錢,但制造它的機(jī)器特別貴,所以到手的掩膜版也十分昂貴。

掩膜版是微電子制造過程中的圖形轉(zhuǎn)移工具或母版,其功能類似于傳統(tǒng)照相機(jī)的“底片”,根據(jù)客戶所需要的圖形,通過光刻制版工藝,將微米級(jí)和納米級(jí)的精細(xì)圖案刻制于掩膜版基板上,是承載圖形設(shè)計(jì)和工藝技術(shù)等內(nèi)容的載體。

這種從掩膜版的圖形轉(zhuǎn)換到晶圓上的過程,有點(diǎn)類似印鈔機(jī)的工作流程。把***想象成印鈔機(jī),晶圓相當(dāng)于印鈔紙,掩膜就是印版,把鈔票母版的圖形印到紙張上的過程,就像***把掩膜版上的芯片圖形印到晶圓上一樣。

掩膜版的價(jià)格主要取決于芯片所選用的“工藝節(jié)點(diǎn)”,工藝節(jié)點(diǎn)越高、流片價(jià)格就越貴。這是因?yàn)樵较冗M(jìn)的工藝節(jié)點(diǎn),所需要使用的掩膜版層數(shù)就越多。據(jù)IBS數(shù)據(jù)顯示,在16/14nm制程中,所用掩膜成本在500萬美元左右,到7nm制程時(shí),掩膜成本迅速升至1500萬美元。

掩膜版的總體費(fèi)用,包括石英,光刻膠等原材料的成本,Mask Writer和Inspection等機(jī)臺(tái)的使用成本,另外還有掩膜版相關(guān)數(shù)據(jù)的生成,包括OPC、MDP等軟件授權(quán)、服務(wù)器使用和人工開發(fā)成本等等。對(duì)于一款芯片,動(dòng)輒幾十層的掩膜版,需要如此多的步驟,設(shè)備、軟件、人員缺一不可,費(fèi)用自然昂貴。

據(jù)業(yè)內(nèi)人士透露,某晶圓代工廠(Foundry) 40nm流片的光罩成本大約60-90萬美元;進(jìn)入量產(chǎn)之后,每片晶圓可能3000-4000美元左右,所以,當(dāng)前期生產(chǎn)5-25片進(jìn)行產(chǎn)品驗(yàn)證用,Mask成本是主要的;如果量產(chǎn)很多,Mask的成本平攤到每片晶圓以后就很少了,那么則是晶圓主導(dǎo)成本。準(zhǔn)確的說應(yīng)該是平均到每一顆芯片上的費(fèi)用便宜了,而不是總的流片費(fèi)用便宜了。

如何降低流片成本

那么,面對(duì)流片價(jià)格高的問題,有沒有什么辦法來降低成本?

MPW** (Multi Project Wafer) 就是一種可以幫助設(shè)計(jì)企業(yè)降低成本的流片方式。** MPW是指由多個(gè)項(xiàng)目共享某個(gè)晶圓,同一次制造流程可以承擔(dān)多個(gè)IC設(shè)計(jì)的制造任務(wù),將多個(gè)使用相同工藝的集成電路設(shè)計(jì)放在同一晶圓上流片,制造完成后,每個(gè)設(shè)計(jì)可以得到數(shù)十片芯片樣品,這一數(shù)量對(duì)于原型設(shè)計(jì)階段的實(shí)驗(yàn)、測(cè)試已經(jīng)足夠。

通俗來講就是幾家公司或機(jī)構(gòu)一起購(gòu)買一套掩膜版,然后生產(chǎn)出來的同一片晶圓上會(huì)同時(shí)存在有好幾款芯片,待晶圓切割后,再把各自的芯片“領(lǐng)回家”。而該次制造費(fèi)用就由所有參加MPW的項(xiàng)目按照芯片面積分?jǐn)?,極大地降低了產(chǎn)品開發(fā)風(fēng)險(xiǎn)。MPW帶來的好處是顯而易見的,采用多項(xiàng)目晶圓能夠降低芯片的生產(chǎn)成本,為設(shè)計(jì)人員提供實(shí)踐機(jī)會(huì),并促進(jìn)了芯片設(shè)計(jì)的成果轉(zhuǎn)化,對(duì)IC設(shè)計(jì)人才的培訓(xùn),中小設(shè)計(jì)公司的發(fā)展,以及新產(chǎn)品的開發(fā)研制都有相當(dāng)大的促進(jìn)作用。

對(duì)比來看,共享Mask的好處就是省錢,但是可能要等代工廠的時(shí)間節(jié)點(diǎn),需要更多的時(shí)間。對(duì)于那些不差錢或趕時(shí)間的企業(yè)當(dāng)然可以自己利用一套Mask(Full- Mask,全掩膜),制造流程中的全部掩膜都為自己的設(shè)計(jì)來服務(wù),通常用于設(shè)計(jì)定型后的量產(chǎn)階段。但是,在當(dāng)前產(chǎn)能嚴(yán)重緊缺的情況下,代工廠面對(duì)不同客戶的產(chǎn)品需求、競(jìng)爭(zhēng)優(yōu)勢(shì)、市場(chǎng)前景和計(jì)劃等態(tài)度是完全不同的,代工廠會(huì)綜合考慮客戶下單量,后續(xù)下單穩(wěn)定性以及產(chǎn)品所面向的市場(chǎng)前景來做判斷。

實(shí)際上,對(duì)于大部分的中小企業(yè)來說,除了價(jià)格以外,在流片或量產(chǎn)環(huán)節(jié)還面臨著包括產(chǎn)能、交期在內(nèi)的諸多挑戰(zhàn):

1.對(duì)Foundry體系不了解,缺乏工藝選型的經(jīng)驗(yàn)和Foundry打交道的經(jīng)驗(yàn);

2.主流Foundry準(zhǔn)入門檻高,新興玩家難以申請(qǐng)預(yù)期的工藝或支持,溝通成本高;

3.缺乏系統(tǒng)的供應(yīng)鏈管理能力,尤其在量產(chǎn)產(chǎn)能爬坡階段,對(duì)產(chǎn)能、交期、質(zhì)量過于樂觀;

4.產(chǎn)能緊缺情況下,缺乏備貨機(jī)制,恐慌性下單或有了訂單再下單導(dǎo)致產(chǎn)能跟不上市場(chǎng)需求。此外,交期的變化、產(chǎn)能的波動(dòng)都會(huì)大大增加初創(chuàng)公司與晶圓代工廠的溝通成本,降低效率。

對(duì)此,中小芯片設(shè)計(jì)企業(yè)可以尋求有資源、有經(jīng)驗(yàn)的第三方流片服務(wù)平臺(tái)進(jìn)行合作,一同來解決遇到的供應(yīng)鏈難題。







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5342

    瀏覽量

    131626
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    38

    文章

    1369

    瀏覽量

    107842
  • MPW
    MPW
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    11095
  • 芯片制造
    +關(guān)注

    關(guān)注

    11

    文章

    709

    瀏覽量

    30311
  • OPC
    OPC
    +關(guān)注

    關(guān)注

    7

    文章

    366

    瀏覽量

    48479

原文標(biāo)題:噩夢(mèng)般的,芯片流片失??!

文章出處:【微信號(hào):IC學(xué)習(xí),微信公眾號(hào):IC學(xué)習(xí)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    芯馳科技高端車規(guī)MCU E3620P成功并開啟送樣

    芯馳科技宣布,其專為新能源動(dòng)力系統(tǒng)設(shè)計(jì)的高端車規(guī)MCU——E3620P已成功并順利通過回驗(yàn)證。該產(chǎn)品已提前獲得多個(gè)國(guó)內(nèi)新能源頭部主機(jī)廠及Tier 1定點(diǎn)鎖定,并順利開啟客戶送樣。
    的頭像 發(fā)表于 11-11 10:46 ?1592次閱讀
    芯馳科技高端車規(guī)MCU E3620P成功<b class='flag-5'>流</b><b class='flag-5'>片</b>并開啟送樣

    新思科技LPDDR6 IP已在臺(tái)積公司N2P工藝成功

    新思科技近期宣布,其LPDDR6 IP已在臺(tái)積公司 N2P 工藝成功,并完成初步功能驗(yàn)證。這一成果不僅鞏固并強(qiáng)化了新思科技在先進(jìn)工藝節(jié)點(diǎn) IP 領(lǐng)域的領(lǐng)先地位,同時(shí)也為客戶提供可信賴的、經(jīng)硅片驗(yàn)證的IP選擇,可滿足移動(dòng)通訊、邊緣 AI 及高性能計(jì)算等更高存儲(chǔ)帶寬需求的
    的頭像 發(fā)表于 10-30 14:33 ?1740次閱讀
    新思科技LPDDR6 IP已在臺(tái)積公司N2P工藝成功<b class='flag-5'>流</b><b class='flag-5'>片</b>

    如何從主機(jī)將數(shù)據(jù)按8bit傳入上ITCM?

    的)到上ITCM中,但是還沒傳完程序計(jì)數(shù)器(PC)就開始跑了,導(dǎo)致NICE接口沒法按指令運(yùn)行。 有沒有辦法讓程序計(jì)數(shù)器PC(Program Counter)延遲幾個(gè)周期開始運(yùn)行,這樣可以讓ITCM全部接收完32KB的數(shù)據(jù)后再開始跑,讓NICE正常運(yùn)行。 做成后會(huì)
    發(fā)表于 10-20 07:00

    今日看點(diǎn)丨優(yōu)必選獲得2.5億大單;象帝先新一代“伏羲”架構(gòu)芯片完成驗(yàn)證

    象帝先新一代“伏羲”架構(gòu)芯片完成驗(yàn)證 9月3日,安孚科技在互動(dòng)平臺(tái)表示,象帝先研發(fā)的新一代“伏羲”架構(gòu)芯片已完成驗(yàn)證,該芯片在圖形渲染能力與并行計(jì)算性能方面表現(xiàn)優(yōu)異。 ? 據(jù)悉
    的頭像 發(fā)表于 09-04 09:11 ?2089次閱讀

    控芯片的封合工藝有哪些

    原理及操作流程:以PDMS基片微控芯片為例,先制備帶有微通道的PDMS基片,將其與蓋對(duì)準(zhǔn)貼合,然后把對(duì)準(zhǔn)貼合的二者置于160 - 200℃溫度下保溫一段時(shí)間。這種方法利用高溫使材料發(fā)生一定的物理變化實(shí)現(xiàn)封裝。推薦設(shè)備:汶
    的頭像 發(fā)表于 06-13 16:42 ?563次閱讀

    10年LED驅(qū)動(dòng)設(shè)計(jì)工程師的恒IC使用心得

    QX9910有很多不良品,老化后的產(chǎn)品也不太穩(wěn)定,經(jīng)常有閃燈現(xiàn)象,現(xiàn)在還有一些剩余的做紀(jì)念品了。我認(rèn)為,要想做好驅(qū)動(dòng),先要找好芯片?! ? 當(dāng)初在07年的時(shí)候,恒IC很難找到,價(jià)格也的離奇,一HV9910
    發(fā)表于 06-05 16:18

    芯片首次成功率僅14%?合科泰解析三大破局技術(shù)

    你知道嗎?把設(shè)計(jì)好的芯片圖紙變成實(shí)物,這個(gè)關(guān)鍵步驟叫“”。但最近行業(yè)曝出一個(gè)驚人數(shù)據(jù):2025年,芯片第一次的成功率只有14%!相比兩年前的24%,幾乎“腰斬”。這背后,作為深
    的頭像 發(fā)表于 06-03 17:50 ?688次閱讀

    人工合成石墨與天然石墨的差別

    原料易得、工藝簡(jiǎn)單,成本較人工石墨低。天然石墨與人工合成石墨的價(jià)格為1:4~5,人工合成石墨制造比天然石墨復(fù)雜且制作成本昂貴。 2、場(chǎng)景適配指南 ※ 天然石墨適用場(chǎng)景動(dòng)力電池電極、工業(yè)潤(rùn)滑劑、電弧爐
    發(fā)表于 05-23 11:22

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級(jí) IP 解決方案?的承諾,可滿足新一代汽車電子和高性能計(jì)算應(yīng)用的嚴(yán)格要求。
    的頭像 發(fā)表于 04-16 10:17 ?718次閱讀
    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)<b class='flag-5'>流</b><b class='flag-5'>片</b>成功

    芯片失敗都有哪些原因

    版本拿錯(cuò),基本芯片就廢了。這種情況還真不少。2.的時(shí)候存在重大bug。如果說一款芯片出去完全沒有bug是不可能的,大部分的bug都不
    的頭像 發(fā)表于 03-28 10:03 ?1366次閱讀
    芯片<b class='flag-5'>流</b><b class='flag-5'>片</b>失敗都有哪些原因

    方案大全

    ,利用三極管相對(duì)穩(wěn)定的be電壓作為基準(zhǔn),電流數(shù)值為:I = Vbe/R1。這種恒流源優(yōu)點(diǎn)是簡(jiǎn)單易行,而且電流的數(shù)值可以自由控制,也沒有使用特殊的元件,有利于降低產(chǎn)品的成本。缺點(diǎn)是不同型號(hào)的管子,其be電壓
    發(fā)表于 03-12 14:50

    把3的16位總線全部并聯(lián)了,3的16位總線直接黏在一起可以嗎?

    ? 我現(xiàn)在調(diào)板子,2ADC同時(shí)工作,分時(shí)讀取數(shù)據(jù)沒有問題;但當(dāng)3同時(shí)工作,F(xiàn)PGA內(nèi)部就亂套了,當(dāng)摘除16位總線上(我在每片ADC的16bit總線上串聯(lián)了33歐的排阻)排阻后,F(xiàn)PGA就正常了。 我
    發(fā)表于 02-08 06:13

    ADS5407對(duì)于channel A和B有沒有什么對(duì)應(yīng)關(guān)系?

    每個(gè)ADS5407子,都有2對(duì)SYNCOUTP/N管腳 1.對(duì)于channel A和B有沒有什么對(duì)應(yīng)關(guān)系? 2.針對(duì)多ADCs同步應(yīng)用中,如果每片5407只接一對(duì)SYNCOUT到FPGA,能否可行?
    發(fā)表于 12-25 07:12

    芯片的基礎(chǔ)知識(shí)

    宣布了一項(xiàng)重大突破:他們成功了全球首顆5納米工藝的車規(guī)級(jí)智能駕駛芯片——“神璣NX9031”。這一成就不僅標(biāo)志著蔚在芯片設(shè)計(jì)領(lǐng)域的突破,也預(yù)示著即將到來的測(cè)試和驗(yàn)證階段。一旦性能和質(zhì)量達(dá)到設(shè)計(jì)要求,這款芯片將進(jìn)入大規(guī)模量
    的頭像 發(fā)表于 12-24 09:39 ?2741次閱讀
    芯片<b class='flag-5'>流</b><b class='flag-5'>片</b>的基礎(chǔ)知識(shí)

    多路ADS1271異步采集互相干擾有沒有什么好的解決辦法嗎?

    所有的磁珠現(xiàn)在都是0歐姆 我們做實(shí)驗(yàn)懷疑是,ADC的啟動(dòng)和停止會(huì)造成模擬5V負(fù)載的變化導(dǎo)致輸出的5V變化,有沒有什么好的解決辦法嗎?
    發(fā)表于 12-24 06:29