chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DFT如何產(chǎn)生PLL 測(cè)試pattern

麥辣雞腿堡 ? 來(lái)源:TrustZone ? 作者:ictest8 ? 2023-10-30 11:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DFT PLL向量,ATE怎么用?

自動(dòng)測(cè)試設(shè)備(ATE)對(duì)PLL(鎖相環(huán))進(jìn)行測(cè)試時(shí),我們首先要明白PLL在系統(tǒng)級(jí)芯片(SoC)中的重要性。它是SoC中關(guān)鍵的時(shí)鐘信號(hào)同步部件,其性能直接影響到芯片邏輯的正確運(yùn)行。在測(cè)試PLL
IP時(shí),通常會(huì)有多個(gè)測(cè)試項(xiàng)目,如頻率測(cè)試、相位噪聲、鎖定時(shí)間、穩(wěn)定性、誤差和漂移等。

但在SoC的ATE測(cè)試中,CP階段通常只進(jìn)行PLL頻率和鎖定測(cè)試。

那么DFT如何產(chǎn)生PLL 測(cè)試pattern,以及ATE如何根據(jù)這些pattern進(jìn)行PLL測(cè)試?

DFT(Design For Test)是用于生成測(cè)試pattern以檢測(cè)芯片功能和性能的技術(shù)。在生成PLL(Phase-Locked Loop)測(cè)試pattern的過(guò)程中,DFT通過(guò)使用特定的算法和測(cè)試向量來(lái)生成測(cè)試pattern。這些測(cè)試pattern旨在模擬PLL在不同條件下的行為,以確保芯片的PLL功能正常。

ATE(Automated Test Equipment)是一種用于自動(dòng)測(cè)試芯片性能和功能的設(shè)備。在測(cè)試PLL時(shí),ATE會(huì)使用由DFT生成的測(cè)試pattern來(lái)模擬芯片的輸入,并監(jiān)控芯片的輸出以檢查其功能是否正常。

這里的pattern指的是用于測(cè)試PLL的特定數(shù)據(jù)序列。這些數(shù)據(jù)序列在測(cè)試過(guò)程中被發(fā)送到芯片的輸入管腳,并在芯片的輸出管腳比較相應(yīng)的輸出數(shù)據(jù)序列。通過(guò)比較預(yù)期輸出和模擬輸出,ATE可以判斷PLL是否正常工作。

總之,DFT通過(guò)生成測(cè)試pattern來(lái)模擬PLL的行為,ATE使用這些測(cè)試pattern來(lái)測(cè)試芯片的功能,并比較預(yù)期輸出和模擬輸出以判斷芯片是否正常工作。

DFT 產(chǎn)生 PLL 向量

DFTer 每條PLL向量配置要求:(參考下圖)

?a) JTAG配置多個(gè)PLL為對(duì)應(yīng)的待測(cè)頻點(diǎn)。

?b) 配置Div系數(shù)為最大,盡可能降低輸出時(shí)鐘的頻率。

?c) LOCK信號(hào)在TDO串行移出觀測(cè)或者復(fù)用到IO上。

?d) 切換IO復(fù)用后,PLL div 信號(hào)將會(huì)輸出到對(duì)應(yīng)GPIO上。

圖片

PLL輸出頻率的要求:10M~50M之間。 WHY?

1.上限受限于GPIO,在高于50M時(shí),GPIO的輸出特性隨頻率升高而減弱,最好低于50M。(機(jī)臺(tái)PS1600最高1.6G采樣頻率,不需要考慮奈奎斯特頻率的限制。)

1.下限需要考慮到不同測(cè)試方法的測(cè)試時(shí)間的影響,比如給一個(gè)32K的鐘,機(jī)臺(tái)需要構(gòu)造更長(zhǎng)的采樣向量。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53492

    瀏覽量

    458423
  • 測(cè)試
    +關(guān)注

    關(guān)注

    8

    文章

    6014

    瀏覽量

    130638
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6235

    瀏覽量

    184042
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    976

    瀏覽量

    137553
  • DFT
    DFT
    +關(guān)注

    關(guān)注

    2

    文章

    236

    瀏覽量

    23871
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    聊聊IC測(cè)試機(jī)(4)DFT PLL向量,ATE怎么用?

    自動(dòng)測(cè)試設(shè)備 (ATE)對(duì)PLL(鎖相環(huán))進(jìn)行測(cè)試時(shí),我們首先要明白PLL在系統(tǒng)級(jí)芯片(SoC)中的重要性。
    的頭像 發(fā)表于 11-01 15:43 ?4473次閱讀
    聊聊IC<b class='flag-5'>測(cè)試</b>機(jī)(4)<b class='flag-5'>DFT</b> <b class='flag-5'>PLL</b>向量,ATE怎么用?

    DFT設(shè)計(jì)—MBIST算法測(cè)試

    當(dāng)SoC上有超過(guò)80%的芯片面積被各種形式的存儲(chǔ)器占用之時(shí),存儲(chǔ)器的DFT測(cè)試已經(jīng)變得非常重要。
    的頭像 發(fā)表于 12-09 09:56 ?8137次閱讀
    <b class='flag-5'>DFT</b>設(shè)計(jì)—MBIST算法<b class='flag-5'>測(cè)試</b>

    Nvidia is hiring-Senior DFT Engineer

    for MBIST/Scan/LBIST/ATPG.· Design/verification for Clock/JTAG/Analog/DFT IP etc.· Pattern generation
    發(fā)表于 07-15 13:58

    基于掃描的DFT對(duì)芯片測(cè)試的影響有哪些?

    基于掃描的DFT方法掃描設(shè)計(jì)的基本原理是什么?掃描設(shè)計(jì)測(cè)試的實(shí)現(xiàn)過(guò)程是怎樣的?基于掃描的DFT對(duì)芯片測(cè)試的影響有哪些?
    發(fā)表于 05-06 09:56

    如何提高DFT設(shè)計(jì)測(cè)試覆蓋率?

    提高DFT設(shè)計(jì)測(cè)試覆蓋率的有效方法是什么
    發(fā)表于 05-07 06:37

    dft測(cè)試性設(shè)計(jì)

    dft測(cè)試性設(shè)計(jì),前言可測(cè)試性設(shè)計(jì)方法之一:掃描設(shè)計(jì)方法可測(cè)試性設(shè)計(jì)方法之二:標(biāo)準(zhǔn)IEEE測(cè)試訪問(wèn)方法可
    發(fā)表于 07-22 09:10

    什么是DFT,DFT是什么意思

    DFT:數(shù)字電路(fpga/asic)設(shè)計(jì)入門之可測(cè)試設(shè)計(jì)與可測(cè)性分析,離散傅里葉變換,(DFT)Direct Fouriet Transformer 可測(cè)試性技術(shù)(Design F
    發(fā)表于 06-07 11:00 ?3.1w次閱讀

    DFT分步法原理分析

    的電性參數(shù)發(fā)生偏移,掃描鏈測(cè)試失敗。這對(duì)DFT(Design for Test)以及ATPCJ(Automatic Test Pattern Ceneration)提出了更高的挑戰(zhàn)。
    發(fā)表于 11-11 16:20 ?9次下載
    <b class='flag-5'>DFT</b>分步法原理分析

    PADS DFT審核確保設(shè)計(jì)的可測(cè)試

    通過(guò)此視頻可快速瀏覽 PADS DFT 審核的一些主要功能、優(yōu)點(diǎn)和易用性。在設(shè)計(jì)流程的早期使用 PADS DFT 審核可大幅降低 PCB 的批量投產(chǎn)時(shí)間,確保 100% 的測(cè)試點(diǎn)覆蓋和制造前所有網(wǎng)絡(luò)的可
    的頭像 發(fā)表于 05-21 08:06 ?3908次閱讀

    利用PADS可測(cè)試性設(shè)計(jì)優(yōu)化PCB測(cè)試點(diǎn)和DFT審核

    PADS 可測(cè)試性設(shè)計(jì) (DFT) 審核可以縮短上市時(shí)間。了解如何盡早在設(shè)計(jì)流程中利用 PCB 測(cè)試點(diǎn)和 DFT 審核優(yōu)化設(shè)計(jì)。
    的頭像 發(fā)表于 05-14 06:26 ?4624次閱讀
    利用PADS可<b class='flag-5'>測(cè)試</b>性設(shè)計(jì)優(yōu)化PCB<b class='flag-5'>測(cè)試</b>點(diǎn)和<b class='flag-5'>DFT</b>審核

    測(cè)試性設(shè)計(jì)(DFT):真的需要嗎?

    用元素和測(cè)試點(diǎn)補(bǔ)充您的操作設(shè)計(jì)以促進(jìn)電路板的功能測(cè)試被稱為可測(cè)試性( DFT )設(shè)計(jì)。 DFT 與制造設(shè)計(jì)( DFM )不應(yīng)混淆,盡管兩者都
    的頭像 發(fā)表于 10-12 20:42 ?5215次閱讀

    PLL設(shè)計(jì)和時(shí)鐘頻率產(chǎn)生

    PLL設(shè)計(jì)和時(shí)鐘頻率產(chǎn)生機(jī)理免費(fèi)下載。
    發(fā)表于 06-07 14:36 ?22次下載

    NI數(shù)字Pattern儀器PXIe破解遠(yuǎn)程DFT驗(yàn)證難題

    在芯片的DFT驗(yàn)證過(guò)程中,一般會(huì)利用ATE向待測(cè)芯片的輸入管腳發(fā)送測(cè)試用的Pattern,然后在芯片的輸出管腳比對(duì)輸出時(shí)序,由此判斷待測(cè)芯片是否存在制造缺陷、符合其功能定義,就像是通過(guò)測(cè)試
    的頭像 發(fā)表于 06-16 17:20 ?3745次閱讀

    解析什么是DFT友好的功能ECO?

    DFT是確保芯片在制造過(guò)程中具有可測(cè)試性的一種技術(shù)。DFT友好的ECO是指在進(jìn)行ECO時(shí), 不會(huì)破壞芯片的DFT功能或降低DFT覆蓋率的設(shè)計(jì)
    的頭像 發(fā)表于 05-05 15:06 ?2753次閱讀
    解析什么是<b class='flag-5'>DFT</b>友好的功能ECO?

    SoC芯片設(shè)計(jì)中的可測(cè)試性設(shè)計(jì)(DFT

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)已成為現(xiàn)代電子設(shè)備中的主流。在SoC設(shè)計(jì)中,可測(cè)試性設(shè)計(jì)(DFT)已成為不可或缺的環(huán)節(jié)。DFT旨在提高芯片測(cè)試的效率和準(zhǔn)確性,確保產(chǎn)品
    的頭像 發(fā)表于 09-02 09:50 ?4251次閱讀