SDF文件是在VCS/NC-Verilog后仿真運(yùn)行時(shí)將STD/IO/Macro門級(jí)verilog中specify的延遲信息替換為QRC/Star-RC抽取的實(shí)際物理延時(shí)信息,所以如果SDF文件的條件信息在verilog的specify中沒(méi)有的話,就會(huì)報(bào)SDFCOM_INF的warning,意思是IOPATH not found。
本文解析SDF的Header Section信息、Cell Entries信息,尤其重點(diǎn)講解Cell Entries的Delay Entries信息。
下文先講SDF文件的第一部分Header Section

SDF Version Entry,包括1.0、2.1、3.0,SDF3.0是1995年release。
Design Name Entry,設(shè)計(jì)頂層名
Date Entry,SDF生成日期,PT或Tempus產(chǎn)生
Vendor Entry,Vendor信息,如下圖

Program Version Entry
Hierarchy Divider Entry
Voltage Entry,SDF3.0官方解釋如下

Process Entry,SDF3.0官方解釋如下

Temperature Entry,SDF3.0官方解釋如下


Timescale Entry,SDF3.0官方解釋如下

下文繼續(xù)講解SDF文件的第二部分Cell Entries:
完整的Delay Entries信息格式如下:

PATHPULSE
PATHPULSEPERCENT
ABSOLUTE Delays
INCREMENT Delays
1. PATHPULSE 舉例說(shuō)明:

當(dāng)從i1到o1輸出的低電平脈沖小于13ns時(shí),該低電平脈沖直接被忽略;
當(dāng)從i1到o1輸出的低電平脈沖介于13ns~21ns時(shí),輸出為X態(tài);
當(dāng)從i1到o1輸出的低電平脈沖大于21ns時(shí),正常輸出低電平;
2. PATHPULSEPERCENT 本質(zhì)上和PATHPULSE是一回事,只不過(guò)是按照path延時(shí)比例來(lái)計(jì)算什么時(shí)候丟棄輸入脈沖寬度不足的信號(hào)(pulse rejection limit),什么時(shí)候?qū)⑤斎朊}沖寬度不足的信號(hào)顯示為X態(tài)(X limit)。比如:

以上圖為例,the high-to-low delay is 37, 因此,the pulse
rejection limit is 25% of 37 and the X limit is 35% of 37. 3. ABSOLUTE Delays ABSOLUTE Delays中的物理延時(shí)數(shù)據(jù)就是用來(lái)替換verilog specify中的延時(shí)數(shù)據(jù)的。
4. INCREMENT Delays
用來(lái)疊加在verilog specify中的延時(shí)數(shù)據(jù)上的,INCREMENT Delays是存在負(fù)數(shù)的情況的,疊加后的延時(shí)若是負(fù)數(shù)的話,某些EDA工具可能不支持或直接強(qiáng)制延時(shí)為0。

審核編輯:湯梓紅
-
芯片
+關(guān)注
關(guān)注
463文章
54444瀏覽量
469447 -
仿真
+關(guān)注
關(guān)注
55文章
4537瀏覽量
138672 -
Verilog
+關(guān)注
關(guān)注
31文章
1374瀏覽量
114728
原文標(biāo)題:芯片后仿之SDF 3.0解析(一)
文章出處:【微信號(hào):全棧芯片工程師,微信公眾號(hào):全棧芯片工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
關(guān)于USB3.0芯片設(shè)計(jì)的問(wèn)題
我后仿出現(xiàn)了10種警告。。。求助
運(yùn)行后實(shí)現(xiàn)時(shí)序仿真后重新生成sdf文件
X_BUF在SDF中具有零延遲是為什么?
如何將PT產(chǎn)生的SDF文件反標(biāo)設(shè)計(jì)進(jìn)行后仿真?
NodeMCU V3.0 Arduino開發(fā)之點(diǎn)燈測(cè)試程序
ZigBee3.0數(shù)據(jù)包解析
Python在IC中的應(yīng)用——文本處理
什么是數(shù)字后仿?淺談芯片數(shù)字后仿的那些事
解析SDF的Header Section信息與Cell Entries信息
詳解芯片SDF文件 MCU芯片全流程設(shè)計(jì)
芯片后仿及SDF反標(biāo)
芯片后仿真要點(diǎn)
芯片后仿之SDF 3.0解析
評(píng)論