PCIe-AXI-Controller
PCIe-AXI-Controller兼容PCI Express Base Specification Revision 3.1,實(shí)現(xiàn)PCIe PHY Layer,Data Link Layer以及Transaction Layer的所有功能特性,不僅內(nèi)置DMA控制器,而且具備AXI4用戶接口,提供一個(gè)高性能,易于使用,可定制化的PCIe-AXI互連解決方案,同時(shí)適用于ASIC和FPGA。
PCIe接口
PHY Interface for PCI Express(PIPE):PIPE 4.4和PIPE 5.1
可與PIPE兼容的PHY集成
AXI接口:
1個(gè)AXI4-Lite Master接口:訪問(wèn)外部寄存器
1個(gè)AXI4-Lite Slave接口:訪問(wèn)內(nèi)部Bridge配置寄存器
1個(gè)AXI4-MM Master描述符接口:訪問(wèn)AXI域的SGDMA描述符
4個(gè)AXI4-MM Master接口:訪問(wèn)AXI4 Slave設(shè)備,比如內(nèi)存;C2H和H2C傳輸
4個(gè)AXI4-MM Slave接口:被AXI4 Master設(shè)備訪問(wèn)
4個(gè)AXI4-Stream Master接口:訪問(wèn)AXI4 Stream Slave設(shè)備,比如FIFO;H2C傳輸
4個(gè)AXI4-Stream Slave接口:被AXI4 Stream Master設(shè)備訪問(wèn),C2H傳輸
PCIe特性:
支持PCIe Gen1(2.5GT/s),PCIe Gen2(5.0GT/s)和PCIe Gen3(8.0GT/s)
支持PCIe x16,x8,x4,x2和x1
支持Endpoint和Rootport模式
支持最大4KB payload size
1個(gè)Virtual Channel,最多32個(gè)Physical Functions
可配置的接收和發(fā)送緩沖區(qū)大小
支持SR-IOV功能,VF可達(dá)512個(gè)
支持32個(gè)MSI和INT消息
支持MSI-X
支持ASPM:L0s和L1
DMA特性:
8個(gè)獨(dú)立的DMA引擎
支持CDMA和SGDMA
最大128個(gè)outstanding write和read request
可配置的DMA Source、Destination和Descriptor Type
DMA長(zhǎng)度無(wú)限制
可交付資料:
詳細(xì)的用戶手冊(cè)
Design File:Post-synthesis EDIF netlist or RTL Source
Timing and layout constraints,Test or Design Example Project
技術(shù)支持:郵件,電話,現(xiàn)場(chǎng),培訓(xùn)服務(wù)
Email:neteasy163z@163.com
PCIe-AXI-Controller結(jié)構(gòu)框圖
審核編輯 黃宇
-
PCIe
+關(guān)注
關(guān)注
16文章
1403瀏覽量
86922 -
dma
+關(guān)注
關(guān)注
3文章
576瀏覽量
104707 -
AXI
+關(guān)注
關(guān)注
1文章
137瀏覽量
17651 -
控制器
+關(guān)注
關(guān)注
0文章
30瀏覽量
3274
發(fā)布評(píng)論請(qǐng)先 登錄
PCI11101 PCIe交換機(jī)集成USB3.2主機(jī)控制器技術(shù)解析

嵌入式接口通識(shí)知識(shí)之PCIe接口
NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)20: PCIe應(yīng)答模塊設(shè)計(jì)
NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)17:PCIe加速模塊設(shè)計(jì)
NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)14: PCIe應(yīng)答模塊設(shè)計(jì)
PCIe協(xié)議分析儀能測(cè)試哪些設(shè)備?

PCIe插槽秒變M.2存儲(chǔ)倉(cāng)!免拆機(jī)維護(hù)神器M.2 NVMe轉(zhuǎn)PCIe 4.0 x4 硬盤抽取盒!#pcie
nvme IP開(kāi)發(fā)之PCIe下
nvme IP開(kāi)發(fā)之PCIe上
NVMe控制器IP設(shè)計(jì)之接口轉(zhuǎn)換
JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?

評(píng)論