chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

電源完整性設計的重要三步講解!

PCB學習醬 ? 2024-02-22 09:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在現(xiàn)代電子設計中,電源完整性是PCB設計不可或缺的一部分。為了確保電子設備有穩(wěn)定性能,從電源的源頭到接收端,我們都必須全面考慮和設計。如電源模塊、內(nèi)層平面以及供電芯片等,通過精心設計和優(yōu)化,才能實現(xiàn)真正意義上的電源完整性。本文將深入探討這三個關(guān)鍵方面,為PCB設計提供實用的指導和策略。

一、電源模塊布局布線

電源模塊是電子設備的能量來源,其性能與布局直接影響到整個系統(tǒng)的穩(wěn)定性和效率。正確的布局和走線不僅能減少噪聲干擾,還能確保電流的順暢流通,從而提高整體性能。

1、電源模塊布局

● 源頭處理:電源模塊作為電源的起始點,布局時應特別注意,為了減小噪聲引入,應確保電源模塊的周圍環(huán)境盡量清潔,避免與其他高頻或噪聲敏感元件相鄰。

●靠近供電芯片:電源模塊應盡量靠近供電的芯片放置,這樣可以減小電流傳輸過程中的損耗,并降低內(nèi)層平面的面積需求。

●散熱考慮:電源模塊在工作時可能會產(chǎn)生熱量,因此應確保其上方?jīng)]有遮擋物,以便于散熱,如有必要,可以加入散熱片或風扇進行散熱。

●避免環(huán)路:走線時應避免形成電流環(huán)路,以減少電磁干擾的可能性。

2、電源模塊走線

●寬度與電流:電源線的寬度應根據(jù)其所需承載的電流大小來確定,較大的電流需要更寬的線寬以確保電流能力。

●過孔數(shù)量:在電源線的走線過程中,如果需要穿越層面,應確保有足夠的過孔來承載電流,避免過孔過熱。

●距離與耦合電源線與其他信號線之間的距離應適當,避免過于接近導致耦合效應。

●地線處理:地線作為回流路徑,應盡量確保地線的連續(xù)性,避免地線斷裂或突然變窄。

wKgaomXV-36ARmQmAAAeMJBSAgE041.png

二、內(nèi)層平面設計規(guī)劃

1、疊層設計

在PCB的EMC設計中,疊層設計是關(guān)鍵環(huán)節(jié),需考慮布線與電源分割

●為確保電源平面的低阻抗特性及電源噪聲的地耦合吸收,電源與地層間距應不大于10mil,通常建議小于5mil。

●若單一電源平面無法實現(xiàn),可利用表層鋪設電源平面,緊相鄰的電源和地平面形成了一個具有最小交流阻抗的平面電容,具有優(yōu)異的高頻特性。

●避免相鄰的兩個電源層過近(特別是電壓差異大的),以防止噪聲互相耦合,如不可避免,應盡量增加兩電源層間的間距。

●參考平面,特別是電源參考平面,應保持低阻抗特性,可通過旁路電容和疊層調(diào)整來優(yōu)化。

wKgZomXV-42ARTACAADe6qk1OvA267.png

2、多種電源的分割

●對于小范圍的特定電源,如某IC芯片的核心工作電壓,盡量在信號層上敷銅,以確保電源層的完整性,但避免在表層敷電源銅皮,減少噪聲輻射。

●分割寬度選擇應適當,電壓大于12V時,寬度可為20-30mil;反之選12-20mil,模擬數(shù)字電源的分割寬度需加大,防止數(shù)字電源對模擬電源的噪聲干擾。

●簡潔的電源網(wǎng)絡應在走線層完成,而較長的電源網(wǎng)絡需加濾波電容。

●分割后的電源平面應保持規(guī)則,避免不規(guī)則形狀導致諧振和電源阻抗增加,不允許有細長條和啞鈴形分割。

wKgaomXV-5iAO6FhAAaY52avNqk753.png

3、平面濾波

●電源平面應與地平面緊密耦合。

●工作頻率超過500MHz的芯片,應主要依靠平面電容濾波,并采用組合電容濾波,濾波效果需通過電源完整性仿真確認

●控制平面去耦電容的安裝電感,如加寬電容引線、加大電容過孔等,確保電源地阻抗低于目標阻抗。

wKgZomXV-6GAH-4TAAYVVSqnmBw094.png

三、供電芯片布局布線

供電芯片是電子設備的核心,確保其電源完整性是提高設備性能與穩(wěn)定性的關(guān)鍵,以下展開說明。

1、芯片電源管腳的走線處理

為了提供穩(wěn)定的電流供應,建議將電源管腳走線加粗,一般應加粗至與芯片管腳相同的寬度。

通常,最小的寬度不應小于8mil,但為了達到更佳的效果,盡量將寬度做到10mil。

通過增加走線寬度,可以降低阻抗,從而減少電源噪聲,并確保足夠的電流供應給芯片。

2、去耦電容的布局與布線

去耦電容在供電芯片的電源完整性控制中發(fā)揮著重要作用,根據(jù)電容的特性和應用需求,去耦電容一般分為大電容和小電容兩種。

●大電容:大電容通常均勻分布在芯片周圍,由于其諧振頻率較低,濾波半徑較大,它們能夠有效地濾除低頻噪聲,并提供穩(wěn)定的電源供應。

●小電容:小電容的諧振頻率較高,濾波半徑較小,因此應該盡量靠近芯片管腳放置,如果放置過遠,可能無法有效濾除高頻噪聲,失去去耦的作用。

3、并聯(lián)多個去耦電容的布線方式

為了進一步提高電源完整性,通常會采用并聯(lián)多個去耦電容的方式,這樣可以利用電容的并聯(lián),來降低單個電容的等效串聯(lián)電感(ESL)。

在并聯(lián)多個去耦電容時,需要注意電容的打孔方式:將電源和地的過孔相互錯開打孔。這樣可以降低去耦電容之間的互感,確保互感遠小于單個電容的ESL,從而實現(xiàn)并聯(lián)多個去耦電容后,整體ESL的阻抗為1/N,同時通過降低互感,可以有效地提高濾波效果,并確保電源穩(wěn)定性的提升。

wKgaomXV-7KAYK6hAAAmqObVLf4894.png

在實踐中,我們需要綜合考慮各種因素,如電流大小、走線寬度、過孔數(shù)量、耦合效應等,以做出合理的布局和走線決策。同時,遵循設計規(guī)范和最佳實踐,確保電源完整性的控制和優(yōu)化。使用華秋DFM軟件,可以檢查最小線寬、線距等多項工藝問題,簡單便捷使PCB設計規(guī)范化。


華秋DFM軟件是國內(nèi)首款免費PCB可制造性和裝配分析軟件,擁有300萬+元件庫,可輕松高效完成裝配分析。其PCB裸板的分析功能,開發(fā)了19大項,52細項檢查規(guī)則,PCBA組裝的分析功能,開發(fā)了10大項,234細項檢查規(guī)則

基本可涵蓋所有可能發(fā)生的制造性問題,能幫助設計工程師在生產(chǎn)前檢查出可制造性問題,且能夠滿足工程師需要的多種場景,將產(chǎn)品研制的迭代次數(shù)降到最低,減少成本。

wKgZomXV-8aAbPS9AAEJMS4Muac528.png

華秋DFM軟件下載地址(復制到電腦瀏覽器打開):

https://dfm.elecfans.com/dl/software/hqdfm.zip?from=fsyzlh


● 微信搜索【華秋DFM】公眾號,關(guān)注獲取最新可制造性干貨合集

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18600

    瀏覽量

    259781
  • PCB設計
    +關(guān)注

    關(guān)注

    396

    文章

    4880

    瀏覽量

    93069
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    2216

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    什么是信號完整性

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費下載
    發(fā)表于 07-09 15:10 ?0次下載

    是德DSOX1204A示波器在電源完整性測試中的關(guān)鍵優(yōu)勢

    電源完整性(Power Integrity, PI)是電子設備設計中至關(guān)重要的一環(huán),直接影響系統(tǒng)的穩(wěn)定性、可靠和能效。隨著電子設備向高頻化、高功率密度方向快速發(fā)展,
    的頭像 發(fā)表于 06-24 12:01 ?332次閱讀
    是德DSOX1204A示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試中的關(guān)鍵優(yōu)勢

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    。與會者提出了關(guān)于信號完整性電源完整性設計的問題,這些問題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答中強調(diào)了嚴格分析、細節(jié)工具表征以及深入理解基本原理的重要性
    發(fā)表于 05-14 14:52 ?1004次閱讀
    Samtec虎家大咖說 | 淺談信號<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎知識

    先說一下,信號完整性為什么寫電源完整性?SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認知,將SI 以大類來看,SI&amp;PI&amp;EMI
    發(fā)表于 05-13 14:41

    各種常用電路模塊設計原則:電源完整性

    課題內(nèi)容 v 電源完整性設計(文檔) v 疊層設計 v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點贊、評論支持一
    發(fā)表于 05-08 16:30

    信號完整性測試基礎知識

    在當今快速發(fā)展的數(shù)字時代,高速傳輸已成為電子設備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性是高速互連系統(tǒng)設計的基石
    的頭像 發(fā)表于 04-24 16:42 ?2917次閱讀
    信號<b class='flag-5'>完整性</b>測試基礎知識

    使用羅德與施瓦茨RTE1104示波器進行電源完整性測試

    電源完整性(Power Integrity, PI)測試在現(xiàn)代電子系統(tǒng)設計中至關(guān)重要。隨著電子設備對電源質(zhì)量的要求越來越高,電源噪聲和瞬態(tài)變
    的頭像 發(fā)表于 04-23 16:51 ?496次閱讀
    使用羅德與施瓦茨RTE1104示波器進行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性分析及其應用

    引言 電源完整性這一概念是以信號完整性為基礎的,兩者的出現(xiàn)都源自電路開關(guān)速度的提高。當高速信號的翻轉(zhuǎn)時間和系統(tǒng)的時鐘周期可以相比時,具有分布參數(shù)的信號傳輸線、電源和地就和低速系統(tǒng)中的情
    發(fā)表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測試

    在電子電路設計日益復雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統(tǒng)可靠重要評估指標。電源
    的頭像 發(fā)表于 04-15 14:45 ?447次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性理論基礎

    隨著 PCB 設計復雜度的逐步提高,對于信號完整性的分析除了反射,串擾以及 EMI 之外,穩(wěn)定可靠的電源供應也成為設計者們重點研究的方向之一。尤其當開關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時候,電源
    發(fā)表于 03-10 17:15

    PCB信號完整性探討-PPT

    信號完整性(Signal lntegrity,SI)包含由于信號傳輸速率加快而產(chǎn)生的互連、電源、器件等引起的所有信號質(zhì)量及延時等問題。 ? ?
    的頭像 發(fā)表于 01-15 11:30 ?835次閱讀
    PCB信號<b class='flag-5'>完整性</b>探討-PPT

    是德示波器在電源完整性分析中的應用

    電源完整性(Power Integrity,PI)對于現(xiàn)代電子系統(tǒng)至關(guān)重要。隨著電子設備朝著高性能、小型化和低功耗方向發(fā)展,電源系統(tǒng)面臨著越來越大的挑戰(zhàn)。
    的頭像 發(fā)表于 01-07 11:05 ?597次閱讀
    是德示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>分析中的應用

    聽懂什么是信號完整性

    2024年12月20日14:00-16:00中星聯(lián)華科技將舉辦“高速信號完整性分析與測試”-“碼”上行動系列線上講堂線上講堂。本期會議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號完整性?高速
    的頭像 發(fā)表于 12-15 23:33 ?895次閱讀
    聽懂什么是信號<b class='flag-5'>完整性</b>

    電源完整性的設計說明

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(PDN)。并從系統(tǒng)供電網(wǎng)絡綜合考慮,消除 / 降低噪聲對電源的影響。
    的頭像 發(fā)表于 11-19 09:17 ?1132次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的設計說明

    電源完整性設計【硬件干貨】

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(PDN)。并從系統(tǒng)供電網(wǎng)絡綜合考慮,消除 / 降低噪聲對電源的影響。
    的頭像 發(fā)表于 10-30 17:48 ?2155次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>設計【硬件干貨】