chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何實(shí)現(xiàn)1萬億晶體管GPU - 半導(dǎo)體的進(jìn)步推動(dòng)人工智能蓬勃發(fā)展

半導(dǎo)體芯科技SiSC ? 來源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2024-04-03 17:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:半導(dǎo)體芯科技編譯

Mark Liu 是臺(tái)灣積體電路制造股份有限公司董事長(zhǎng)。

Philip Wong 是斯坦福大學(xué)工程學(xué)院教授兼臺(tái)積電首席科學(xué)家。

TSMC

1997 年,IBM "深藍(lán) "超級(jí)計(jì)算機(jī)擊敗了國(guó)際象棋世界冠軍加里·卡斯帕羅夫。這是超級(jí)計(jì)算機(jī)技術(shù)的一次開創(chuàng)性展示,也是高性能計(jì)算有朝一日可能超越人類智能的初露端倪。在隨后的 10 年中,我們開始將人工智能用于許多實(shí)際任務(wù),如面部識(shí)別、語言翻譯、推薦電影和商品等。

又過了十五年,人工智能已經(jīng)發(fā)展到可以 "合成知識(shí) "的地步。生成式人工智能,如 ChatGPT 和 Stable Diffusion,可以作詩、創(chuàng)作藝術(shù)品、診斷疾病、撰寫總結(jié)報(bào)告和計(jì)算機(jī)代碼,甚至可以設(shè)計(jì)與人類制造的集成電路相媲美的集成電路。

人工智能將面臨巨大的機(jī)遇,成為人類所有工作的數(shù)字化助手。ChatGPT 就是一個(gè)很好的例子,它說明了人工智能如何使高性能計(jì)算的使用平民化,為社會(huì)中的每一個(gè)人帶來益處。

所有這些令人驚嘆的人工智能應(yīng)用都?xì)w功于三個(gè)因素:高效機(jī)器學(xué)習(xí)算法的創(chuàng)新、可用于訓(xùn)練神經(jīng)網(wǎng)絡(luò)的海量數(shù)據(jù)的可用性,以及通過半導(dǎo)體技術(shù)的進(jìn)步在高能效計(jì)算方面取得的進(jìn)展。盡管生成式人工智能革命的貢獻(xiàn)無處不在,但卻沒有得到應(yīng)有的贊譽(yù)。

在過去的三十年里,人工智能領(lǐng)域的重大里程碑都得益于當(dāng)時(shí)領(lǐng)先的半導(dǎo)體技術(shù),沒有這些技術(shù)是不可能實(shí)現(xiàn)的?!吧钏{(lán)”采用 0.6 微米和 0.35 微米節(jié)點(diǎn)的混合芯片制造技術(shù)實(shí)現(xiàn)的。在 ImageNet 比賽中獲勝、開啟了當(dāng)前機(jī)器學(xué)習(xí)時(shí)代的深度神經(jīng)網(wǎng)絡(luò),是采用 40 納米技術(shù)實(shí)現(xiàn)的。AlphaGo 采用 28 納米技術(shù)征服了圍棋比賽,而 ChatGPT 的最初版本是在采用 5 納米技術(shù)制造的計(jì)算機(jī)上進(jìn)行訓(xùn)練的。最新版本的 ChatGPT 由采用更先進(jìn)的 4 納米技術(shù)的服務(wù)器驅(qū)動(dòng)。相關(guān)計(jì)算機(jī)系統(tǒng)的每一層,從軟件和算法到架構(gòu)、電路設(shè)計(jì)和設(shè)備技術(shù),都是人工智能性能的倍增器。但公平地說,基礎(chǔ)晶體管-器件技術(shù)是上述各層技術(shù)進(jìn)步的基礎(chǔ)。

如果AI革命要以目前的速度繼續(xù)下去,那么半導(dǎo)體行業(yè)將需要更多的努力。在十年內(nèi),它將需要一個(gè) 1 萬億晶體管 GPU,也就是說,GPU 的設(shè)備數(shù)量是當(dāng)今典型設(shè)備的 10 倍。

wKgZomYNGyyAfQQ2AAGqScIz9ks991.jpg

AI模型規(guī)模持續(xù)增長(zhǎng)

在過去五年中,人工智能訓(xùn)練所需的計(jì)算量和內(nèi)存訪問量呈數(shù)量級(jí)增長(zhǎng)。例如,訓(xùn)練 GPT-3 需要相當(dāng)于每秒 50 億億次以上的運(yùn)算量(即每天 5,000 petaflops )和 3 萬億字節(jié)(3 TB)的內(nèi)存容量。

新的生成式人工智能應(yīng)用所需的計(jì)算能力和內(nèi)存訪問能力都在持續(xù)快速增長(zhǎng)。我們現(xiàn)在需要回答一個(gè)緊迫的問題: 半導(dǎo)體技術(shù)如何才能跟上步伐?

從集成器件到集成芯片

自集成電路發(fā)明以來,半導(dǎo)體技術(shù)一直在縮小特征尺寸,以便在拇指指甲大小的芯片中塞進(jìn)更多的晶體管。如今,集成度更上一層樓;我們正在超越二維擴(kuò)展,進(jìn)入三維系統(tǒng)集成。現(xiàn)在,我們正在把許多芯片組裝成一個(gè)緊密集成、大規(guī)模互連的系統(tǒng)。這是半導(dǎo)體技術(shù)集成的范式轉(zhuǎn)變。

在AI時(shí)代,系統(tǒng)的能力與集成到系統(tǒng)中的晶體管數(shù)量成正比。其中一個(gè)主要限制因素是,光刻芯片制造工具的設(shè)計(jì)是為了制造不超過 800 平方毫米的集成電路,這就是所謂的 “光罩極限”(reticle limit)。但是,我們現(xiàn)在可以將集成系統(tǒng)的尺寸擴(kuò)展到光刻的光罩極限之外。通過將多個(gè)芯片連接到更大的中介層(一塊內(nèi)置互連的硅片)上,我們可以集成一個(gè)包含比單個(gè)芯片上更多器件的系統(tǒng)。例如,臺(tái)積電CoWoS技術(shù)(
chip-on-wafer-on-substrate )可容納多達(dá)六個(gè)光罩場(chǎng)的計(jì)算芯片,以及十幾個(gè)高帶寬內(nèi)存(HBM)芯片。

Nvidia 如何使用 CoWoS 先進(jìn)封裝技術(shù)

CoWoS是臺(tái)積電的硅上芯片先進(jìn)封裝技術(shù),目前已應(yīng)用于產(chǎn)品中。。示例包括 Nvidia Ampere 和 Hopper GPU。每個(gè)都由一個(gè) GPU 芯片和六個(gè)高帶寬內(nèi)存立方體組成,全部位于硅中介層上。計(jì)算GPU芯片的大小與芯片制造工具目前允許的大小差不多。Ampere 有 540 億個(gè)晶體管,Hopper 有 800 億個(gè)。從 7 納米技術(shù)到更密集的 4 納米技術(shù)的轉(zhuǎn)變使得在基本相同的面積上封裝 50% 以上的晶體管成為可能。Ampere 和 Hopper 是當(dāng)今大型語言模型 (LLM) 訓(xùn)練的主力軍。訓(xùn)練 ChatGPT 需要數(shù)以萬計(jì)的此類處理器。

HBM 是另一個(gè)對(duì) AI 日益重要的關(guān)鍵半導(dǎo)體技術(shù)的實(shí)例:通過將芯片堆疊在一起來集成系統(tǒng)的能力,我們臺(tái)積電稱之為系統(tǒng)級(jí)集成芯片 (SoIC:
system-on-integrated-chips )。HBM 由控制邏輯 IC 頂部的一組垂直互連的 DRAM 芯片組成。它使用稱為硅通孔 (TSV) 的垂直互連來獲取信號(hào),并通過每個(gè)芯片和焊料凸點(diǎn)來形成存儲(chǔ)芯片之間的連接。如今,高性能 GPU 廣泛使用 HBMm。

展望未來,3D SoIC 技術(shù)可以為當(dāng)今的傳統(tǒng) HBM 技術(shù)提供“無凸通替代方案”(bumpless alternative),在堆疊芯片之間提供更密集的垂直互連。最近的進(jìn)展表明,HBM 測(cè)試結(jié)構(gòu)具有 12 層芯片堆疊,使用混合鍵合,這種銅對(duì)銅的連接密度比焊接凸點(diǎn)更高。該存儲(chǔ)器系統(tǒng)在較大的基礎(chǔ)邏輯芯片上低溫鍵合,總厚度僅為 600 μm。

高性能計(jì)算系統(tǒng)由大量運(yùn)行大型人工智能模型的芯片組成,高速有線通信可能會(huì)迅速限制計(jì)算速度。如今,光互連已被用于連接數(shù)據(jù)中心的服務(wù)器機(jī)架。不久的將來,我們將需要基于硅光子技術(shù)的光接口,與 GPU 和 CPU 封裝在一起。這樣就能為 GPU 與 GPU 之間的直接光通信提供更高的能效和面積效率帶寬,從而使數(shù)百臺(tái)服務(wù)器能夠像擁有統(tǒng)一內(nèi)存的單個(gè)巨型 GPU 一樣運(yùn)行。由于人工智能應(yīng)用的需求,硅光子技術(shù)將成為半導(dǎo)體行業(yè)最重要的使能技術(shù)之一。

邁向萬億晶體管 GPU

AMD 如何使用 3D 技術(shù)

AMD MI300A 加速處理器單元不僅利用了 CoWoS,還利用了臺(tái)積電的 3D 技術(shù)——SoIC。MI300A 結(jié)合了 GPU 和 CPU 內(nèi)核,旨在處理最大的AI工作負(fù)載。GPU 執(zhí)行AI的密集矩陣乘法運(yùn)算,而 CPU 則控制整個(gè)系統(tǒng)的運(yùn)行,高帶寬內(nèi)存 (HBM) 則統(tǒng)一為兩者服務(wù)。9 個(gè)采用 5 納米技術(shù)制造的計(jì)算芯片堆疊在 4 個(gè)采用 6 納米技術(shù)制造的基礎(chǔ)芯片之上,這些芯片專門用于緩存和 I/O 流量。基礎(chǔ)芯片和 HBM 再硅中介層之上。處理器的計(jì)算部分由 1500 億個(gè)晶體管組成。

如前所述,用于人工智能訓(xùn)練的典型 GPU 芯片已經(jīng)達(dá)到了光罩極限 (reticle field limit)。它們的晶體管數(shù)量約為 1000 億個(gè)。晶體管數(shù)量繼續(xù)增加的趨勢(shì)將需要多個(gè)芯片,通過 2.5D 或 3D 集成相互連接來執(zhí)行計(jì)算。通過 CoWoS 或 SoIC 以及相關(guān)的先進(jìn)封裝技術(shù)將多個(gè)芯片集成在一起,可使每個(gè)系統(tǒng)的晶體管總數(shù)大大超過單個(gè)芯片的晶體管總數(shù)。我們預(yù)測(cè),十年內(nèi)多芯片 GPU 的晶體管數(shù)量將超過 1 萬億個(gè)。

我們需要在3D堆棧中將所有這些芯片連接在一起,但幸運(yùn)的是,業(yè)界已經(jīng)能夠迅速縮小垂直互連的間距,提高連接密度。而且還有足夠的空間容納更多。我們認(rèn)為互連密度沒有理由不能增長(zhǎng)一個(gè)數(shù)量級(jí),甚至更高。

wKgaomYNGy2AeVWeAAGoWTgCtqk996.jpg

GPU 的高能效性能趨勢(shì)

那么,所有這些創(chuàng)新硬件技術(shù)是如何提升系統(tǒng)性能的呢?

如果我們看看能效性能指標(biāo)(EEP:energy-efficient performance)的穩(wěn)步提升,就能發(fā)現(xiàn)服務(wù)器 GPU 的發(fā)展趨勢(shì)。EEP是對(duì)系統(tǒng)能效和速度的綜合衡量。在過去的 15 年中,半導(dǎo)體行業(yè)每?jī)赡昃湍軐⒛苄阅芴岣呒s三倍。我們相信,這一趨勢(shì)將以歷史性的速度持續(xù)下去。推動(dòng)這一趨勢(shì)的將是多方面的創(chuàng)新,包括新材料、器件和集成技術(shù)、極紫外線(EUV)光刻技術(shù)、電路設(shè)計(jì)、系統(tǒng)架構(gòu)設(shè)計(jì)以及所有這些技術(shù)要素的共同優(yōu)化等等。

wKgZomYNGy2ACrhUAAIqxSU01CU775.jpg

特別是,我們?cè)诖擞懻摰南冗M(jìn)封裝技術(shù)將有助于提高 EEP。此外,系統(tǒng)技術(shù)協(xié)同優(yōu)化(STCO: system-technology co-optimization)等概念也將變得越來越重要,在STCO 中,GPU 的不同功能部分被分離到各自的芯片上,并使用性能最好、最經(jīng)濟(jì)的技術(shù)來構(gòu)建每個(gè)部分。

3D集成電路的Mead-Conway時(shí)刻

1978 年,加州理工學(xué)院教授 Carver Mead 和施樂 PARC的 Lynn Conway 發(fā)明了一種集成電路計(jì)算機(jī)輔助設(shè)計(jì)方法。他們使用一套設(shè)計(jì)規(guī)則來描述芯片的縮放比例,這樣工程師們就可以輕松地設(shè)計(jì)超大規(guī)模集成電路(VLSI),而無需太多的工藝技術(shù)知識(shí)。

3D芯片設(shè)計(jì)也需要這種能力。如今,設(shè)計(jì)人員需要了解芯片設(shè)計(jì)、系統(tǒng)架構(gòu)設(shè)計(jì)以及硬件和軟件優(yōu)化。制造商需要了解芯片技術(shù)、3D IC技術(shù)和先進(jìn)的封裝技術(shù)。正如我們?cè)?1978 年所做的那樣,我們?cè)俅涡枰环N通用語言,以電子設(shè)計(jì)工具能夠理解的方式來描述這些技術(shù)。這種硬件描述語言可以讓設(shè)計(jì)人員自由地進(jìn)行 3D 集成電路系統(tǒng)設(shè)計(jì),而無需考慮底層技術(shù)。它即將問世: 一種名為 3Dblox 的開源標(biāo)準(zhǔn)已被當(dāng)今大多數(shù)技術(shù)公司和電子設(shè)計(jì)自動(dòng)化 (EDA) 公司所采用。

隧道之外的未來

在人工智能時(shí)代,半導(dǎo)體技術(shù)是實(shí)現(xiàn)新的人工智能能力和應(yīng)用的關(guān)鍵因素。新型 GPU 不再受限于過去的標(biāo)準(zhǔn)尺寸和外形尺寸。新的半導(dǎo)體技術(shù)也不再局限于在二維平面上縮小下一代晶體管的尺寸。一個(gè)集成的人工智能系統(tǒng)可以由盡可能多的高能效晶體管、適用于專業(yè)計(jì)算工作負(fù)載的高效系統(tǒng)架構(gòu)以及優(yōu)化的軟硬件關(guān)系組成。

在過去的 50 年里,半導(dǎo)體技術(shù)的發(fā)展就像在隧道里行走。前方的道路是清晰的,因?yàn)橛幸粭l明確的道路。每個(gè)人都知道需要做什么:縮小晶體管。

現(xiàn)在,我們已經(jīng)走到了隧道的盡頭。從這里開始,半導(dǎo)體技術(shù)將越來越難發(fā)展。然而,在隧道之外,還有更多的可能性。我們不再受過去的束縛。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    336

    文章

    30085

    瀏覽量

    259342
  • gpu
    gpu
    +關(guān)注

    關(guān)注

    28

    文章

    5118

    瀏覽量

    134551
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10303

    瀏覽量

    146644
  • AI
    AI
    +關(guān)注

    關(guān)注

    90

    文章

    38413

    瀏覽量

    297680
  • 人工智能
    +關(guān)注

    關(guān)注

    1813

    文章

    49806

    瀏覽量

    262182
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    芯盛智能自研存儲(chǔ)解決方案助力工業(yè)應(yīng)用蓬勃發(fā)展

    提供商,芯盛智能受邀出席論壇,并發(fā)表題為“自研存儲(chǔ)解決方案助力工業(yè)應(yīng)用蓬勃發(fā)展”的主題演講,分享自主創(chuàng)新成果與行業(yè)實(shí)踐經(jīng)驗(yàn),以核芯實(shí)力筑牢產(chǎn)業(yè)升級(jí)的存力底座。
    的頭像 發(fā)表于 11-02 14:39 ?1565次閱讀

    晶體管的定義,晶體管測(cè)量參數(shù)和參數(shù)測(cè)量?jī)x器

    晶體管是一種以半導(dǎo)體材料為基礎(chǔ)的電子元件,具有檢波、整流、放大、開關(guān)、穩(wěn)壓和信號(hào)調(diào)制等多種功能?。其核心是通過控制輸入電流或電壓來調(diào)節(jié)輸出電流,實(shí)現(xiàn)信號(hào)放大或電路開關(guān)功能?。 基本定義 晶體管
    的頭像 發(fā)表于 10-24 12:20 ?289次閱讀
    <b class='flag-5'>晶體管</b>的定義,<b class='flag-5'>晶體管</b>測(cè)量參數(shù)和參數(shù)測(cè)量?jī)x器

    中科曙光如何加速我國(guó)人工智能+蓬勃發(fā)展

    8月26日,國(guó)務(wù)院印發(fā)《關(guān)于深入實(shí)施“人工智能+”行動(dòng)的意見》(以下簡(jiǎn)稱《意見》),首次以系統(tǒng)性、分階段的頂層設(shè)計(jì),明確提出智能原生概念:未來企業(yè)從底層架構(gòu)到業(yè)務(wù)邏輯都以AI為核心,人工智能是驅(qū)動(dòng)經(jīng)濟(jì)社會(huì)轉(zhuǎn)型的核心戰(zhàn)略力量。
    的頭像 發(fā)表于 08-29 10:13 ?837次閱讀

    半導(dǎo)體行業(yè)安全數(shù)據(jù)協(xié)作:通過人工智能與互聯(lián)技術(shù)釋放創(chuàng)新潛力

    半導(dǎo)體行業(yè)長(zhǎng)期以來一直是突破性創(chuàng)新的基石,推動(dòng)著全球市場(chǎng)的進(jìn)步。但隨著該行業(yè)在人工智能應(yīng)用的推動(dòng)下朝著2030年
    的頭像 發(fā)表于 08-19 13:48 ?834次閱讀
    <b class='flag-5'>半導(dǎo)體</b>行業(yè)安全數(shù)據(jù)協(xié)作:通過<b class='flag-5'>人工智能</b>與互聯(lián)技術(shù)釋放創(chuàng)新潛力

    有方科技助力人工智能產(chǎn)業(yè)蓬勃發(fā)展

    當(dāng)前,人工智能產(chǎn)業(yè)正在蓬勃發(fā)展,AI模型的訓(xùn)練和推理正如火如荼地進(jìn)行,面對(duì)這一趨勢(shì),有方科技正積極順應(yīng)物聯(lián)網(wǎng)與大數(shù)據(jù)、云計(jì)算和人工智能的深度融合趨勢(shì),并憑借著“云--端”架構(gòu)的優(yōu)勢(shì)和
    的頭像 發(fā)表于 07-23 17:30 ?1189次閱讀

    現(xiàn)代集成電路半導(dǎo)體器件

    目錄 第1章?半導(dǎo)體中的電子和空穴第2章?電子和空穴的運(yùn)動(dòng)與復(fù)合 第3章?器件制造技術(shù) 第4章?PN結(jié)和金屬半導(dǎo)體結(jié) 第5章?MOS電容 第6章?MOSFET晶體管 第7章?IC中的M
    發(fā)表于 07-12 16:18

    CES Asia 2025蓄勢(shì)待發(fā),聚焦低空經(jīng)濟(jì)與AI,引領(lǐng)未來產(chǎn)業(yè)新變革

    Asia 2025 的舉辦,將為全球科技產(chǎn)業(yè)的發(fā)展注入新的動(dòng)力。通過深入探討低空經(jīng)濟(jì)與人工智能的技術(shù)突破、應(yīng)用落地、政策監(jiān)管與投資機(jī)遇,有望推動(dòng)這兩大領(lǐng)域實(shí)現(xiàn)跨越式
    發(fā)表于 07-09 10:29

    晶體管光耦的工作原理

    晶體管光耦(PhotoTransistorCoupler)是一種將發(fā)光器件和光敏器件組合在一起的半導(dǎo)體器件,用于實(shí)現(xiàn)電路之間的電氣隔離,同時(shí)傳遞信號(hào)或功率。晶體管光耦的工作原理基于光電
    的頭像 發(fā)表于 06-20 15:15 ?670次閱讀
    <b class='flag-5'>晶體管</b>光耦的工作原理

    下一代高速芯片晶體管解制造問題解決了!

    先進(jìn)的晶體管架構(gòu),是納米片晶體管(Nanosheet FET)的延伸和發(fā)展,主要用于實(shí)現(xiàn)更小的晶體管尺寸和更高的集成密度,以滿足未來
    發(fā)表于 06-20 10:40

    鰭式場(chǎng)效應(yīng)晶體管的原理和優(yōu)勢(shì)

    半導(dǎo)體晶體管問世以來,集成電路技術(shù)便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預(yù)言,單位面積上的晶體管數(shù)量每?jī)赡攴环@一進(jìn)步在過去幾十年里
    的頭像 發(fā)表于 06-03 18:24 ?1398次閱讀
    鰭式場(chǎng)效應(yīng)<b class='flag-5'>晶體管</b>的原理和優(yōu)勢(shì)

    什么是晶體管?你了解多少?知道怎樣工作的嗎?

    晶體管(Transistor)是一種?半導(dǎo)體器件?,用于?放大電信號(hào)?、?控制電流?或作為?電子開關(guān)?。它是現(xiàn)代電子技術(shù)的核心元件,幾乎所有電子設(shè)備(從手機(jī)到超級(jí)計(jì)算機(jī))都依賴晶體管實(shí)現(xiàn)
    的頭像 發(fā)表于 05-16 10:02 ?3668次閱讀

    云知學(xué)院攜手合作伙伴推動(dòng)人工智能產(chǎn)業(yè)蓬勃發(fā)展

    在科技飛速發(fā)展的當(dāng)下,人工智能已成為推動(dòng)社會(huì)變革與產(chǎn)業(yè)升級(jí)的核心力量。據(jù)國(guó)際數(shù)據(jù)公司(IDC)預(yù)測(cè),到2026年,全球人工智能市場(chǎng)規(guī)模將突破9000億美元。從
    的頭像 發(fā)表于 04-07 14:03 ?729次閱讀

    下一代3D晶體管技術(shù)突破,半導(dǎo)體行業(yè)迎新曙光!

    半導(dǎo)體技術(shù)的浩瀚星空中,每一次技術(shù)的突破都如同璀璨的星辰,照亮著人類科技進(jìn)步的道路。近年來,隨著計(jì)算和人工智能應(yīng)用的快速發(fā)展,對(duì)高性能、低功耗電子產(chǎn)品的需求日益增長(zhǎng),這驅(qū)使著科研人員
    的頭像 發(fā)表于 03-20 15:30 ?1047次閱讀
    下一代3D<b class='flag-5'>晶體管</b>技術(shù)突破,<b class='flag-5'>半導(dǎo)體</b>行業(yè)迎新曙光!

    AI主導(dǎo)下科技領(lǐng)域的蓬勃發(fā)展與變革

    在科技飛速發(fā)展的當(dāng)下,未來科技走向一直備受關(guān)注。凱捷研究院發(fā)布的這部104頁《2025 年熱門科技趨勢(shì):人工智能驅(qū)動(dòng)一切》報(bào)告,基于對(duì)全球 1500 名企業(yè)高、500 名投資專業(yè)人士的調(diào)查以及
    的頭像 發(fā)表于 01-23 13:58 ?1117次閱讀

    意法半導(dǎo)體與彭水共繪可持續(xù)發(fā)展新篇章

    ???????作為全球最早承諾實(shí)現(xiàn)碳中和的半導(dǎo)體企業(yè)之一,意法半導(dǎo)體將可持續(xù)發(fā)展視為釋放企業(yè)競(jìng)爭(zhēng)力,推動(dòng)產(chǎn)業(yè)增長(zhǎng)的重要手段。通過研發(fā)碳化硅等
    的頭像 發(fā)表于 01-09 15:08 ?1116次閱讀