chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字芯片設(shè)計驗證經(jīng)驗分享:將ASIC IP核移植到FPGA上——明了需求和詳細規(guī)劃以完成充滿挑戰(zhàn)的任務(wù)

互聯(lián)網(wǎng)資訊 ? 來源:馬華1 ? 作者:馬華1 ? 2024-07-29 17:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文從數(shù)字芯片設(shè)計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計和驗證規(guī)劃進行結(jié)合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設(shè)計時需要考慮到的IP核相關(guān)因素,用八個重要主題詳細分享了利用ASIC所用IP來在FPGA上開發(fā)原型驗證系統(tǒng)設(shè)計時需要考量的因素。

本篇文章是SmartDV數(shù)字芯片設(shè)計經(jīng)驗分享系列文章的第一篇,作為全球領(lǐng)先的驗證解決方案和設(shè)計IP提供商,SmartDV的產(chǎn)品研發(fā)及工程應(yīng)用團隊具有豐富的設(shè)計和驗證經(jīng)驗。在國產(chǎn)大容量FPGA新品不斷面市的今天,SmartDV及其中國全資子公司“智權(quán)半導體”愿意與國內(nèi)FPGA芯片開發(fā)商合作,共同為國內(nèi)數(shù)字芯片設(shè)計公司開發(fā)基于本地FPGA的驗證與設(shè)計平臺。

明了設(shè)計需求

半導體IP核提供商支持復雜的ASIC項目,其中一些項目在時鐘速度、片芯面積占用、功耗、可靠性、功能安全和可重用性方面有極高的要求,所有這一切都帶來了對半導體IP這種預先定制的電路部件的很高期望。一旦有人決定自己不去開發(fā)某項功能,而是通過合作伙伴獲得該功能,都會將購買該組件的功能視為必然結(jié)果。如果所使用的IP核來自諸如SmartDV這類信譽良好的供應(yīng)商,該過程將順利進行。

廣告

由于同一IP核的最終應(yīng)用領(lǐng)域可能完全不同,因此IP核提供商必須將所有可能的應(yīng)用領(lǐng)域考慮在內(nèi),以避免讓客戶失望。例如像MIPICSI-2接收器/發(fā)射器IP或USB接口這樣的預定制功能,在用于一款已經(jīng)被銷售數(shù)百萬次的消費性產(chǎn)品中時,它的要求就與該功能被用于數(shù)量有限的噴氣戰(zhàn)斗機這樣的“熱點領(lǐng)域”有所不同。

對一位用戶來說,成功的產(chǎn)品定義可能是片芯面積的縮小。而對另一位用戶來說,它也可能意味著即使在惡劣的運行條件下,也可以實現(xiàn)最低的功耗或最高的可靠性。在大多數(shù)情況下,還有另外一個關(guān)鍵點需要考慮。IP核不僅應(yīng)該只在ASIC上“實現(xiàn)功能”,而且還可用作基于FPGA的原型設(shè)計的一部分。眾所周知,在開發(fā)ASIC的過程中需要非常謹慎,但遺憾的是,我們常常低估了FPGA也需要非常特別的關(guān)注,并且還有其獨特的集成方式。

坦率地來講,將ASICIP核移植到FPGA中并不是一件容易的任務(wù),但如果這個過程有條不紊,成功是可以實現(xiàn)的!本文全面講述了將ASICIP核移植到FPGA中時必須考慮到的所有要點,并通過使用SmartDV的USB3.2Gen2x1DeviceIP實例來進一步說明這些要點。

對于芯片設(shè)計工程師的關(guān)鍵價值

將一款I(lǐng)P核部署到ASIC和FPGA兩種架構(gòu)中具有挑戰(zhàn)性,但值得一試。

將ASICIP移植到FPGA中時,需要考慮的相關(guān)因素包括在需求、性能、時鐘、功能等方面的差異。

最佳的芯片設(shè)計解決方案是用FPGA來作為原型工具,以及它和經(jīng)過流片驗證的IP核的結(jié)合,以保證正確無誤地實現(xiàn)設(shè)計。

無論目標是ASIC還是FPGA,快速且成功完成項目的一個關(guān)鍵因素是涉及該項目的專家團隊的經(jīng)驗水平,因此選擇一個可靠的IP合作伙伴也是設(shè)計團隊取得成功的又一關(guān)鍵!

使用預先定制功能即IP核的必要性

集成電路設(shè)計團隊的最終目標是能夠更快速地交付一款有效用的最終產(chǎn)品,以便于不錯過更早進入市場的機會,并確保在競爭對手面前建立自己的競爭優(yōu)勢。多年來,使用IP核一直是最大限度地縮短復雜電路的開發(fā)時間,以及減少驗證電路組件所需工作量的一種通用方法。

使用預先定制的電路組件消除了“重新創(chuàng)造輪子”的需要,但是IP核需要能夠在提高可靠性和避免錯誤這兩個方面之外提供額外的優(yōu)勢,因為它們(通常)已經(jīng)被其他工程師們部署在其項目中。一段時間以來,業(yè)內(nèi)已經(jīng)用了一個恰當?shù)男g(shù)語“左移”來描述這一現(xiàn)象,即在產(chǎn)品生命周期的早期階段就執(zhí)行測試。從產(chǎn)品規(guī)格的創(chuàng)建到ASIC模塊設(shè)計的流片,時間窗口在整個時間軸上都朝著項目開始的方向移動。

同樣,在設(shè)計過程中使用FPGA早已被確立為一種標準方法,以便能夠在可提供ASIC之前就對數(shù)字電路進行測試。這個理念導致了使用一個現(xiàn)成可用的、可重新編程或可重新配置的FPGA硬件組件來以實時速度運行設(shè)計,以在設(shè)計流程的早期階段檢測出錯誤。

與最終的ASIC相比,F(xiàn)PGA絕不是成本低廉的解決方案,但它可為設(shè)計團隊帶來實實在在的價值,從而支持設(shè)計團隊去有效地發(fā)現(xiàn)在電路創(chuàng)建過程中已經(jīng)產(chǎn)生的錯誤,這些錯誤無法通過仿真或其他基于軟件的驗證方法檢測到。通過擴展,它還支持在驗證過程中發(fā)現(xiàn)和消除缺陷。

此外,在ASIC芯片開始供貨之前,通常希望有一個可用的功能平臺,以便能夠在開發(fā)硬件的同時,去實現(xiàn)和測試運行所需的軟件和固件。因此,可以安全地假設(shè)IP核的使用和FPGA的使用都是經(jīng)過驗證的電路實現(xiàn)和驗證方法,其應(yīng)用不會造成任何困難。然而,實際設(shè)計過程也經(jīng)常是“細節(jié)決定成敗”。

面向ASIC原型驗證的IP核考量因素

實際上,提供一款I(lǐng)P并將其無縫地用于ASIC和FPGA是一項極具挑戰(zhàn)性的任務(wù)。在本節(jié)中,我們將討論在考慮原型設(shè)計任務(wù)時就開始出現(xiàn)的最普遍的問題。

原型設(shè)計:各種考量因素的總體概述

主題1:一款原型和最終ASIC實現(xiàn)之間的要求有何不同?

主題2:當使用FPGA進行原型設(shè)計時會立即想到哪些基本概念?

主題3:在將專為ASIC技術(shù)而設(shè)計的IP核移植到FPGA架構(gòu)上時通常會遇到哪些困難?

主題4:為了支持基于FPGA的原型,通常需要對ASICIP核進行哪些更改?

主題5:我們?nèi)绾未_保在FPGA上實現(xiàn)所需的性能?

主題6:在時鐘方面必須加以考量的因素有哪些?

主題7:如果目標技術(shù)是FPGA,而不是ASIC,那么需要如何測試IP核的功能?

主題8:設(shè)計團隊還應(yīng)該牢記什么?

認為只需要將打算實例化的IP模塊和集成該模塊的實例之間的物理接口進行匹配就行的這種理念就是不現(xiàn)實的。為了能夠成功地集成預先定制的電路功能,需要考慮更多的問題。

事實上,嵌入IP核遠非易事!有各種各樣的參數(shù)可能需要調(diào)整:例如,必須確保時鐘信號與頻率匹配,還必須特別注意復位的分布規(guī)律。輸入和輸出信號必須與電路的其余部分同步;甚至可能需要應(yīng)用帶有延遲的時鐘和數(shù)據(jù)信號。IP核的集成也改變了整個系統(tǒng)的延遲,額外的功能也影響電路的時序行為,邏輯門利用以及諸如存儲單元的使用等等。

事實是一款I(lǐng)P核必須為不同的目標架構(gòu)提供相同的功能——例如,來自不同制造商的ASIC和FPGA產(chǎn)品,它們具有不同的工藝節(jié)點和結(jié)構(gòu),這給功能實現(xiàn)的質(zhì)量提出了特殊挑戰(zhàn);同時,也對IP供應(yīng)商用于驗證和物理確認電路功能的方法提出了特殊挑戰(zhàn)。

主題1:一款原型和最終ASIC實現(xiàn)之間的要求有何不同?

通常,與基于FPGA的原型設(shè)計相比,在ASIC設(shè)計的后期會提出各種不同的要求。例如,除了提供實際的電路功能之外,ASIC規(guī)范的主要關(guān)注點可以是降低功耗,也可能是占用最小的片芯面積,甚至是實現(xiàn)最高的時鐘頻率。此外,必須提供測試結(jié)構(gòu)方案來支持功能測試,重點是能識別已流片的ASIC的物理缺陷。

所有這些要求都與在原型設(shè)計期間如何在FPGA中使用IP幾乎無關(guān),進一步的解釋如下所述:

片芯面積占用(使用邏輯門數(shù)量)在原型設(shè)計中扮演著次要的角色。當然,我們希望所使用的FPGA器件的復雜度越低越好,這樣原型的性價比更高且可減少總體支出。然而,在許多情況下,從一開始就有一個“盡可能大”的可重構(gòu)的模塊是非常明智的,這樣就能夠覆蓋可能導致面積占用量增加的電路變化,而不需要在原型設(shè)計進行期間將FPGA器件切換到更復雜的FPGA。切換很可能需要重新設(shè)計,或者在使用預先定制的FPGA開發(fā)板的情況下,重新購買一個基于FPGA的原型驗證平臺。

功耗對于一個目標僅為實現(xiàn)單一功能的原型設(shè)計來說根本不重要,但是開發(fā)人員也期望部署專為ASIC降低功耗開發(fā)的方法,并將其包含在原型設(shè)計中則可能是明智的做法。關(guān)于該話題的更詳細的討論,可以在接下來的主題8的答案下找到:我們還應(yīng)該牢記什么?

ASICRTL可能包含測試結(jié)構(gòu),以實現(xiàn)數(shù)字部件的大規(guī)模量產(chǎn)測試,目的是找出有缺陷的單元。為了支持相關(guān)的測試,需要實現(xiàn)測試結(jié)構(gòu)。然而,這些類型的測試結(jié)構(gòu)通常不在FPGA中實現(xiàn),因為根本不需要它們。FPGA組件已經(jīng)經(jīng)過了充分的測試。

本系列文章的目標是全面分享如何利用ASICIP來實現(xiàn)完美的FPGA驗證原型的經(jīng)驗,本篇在講述了如何了解ASICIP與FPGA驗證原型的區(qū)別并提前做相應(yīng)規(guī)劃之后,還將詳細介紹與之相關(guān)的另外七大主題。下一篇將介紹使用FPGA進行原型設(shè)計時會立即想到哪些基本概念?在將專為ASIC技術(shù)而設(shè)計的IP核移植到FPGA架構(gòu)上時通常會遇到哪些困難?以及為了支持基于FPGA的原型,通常需要對ASICIP核進行哪些更改?歡迎關(guān)注SmartDV全資子公司“智權(quán)半導體”微信公眾號繼續(xù)閱讀。

最后,SmartDV在相關(guān)介紹和分析之后,還提供實際案例:用基于FPGA的方法來驗證USB3.2Gen2x1DeviceIP

USB3.2Gen2x1DeviceIP:實現(xiàn)、驗證和物理驗證

USB3.2Gen2x1DeviceIP的實現(xiàn)挑戰(zhàn)

關(guān)于作者

PhilippJacobsohn

PhilippJacobsohn是SmartDV的首席應(yīng)用工程師,他為北美、歐洲和日本地區(qū)的客戶提供設(shè)計IP和驗證IP方面的支持。除了使SmartDV的客戶實現(xiàn)芯片設(shè)計成功這項工作,Philipp還是一個狂熱的技術(shù)作家,樂于分享他在半導體行業(yè)積累的豐富知識。在2023年加入SmartDV團隊之前,Philipp在J.Haugg、Synopsys、Synplicity、EpsonEuropeElectronics、LatticeSemiconductors、EBVElektronik和SEI-Elbatex等擔任過多個管理和現(xiàn)場應(yīng)用職位。Philipp在瑞士工作。

SunilKumar

SunilKumar是SmartDV的FPGA設(shè)計總監(jiān)。作為一名經(jīng)驗豐富的超大規(guī)模集成電路(VLSI)設(shè)計專業(yè)人士,Sunil在基于FPGA的ASIC原型設(shè)計(包括FPGA設(shè)計、邏輯綜合、靜態(tài)時序分析和時序收斂)和高速電路板設(shè)計(包括PCB布局和布線、信號完整性分析、電路板啟動和測試)等方面擁有豐富的專業(yè)知識。在2022年加入SmartDV團隊之前,Sunil在L&TTechnologyServicesLimited擔任過項目經(jīng)理和項目負責人職位。Sunil在印度工作。

關(guān)于智權(quán)半導體

智權(quán)半導體科技(廈門)有限公司是SmartDVTechnologies?在華設(shè)立的全資子公司,其目標是利用SmartDV全球領(lǐng)先的硅知識產(chǎn)權(quán)(IP)技術(shù)和產(chǎn)品,以及本地化的支持服務(wù)來賦能中國集成電路行業(yè)和電子信息產(chǎn)業(yè)。目前,SmartDV在全球已有300家客戶,其中包括十大半導體公司中的七家和四大消費電子公司。

通過將專有的SmartCompiler?技術(shù)與數(shù)百位專家工程師的知識相結(jié)合,SmartDV可以快速、經(jīng)濟、可靠地定制IP,以實現(xiàn)您獨特的設(shè)計目標。因此,無論您是為下一代SoC、ASIC或FPGA尋找基于標準的設(shè)計IP,還是尋求驗證解決方案(VIP)來測試您的芯片設(shè)計,您都會發(fā)現(xiàn)SmartDV的IP非常容易集成,并在性能上可力助您的芯片設(shè)計實現(xiàn)差異化。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22205

    瀏覽量

    626843
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1263

    瀏覽量

    123516
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+AI芯片需求和挑戰(zhàn)

    的工作嗎? 從書中也了解到了AI芯片都有哪些?像CPU、GPU、FPGA、ASIC都是AI芯片。 其他的還是知道的,FPGA屬于AI
    發(fā)表于 09-12 16:07

    擁抱開源!一起來做FPGA開發(fā)板啦!

    。 主要任務(wù): 功能及性能需求確認; 規(guī)劃器件選型及板卡形態(tài); 熟悉原理圖設(shè)計原則,完成原理圖設(shè)計及Review; 熟悉FPGA相關(guān)PCB注
    發(fā)表于 06-06 14:05

    從發(fā)明 AI 加速:慶祝 FPGA 創(chuàng)新 40 周年

    設(shè)計芯片時,如果規(guī)格或需求在中途、甚至在制造完成后發(fā)生變化,他們可以重新定義芯片功能以執(zhí)行不同的任務(wù)。這種靈活性令新
    發(fā)表于 06-05 17:32 ?1107次閱讀
    從發(fā)明<b class='flag-5'>到</b> AI 加速:慶祝 <b class='flag-5'>FPGA</b> 創(chuàng)新 40 周年

    FPGA開發(fā)任務(wù)

    ,增加FEC校驗,源時鐘同步,對數(shù)據(jù)編碼,輸出差分數(shù)字信號,通過連接器連接光電模塊,驅(qū)動光電模塊傳輸數(shù)據(jù)。 2)光電模塊輸出差分數(shù)字信號,通過連接器數(shù)據(jù)輸出至FPGA PL端,PL端
    發(fā)表于 04-22 18:46

    【「芯片通識課:一本書讀懂芯片技術(shù)」閱讀體驗】芯片如何設(shè)計

    芯片設(shè)計的工作內(nèi)容主要包括規(guī)劃電路功能、編寫軟件代碼、設(shè)計電路圖、進行芯片電路的布局和布線,以及進行整個芯片設(shè)計的檢查和
    發(fā)表于 03-29 20:57

    FPGA+AI王炸組合如何重塑未來世界:看看DeepSeek東方神秘力量如何預測......

    的三重革命1) 硬件架構(gòu)革命:英特爾IPU路線圖顯示,2026年推出FPGA+Xeon的異構(gòu)加速卡;AMD計劃2023年集成Xilinx AI Engine的CPU芯片......
    發(fā)表于 03-03 11:21

    如何RT-Thread移植NXP MCUXPressoIDE

    RT-Thread默認支持的IDE只有IAR 和 Keil, 那如何RT-Thread移植NXP MCUXPressoIDE呢?本文內(nèi)容比較簡單但稍有瑣碎,希望對有需要的小伙伴有
    的頭像 發(fā)表于 02-13 10:37 ?2225次閱讀
    如何<b class='flag-5'>將</b>RT-Thread<b class='flag-5'>移植</b><b class='flag-5'>到</b>NXP MCUXPressoIDE<b class='flag-5'>上</b>

    ASIC和GPU的原理和優(yōu)勢

    芯片”。 準確來說,除了它倆,計算芯片還包括大家更熟悉的CPU,以及FPGA。 行業(yè)里,通常會把半導體芯片分為數(shù)字
    的頭像 發(fā)表于 01-06 13:58 ?2643次閱讀
    <b class='flag-5'>ASIC</b>和GPU的原理和優(yōu)勢

    FPGAASIC的區(qū)別 FPGA性能優(yōu)化技巧

    編程來配置實現(xiàn)特定的功能 為特定應(yīng)用定制設(shè)計的集成電路,需要根據(jù)特定的需求從頭開始設(shè)計和制造 設(shè)計與制造 預先制造好,用戶可以根據(jù)需要通過編程來定制其功能 設(shè)計和制造過程是一次性的,一旦制造完成,其功能就固定了 成本 包括購買
    的頭像 發(fā)表于 12-02 09:51 ?1441次閱讀

    多平臺FPGA工程快速移植與構(gòu)建

    作為一名FPGA工程師,經(jīng)常需要在多個FPGA設(shè)備之間移植項目,核心的問題是IP的管理和移植,今天通過安裝和使用 FuseSoC 在多個 A
    的頭像 發(fā)表于 11-20 16:12 ?2325次閱讀
    多平臺<b class='flag-5'>FPGA</b>工程快速<b class='flag-5'>移植</b>與構(gòu)建

    ASIC集成電路與通用芯片的比較

    )是指應(yīng)用特定集成電路,是一種專門為某種特定應(yīng)用而設(shè)計的集成電路。它通常具有較高的性能和較低的功耗,可以滿足高性能計算、網(wǎng)絡(luò)通信、圖像處理、音視頻編解碼等領(lǐng)域的需求。 通用芯片 :通用芯片則是一種通用的集成電路,如CPU、GPU
    的頭像 發(fā)表于 11-20 15:56 ?2482次閱讀

    ASIC集成電路與FPGA的區(qū)別

    根據(jù)特定的需求從頭開始設(shè)計和制造,設(shè)計和制造過程是一次性的。 一旦制造完成,其功能就固定了,不可更改。 分為全定制和半定制,全定制靈活性好但開發(fā)效率低下,半定制則較為方便且可靠。 FPGA 由通用的邏輯單元組成,這些單元可以通過
    的頭像 發(fā)表于 11-20 15:02 ?1680次閱讀

    小鵬AI科技日:圖靈AI芯片40天完成2791項驗證

    驗證。   隨著智能駕駛技術(shù)的不斷發(fā)展,對車端的高算力需求也日益增長。為了應(yīng)對這一挑戰(zhàn),并解決公版芯片在通用算力的浪費問題,小鵬汽車
    的頭像 發(fā)表于 11-06 17:08 ?1754次閱讀

    數(shù)字芯片設(shè)計驗證經(jīng)驗分享文章 實際案例說明用基于FPGA的原型來測試、驗證和確認IP——如何做到魚與熊掌兼

    本系列文章從數(shù)字芯片設(shè)計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何芯片的產(chǎn)品定義與設(shè)計和驗證規(guī)劃進行結(jié)
    的頭像 發(fā)表于 10-28 14:53 ?1452次閱讀
    <b class='flag-5'>數(shù)字</b><b class='flag-5'>芯片</b>設(shè)計<b class='flag-5'>驗證</b><b class='flag-5'>經(jīng)驗</b>分享文章 實際案例說明用基于<b class='flag-5'>FPGA</b>的原型來測試、<b class='flag-5'>驗證</b>和確認<b class='flag-5'>IP</b>——如何做到魚與熊掌兼

    FPGAASIC的優(yōu)缺點比較

    適應(yīng)各種應(yīng)用場景。這意味著用戶可以根據(jù)需要,通過編程來更改FPGA的功能,而無需更改硬件設(shè)計。 設(shè)計周期短 :與ASIC相比,FPGA的設(shè)計、驗證和生產(chǎn)周期更短。這主要是因為
    的頭像 發(fā)表于 10-25 09:24 ?2094次閱讀