chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ROM存儲(chǔ)1/4周期正弦信號(hào)構(gòu)造DDS詳解

Hx ? 作者:工程師陳翠 ? 2018-07-14 05:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Matlab仿真

注意:由于采用了1/4周期存儲(chǔ),要求整個(gè)周期的數(shù)值是中心對(duì)稱的,半個(gè)周期的數(shù)值是軸對(duì)稱的。這就意味著采樣點(diǎn)中不應(yīng)該有0值得存在。

Matlab仿真——ROM表存儲(chǔ)數(shù)據(jù)

%% ROM產(chǎn)生 (無(wú)符號(hào)數(shù))

ROM_N=2^10; %ROM表深度

DATA_L=14; %ROM位寬

t=1:ROM_N;

y=(2^DATA_L-1)*(sin(2*pi*(t-0.5)/ROM_N/4));%-0.5保證對(duì)稱性

ROM_DATA=round(y);

Matlab仿真——DDS程序(請(qǐng)?jiān)徫覜]有用case……)

%% 正弦波dds產(chǎn)生

F_CLK=10*10^6; %時(shí)鐘頻率10M

PINC_IN_L=32; %增量長(zhǎng)度

DDS_CLK=10*10^3; %dds輸出頻率10k

PHASE_IN=0; %初始相位

pinc=round(DDS_CLK*2^PINC_IN_L/F_CLK); %相位增量

SIM_L=4000; %仿真長(zhǎng)度

phase=PHASE_IN+pinc*(0:SIM_L-1);

addr=mod((floor(phase/2^PINC_IN_L*ROM_N)),ROM_N*4);

flag=floor(addr/ROM_N);

dds_out=1:SIM_L;

for i=1:SIM_L

if(flag(i)==0)

dds_out(i)=ROM_DATA(addr(i)+1);

else if(flag(i)==1)

dds_out(i)=ROM_DATA(2047-addr(i)+1);

else if(flag(i)==2)

dds_out(i)=-ROM_DATA(addr(i)-2048+1);

else

dds_out(i)=-ROM_DATA(4095-addr(i)+1);

end

end

end

end

plot(dds_out);

3.DDS的解釋

Xilinx的DDS核的User Guide中隊(duì)DDS做了很詳細(xì)的說(shuō)明,本節(jié)不再重復(fù)此內(nèi)容,本節(jié)將敘述一種全新的DDS理解方式。這種理解方式解決了頻率控制字長(zhǎng)于ROM表深度時(shí)DDS的理解上的問(wèn)題。

連續(xù)還是離散?

連續(xù)還是離散,在于我們用什么眼光去看待。如下圖所示,我們可以理解藍(lán)色的圖是離散的,而紅色的線是連續(xù)的。然而,對(duì)于我們要獲取的信息而言,這兩幅圖是完全沒有區(qū)別的。抽樣定理中有理想抽樣和平頂抽樣(采樣保持電路)之分,然而在頻域效果上,是并沒有很大區(qū)別的。

ROM存儲(chǔ)1/4周期正弦信號(hào)構(gòu)造DDS詳解

ROM表存儲(chǔ)的是連續(xù)的數(shù)值

按照上面的理論,可以認(rèn)為ROM表中存儲(chǔ)的是正弦信號(hào)的平頂采樣結(jié)果。如下圖所示(一個(gè)全周期的ROM表,對(duì)稱性滿足1/4周期存儲(chǔ)的要求)

ROM存儲(chǔ)1/4周期正弦信號(hào)構(gòu)造DDS詳解

上圖的頻譜在信號(hào)與系統(tǒng)中有提及,上述波形的形成方式可以認(rèn)為是在乘以周期為T的沖擊函數(shù),之后卷積一個(gè)寬度為T的窗函數(shù)。對(duì)應(yīng)可以求得其頻域。(具體可參考平頂抽樣)

頻率控制字

頻率控制字控制對(duì)上述的階梯函數(shù)的采樣,如果這樣理解的話,就沒有所謂的相位截取取ROM表的值的疑惑了。頻譜圖能夠清晰的表現(xiàn)這一過(guò)程,然而由于blog表達(dá)不便,此處不做詳細(xì)說(shuō)明。

此處能夠解釋DDS產(chǎn)生的雜散。

4.Verilog實(shí)現(xiàn)

老師教導(dǎo)我們,Verilog和Matlab代碼應(yīng)該是完全一致的,也就是說(shuō)程序的思路,命名是一樣的。但是下面的程序沒有做到一致性……

`timescale 1ns / 1ps

module DDS_10k(

input clk_10M,

input rst,

output[13:0] D_SIN,

output[13:0] D_COS

);

parameter pinc=32‘d4294967; //10k

reg[31:0] addr_temp=32’d0;

reg[9:0] addra,addrb;

reg mark_a,mark_b;

always@(posedge(clk_10M)) //復(fù)位

begin

if(rst==0)

addr_temp《=32‘d0;

else

addr_temp《=addr_temp+pinc;

end

always@(posedge(clk_10M)) //1/4周期控制

begin

case(addr_temp[31:30])

2’b00:

begin

addra《=addr_temp[29:20];

mark_a《=0;

addrb《=~addr_temp[29:20];

mark_b《=0;

end

2‘b01:

begin

addra《=~addr_temp[29:20];

mark_a《=0;

addrb《=addr_temp[29:20];

mark_b《=1;

end

2’b10:

begin

addra《=addr_temp[29:20];

mark_a《=1;

addrb《=~addr_temp[29:20];

mark_b《=1;

end

2‘b11:

begin

addra《=~addr_temp[29:20];

mark_a《=1;

addrb《=addr_temp[29:20];

mark_b《=0;

end

endcase

end

//ROM表讀取

ROM_SIN_1k18 rom_dds (

.clka(clk_10M), // input clka

.addra(addra), // input [9 : 0] addra

.douta(D_SIN[12:0]), // output [12 : 0] douta

.clkb(clk_10M), // input clkb

.addrb(addrb), // input [9 : 0] addrb

.doutb(D_COS[12:0]) // output [12 : 0] doutb

);

reg sin_mark_temp;

reg cos_mark_temp;

assign D_SIN[13]=sin_mark_temp;

assign D_COS[13]=cos_mark_temp;

//此處ROM沒有添加register,因此輸出和地址有一個(gè)周期的延時(shí),故Mark也要有一周期延時(shí)

always@(posedge(clk_10M))

begin

sin_mark_temp《=mark_a;

cos_mark_temp《=mark_b;

end

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ROM
    ROM
    +關(guān)注

    關(guān)注

    4

    文章

    578

    瀏覽量

    88509
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    22

    文章

    682

    瀏覽量

    156054
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    新型DDS器件產(chǎn)生正弦信號(hào)和各種調(diào)制信號(hào)的設(shè)計(jì)

    設(shè)計(jì)了一種采用新型DDS器件產(chǎn)生正弦信號(hào)和各種調(diào)制信號(hào)的設(shè)計(jì)方法。采用該方法設(shè)計(jì)的正弦信號(hào)發(fā)生
    發(fā)表于 01-10 11:34 ?7632次閱讀
    新型<b class='flag-5'>DDS</b>器件產(chǎn)生<b class='flag-5'>正弦</b>波<b class='flag-5'>信號(hào)</b>和各種調(diào)制<b class='flag-5'>信號(hào)</b>的設(shè)計(jì)

    DDS正弦信號(hào)發(fā)生器

    ,所起到的作用就是對(duì)基準(zhǔn)時(shí)鐘進(jìn)行分頻得到輸出時(shí)鐘,且有:DDS的頻率分辨率為: ,即此時(shí)=1,輸出時(shí)鐘頻率最小。DDS的基本工作流程就是通過(guò)相位的累加,得到當(dāng)前的相位值,然后用當(dāng)前的相位值(轉(zhuǎn)換為
    發(fā)表于 02-23 16:14

    用Verilog通過(guò)DDS合成正弦信號(hào)

    本帖最后由 藍(lán)e 于 2016-7-12 22:32 編輯 用Verilog通過(guò)DDS合成正弦信號(hào)主要原理:DDS:直接數(shù)字合成,正弦
    發(fā)表于 03-22 23:42

    基于FPGA的三相正弦DDS電路的設(shè)計(jì)與實(shí)現(xiàn)

    波。其原理圖如圖1所示: 3.正弦波發(fā)生原理及邏輯設(shè)計(jì)3.1 正弦函數(shù)表的設(shè)計(jì)在傳統(tǒng)正弦函數(shù)ROM 表的設(shè)計(jì)中,通常將0 到2π整個(gè)
    發(fā)表于 10-18 16:29

    請(qǐng)問(wèn)有能直接產(chǎn)生特殊波形信號(hào)DDS芯片嗎?

    最近在做一個(gè)項(xiàng)目,要設(shè)計(jì)一個(gè)信號(hào)源,產(chǎn)生一個(gè)加漢寧窗的五周期正弦信號(hào),頻率50KHz,就是上面圖片的這種形式波形。我想求助一下ADI的工程師,或者有經(jīng)驗(yàn)的高手,ADI有沒有能直接產(chǎn)
    發(fā)表于 12-10 09:58

    基于DDS原理和FPGA技術(shù)的基本信號(hào)發(fā)生器設(shè)計(jì)

    摘要:本設(shè)計(jì)基于DDS原理和FPGA技術(shù)按照順序存儲(chǔ)方式,將對(duì)正弦波、方波、三角波、鋸齒波四種波形的取樣數(shù)據(jù)依次全部存儲(chǔ)ROM波形表里,通
    發(fā)表于 06-21 07:10

    淺析DDS信號(hào)發(fā)生器

    精細(xì)的頻率調(diào)節(jié)。采用這種方法設(shè)計(jì)的信號(hào)源可工作于調(diào)制狀態(tài),可對(duì)輸出電平進(jìn)行調(diào)節(jié),也可輸出各種波形。一個(gè)完整周期的函數(shù)波形被存儲(chǔ)在上面所示的存儲(chǔ)器查找表中。相位累加器跟蹤輸出函數(shù)的電流相
    發(fā)表于 08-04 06:09

    正弦周期電路的分析

    正弦周期電路的分析1、非正弦周期函數(shù)的分解及信號(hào)的頻譜的理解;2、非
    發(fā)表于 07-08 10:26 ?0次下載

    高精度DDFS信號(hào)源FPGA實(shí)現(xiàn)

    為進(jìn)行高精度信號(hào)源的設(shè)計(jì),同時(shí)降低設(shè)計(jì)成本,以Cyclone II系列低端FPGA為核心,利用直接頻率合成技術(shù),對(duì)正弦信號(hào)等數(shù)據(jù)進(jìn)行1/4
    發(fā)表于 12-11 15:31 ?33次下載

    正弦周期信號(hào)的分解與合成

    正弦周期信號(hào)的分解與合成 一、實(shí)驗(yàn)?zāi)康?b class='flag-5'>1.用同時(shí)分析法觀測(cè)50Hz 非正弦周期
    發(fā)表于 09-24 11:03 ?1.5w次閱讀
    非<b class='flag-5'>正弦</b><b class='flag-5'>周期</b><b class='flag-5'>信號(hào)</b>的分解與合成

    正弦周期信號(hào)的頻譜分析

    正弦周期信號(hào)的頻譜分析 一、 實(shí)驗(yàn)?zāi)康? 1、掌握頻譜儀的基本工作原理與正確使用方法。
    發(fā)表于 05-10 00:23 ?8699次閱讀
    <b class='flag-5'>正弦</b><b class='flag-5'>周期</b><b class='flag-5'>信號(hào)</b>的頻譜分析

    正弦周期信號(hào)電路的穩(wěn)態(tài)計(jì)算

    正弦周期信號(hào)電路的穩(wěn)態(tài)計(jì)算 對(duì)于非正弦周期信號(hào)激勵(lì)的穩(wěn)態(tài)電路,無(wú)法用直流電路或
    發(fā)表于 07-27 10:21 ?3749次閱讀
    非<b class='flag-5'>正弦</b><b class='flag-5'>周期</b><b class='flag-5'>信號(hào)</b>電路的穩(wěn)態(tài)計(jì)算

    基于FPGA的DDS基本信號(hào)發(fā)生器的設(shè)計(jì)

    本設(shè)計(jì)基于DDS原理和FPGA技術(shù)按照順序存儲(chǔ)方式,將對(duì)正弦波、方波、三角波、鋸齒波四種波形的取樣數(shù)據(jù)依次全部存儲(chǔ)ROM波形表里,通過(guò)外接
    發(fā)表于 07-12 14:23 ?0次下載
    基于FPGA的<b class='flag-5'>DDS</b>基本<b class='flag-5'>信號(hào)</b>發(fā)生器的設(shè)計(jì)

    基于ARM與DDS的高精度正弦信號(hào)發(fā)生器設(shè)計(jì)

    基于ARM與DDS的高精度正弦信號(hào)發(fā)生器設(shè)計(jì)
    發(fā)表于 01-04 15:02 ?0次下載

    基于FPGA 的DDS正弦信號(hào)發(fā)生器的設(shè)計(jì)和實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《基于FPGA 的DDS正弦信號(hào)發(fā)生器的設(shè)計(jì)和實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 03-24 09:34 ?10次下載