chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx SmartLynq Data Cable可將比特流運(yùn)行速度提高10倍

Hx ? 作者:工程師陳翠 ? 2018-06-29 13:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

JTAG是英文“Joint Test Action Group(聯(lián)合測(cè)試行為組織)”的詞頭字母的簡(jiǎn)寫,該組織成立于1985 年,是由幾家主要的電子制造商發(fā)起制訂的PCB 和IC 測(cè)試標(biāo)準(zhǔn)。JTAG 建議于1990 年被IEEE 批準(zhǔn)為IEEE1149.1-1990 測(cè)試訪問(wèn)端口和邊界掃描結(jié)構(gòu)標(biāo)準(zhǔn)。該標(biāo)準(zhǔn)規(guī)定了進(jìn)行邊界掃描所需要的硬件和軟件。自從1990 年批準(zhǔn)后,IEEE 分別于1993 年和1995 年對(duì)該標(biāo)準(zhǔn)作了補(bǔ)充,形成了現(xiàn)在使用的IEEE1149.1a-1993 和IEEE1149.1b-1994。JTAG 主要應(yīng)用于:電路的邊界掃描測(cè)試和可編程芯片的在線系統(tǒng)編程。

SmartLynq Data Cable:

早在1988年的時(shí)候,EDN雜志有過(guò)一篇關(guān)于JTAG的文章(Design for testability createbetterproducts at lower cost),那個(gè)時(shí)候JTAG還不是一種標(biāo)準(zhǔn)。一直以來(lái),都沒(méi)有人想貢獻(xiàn)出IC package上的三個(gè)或四個(gè)寶貴的引腳(以前,大多數(shù)器件都只有40個(gè)引腳)來(lái)做別的事情;也沒(méi)有一個(gè)人愿意花大概2%到4%的硅片面積來(lái)做芯片的可測(cè)試性;幾乎每個(gè)人都認(rèn)為一系列的測(cè)試協(xié)議都是比較慢的。如果往前推30年,JTAG還是一個(gè)限定性的標(biāo)準(zhǔn)的是,大部分設(shè)計(jì)人員們會(huì)發(fā)現(xiàn)很多很棒的各類事情可以去做而不是測(cè)試——比如說(shuō)將配置下載到FPGA芯片中進(jìn)行debug設(shè)計(jì)。

而今天,JTAG成為Xilinx全可編程器件配置的一個(gè)用于debug調(diào)試和性能分析的基本部分已經(jīng)有很長(zhǎng)很長(zhǎng)時(shí)間了。不過(guò),只有當(dāng)配置位比較小時(shí),基于JTAG的配置和debug調(diào)試感覺(jué)還是比較快的,而由于現(xiàn)在的時(shí)間要求有點(diǎn)不同了,或許以前感覺(jué)JTAG的bit 率還可以,但是現(xiàn)在卻感覺(jué)有點(diǎn)慢了。

針對(duì)這個(gè)問(wèn)題,此刻,你有一個(gè)全新的快速的方式來(lái)實(shí)現(xiàn) 基于JTAG的配置、debug調(diào)試和性能分析。這個(gè)選擇就是Xilinx SmartLynq Data Cable,它可以將比特流的編程速度從0.4提高到4Mbyte/sec(有10倍增長(zhǎng)),同時(shí),還將JTAG的最大時(shí)鐘頻率也從12Mhz提高到40MHz(3.33倍增長(zhǎng)),這樣一來(lái)是不是快了很多呢。

SmartLynq Data Cable

上圖就是上面提到的Data Cable,目前的價(jià)值為495美刀。值得注意的是SmartLynq Data Cable向后兼容與Xilinx的Cable USB II平臺(tái),并且可以使用相同標(biāo)準(zhǔn)的PC4JTAG header連接器連接到目標(biāo)板,同時(shí)它支持Vivado設(shè)計(jì)套件、Labtools、Xilinx軟件開發(fā)工具套件的開發(fā)。此外,SmartLynq Data cable也有一些有別于Xilinx Cable USB II平臺(tái)的feature,比如它還有一個(gè)以太網(wǎng)主機(jī)接口。

總結(jié):

隨著技術(shù)的不斷發(fā)展,對(duì)于一些以前可以容忍的限度也在不斷的刷新,或許以前認(rèn)為的一些延時(shí)可以忍受,但是對(duì)于現(xiàn)在來(lái)說(shuō)就是一種極大的負(fù)擔(dān),對(duì)于解決類似的負(fù)擔(dān)需要我們不斷的改進(jìn)技術(shù)、提出創(chuàng)新型方案,只有這樣才可以不被當(dāng)代的技術(shù)所淘汰。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2190

    瀏覽量

    129189
  • JTAG
    +關(guān)注

    關(guān)注

    6

    文章

    408

    瀏覽量

    74398
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    了解FPGA比特流結(jié)構(gòu)

    比特流是一個(gè)常用詞匯,用于描述包含F(xiàn)PGA完整內(nèi)部配置狀態(tài)的文件,包括布線、邏輯資源和IO設(shè)置。大多數(shù)現(xiàn)代FPGA都是基于SRAM的,包括Xilinx Spartan 和Virtex 系列。在
    發(fā)表于 11-30 10:59 ?1558次閱讀

    DAC1280 TDATA引腳輸入的比特流,怎么產(chǎn)生這個(gè)比特流,算法是什么?

    我想請(qǐng)問(wèn)下關(guān)于DAC1280的TDATA引腳輸入的比特流的問(wèn)題: 1,怎么產(chǎn)生這個(gè)比特流,算法是什么? 2,怎么控制輸出信號(hào)的頻率? 對(duì)您的回答感激不盡,謝謝。
    發(fā)表于 01-06 06:21

    無(wú)法生成比特流

    你好,我使用Vivado 2017.4;當(dāng)我運(yùn)行Synthesis和Implementation時(shí),一切似乎都可以。但是,當(dāng)我想生成比特流文件時(shí),沒(méi)有任何錯(cuò)誤消息發(fā)生。.runs / impl_l
    發(fā)表于 11-09 11:37

    如何使用IMPACT在FPGA xilinx中下載比特流

    你好,請(qǐng)有人解釋我如何使用IMPACT在FPGA xilinx中下載比特流先謝謝你以上來(lái)自于谷歌翻譯以下為原文hello,please can someone explain me how
    發(fā)表于 01-15 10:08

    中途向ICAP中止寫入部分比特流

    嗨,我正在嘗試部分自我重新配置。想法是通過(guò)介質(zhì)將部分比特流發(fā)送到FPGA。FPGA接收它(在多個(gè)塊中)并將比特流寫入ICAP。當(dāng)連接發(fā)生時(shí),我的FPGA的行為會(huì)發(fā)生什么發(fā)送部分比特流中途消失了?我
    發(fā)表于 02-14 09:40

    怎么在我的比特流中攻擊BRAM

    我不想進(jìn)入這里。軟件的實(shí)際創(chuàng)建是微不足道的 - 只需更改文件中的一些位,并調(diào)整一些CRC。困難的部分是獲得比特流格式的規(guī)范。我知道比特流格式不公開。一些想法: -Xilinxdata
    發(fā)表于 03-19 12:44

    怎么使用ISE Webpack生成比特流

    ifourunderstanding不正確,并希望得到任何幫助和建議:1.我們將使用ISE Webpack生成比特流。2.然后我們將生成一個(gè)新文件,由SPI閃存使用,包含上一步中獲得的比特流。3.現(xiàn)在我們將使
    發(fā)表于 07-04 08:13

    比特流是什么

    `請(qǐng)問(wèn)比特流是什么?`
    發(fā)表于 08-23 16:24

    用JTAG PC4編程ML507無(wú)法下載比特流

    嗨,我正在嘗試使用JTAG將比特流下載到ML507。平臺(tái)電纜變?yōu)榫G色并檢測(cè)到JTAG鏈。問(wèn)題是,我無(wú)法下載比特流。IMPACT報(bào)告:錯(cuò)誤顯示在狀態(tài)寄存器中,釋放完成位不是1。SW3配置為:00010100希望有人可以提供幫助,安德烈log.txt 6 KB
    發(fā)表于 08-26 10:03

    如何使用Vivado生成特定的部分比特流

    Mul7.穆添加8. Mul Sub9. Mul Mul現(xiàn)在我希望為上述任何一種組合提供完整的比特流(比如Add Add)。并且我希望部分比特流用于所選擇的組合,即添加用于部分區(qū)域1和1。 2,Sub
    發(fā)表于 05-05 09:42

    請(qǐng)問(wèn)如何在Vivado中更改比特流文件的位置?

    有沒(méi)有辦法改變比特流文件位于Vivado(2016.1)內(nèi)的位置?我知道我可以在Tcl控制臺(tái)上輸入tcl命令“write_bitstream”(https://forums.xilinx
    發(fā)表于 05-12 09:23

    是否需要在flash上??切換黃金比特流和多重比特流的位置?

    嗨專家, 我正在使用spartan-6 FPGA進(jìn)行多重啟動(dòng)實(shí)驗(yàn)。我發(fā)現(xiàn)位文件位于ug380上,如下圖所示。黃金比特流位于閃存的下部塊上,多重引導(dǎo)比特流位于閃存的較高塊上。 因此,如果我想使用保護(hù)區(qū)
    發(fā)表于 06-09 17:43

    Xilinx是否有用于比特流加密的文檔

    你好,我只是想知道Xilinx是否有用于比特流加密的文檔(或教程)。 UG191的第33-35頁(yè)有一些簡(jiǎn)短的說(shuō)明,但我不知道Xilinx是否喜歡逐步實(shí)施。謝謝。強(qiáng)
    發(fā)表于 06-15 13:39

    Zynq開發(fā)板FPGA比特流文件下載方式

    Zynq開發(fā)板FPGA比特流文件可以通過(guò)三種途徑下載: 1. 利用SDK生成的FSBL.elf文件自動(dòng)加載FPGA比特流配置文件,將比特流文件,F(xiàn)SBL.elf文件和u-boot.elf文件利用
    發(fā)表于 02-08 15:20 ?1604次閱讀

    英特爾壓力比特流和編碼器提高質(zhì)量并加速比特流分析

    通過(guò)分支和語(yǔ)法覆蓋提高質(zhì)量并加速比特流分析 - 英特爾壓力比特流和編碼器(英特爾?SBE)
    的頭像 發(fā)表于 11-01 06:30 ?3810次閱讀
    英特爾壓力<b class='flag-5'>比特流</b>和編碼器<b class='flag-5'>提高</b>質(zhì)量并加速<b class='flag-5'>比特流</b>分析