JTAG是英文“Joint Test Action Group(聯(lián)合測試行為組織)”的詞頭字母的簡寫,該組織成立于1985 年,是由幾家主要的電子制造商發(fā)起制訂的PCB 和IC 測試標準。JTAG 建議于1990 年被IEEE 批準為IEEE1149.1-1990 測試訪問端口和邊界掃描結(jié)構(gòu)標準。該標準規(guī)定了進行邊界掃描所需要的硬件和軟件。自從1990 年批準后,IEEE 分別于1993 年和1995 年對該標準作了補充,形成了現(xiàn)在使用的IEEE1149.1a-1993 和IEEE1149.1b-1994。JTAG 主要應(yīng)用于:電路的邊界掃描測試和可編程芯片的在線系統(tǒng)編程。
SmartLynq Data Cable:
早在1988年的時候,EDN雜志有過一篇關(guān)于JTAG的文章(Design for testability createbetterproducts at lower cost),那個時候JTAG還不是一種標準。一直以來,都沒有人想貢獻出IC package上的三個或四個寶貴的引腳(以前,大多數(shù)器件都只有40個引腳)來做別的事情;也沒有一個人愿意花大概2%到4%的硅片面積來做芯片的可測試性;幾乎每個人都認為一系列的測試協(xié)議都是比較慢的。如果往前推30年,JTAG還是一個限定性的標準的是,大部分設(shè)計人員們會發(fā)現(xiàn)很多很棒的各類事情可以去做而不是測試——比如說將配置下載到FPGA芯片中進行debug設(shè)計。
而今天,JTAG成為Xilinx全可編程器件配置的一個用于debug調(diào)試和性能分析的基本部分已經(jīng)有很長很長時間了。不過,只有當配置位比較小時,基于JTAG的配置和debug調(diào)試感覺還是比較快的,而由于現(xiàn)在的時間要求有點不同了,或許以前感覺JTAG的bit 率還可以,但是現(xiàn)在卻感覺有點慢了。
針對這個問題,此刻,你有一個全新的快速的方式來實現(xiàn) 基于JTAG的配置、debug調(diào)試和性能分析。這個選擇就是Xilinx SmartLynq Data Cable,它可以將比特流的編程速度從0.4提高到4Mbyte/sec(有10倍增長),同時,還將JTAG的最大時鐘頻率也從12Mhz提高到40MHz(3.33倍增長),這樣一來是不是快了很多呢。
SmartLynq Data Cable
上圖就是上面提到的Data Cable,目前的價值為495美刀。值得注意的是SmartLynq Data Cable向后兼容與Xilinx的Cable USB II平臺,并且可以使用相同標準的PC4JTAG header連接器連接到目標板,同時它支持Vivado設(shè)計套件、Labtools、Xilinx軟件開發(fā)工具套件的開發(fā)。此外,SmartLynq Data cable也有一些有別于Xilinx Cable USB II平臺的feature,比如它還有一個以太網(wǎng)主機接口。
總結(jié):
隨著技術(shù)的不斷發(fā)展,對于一些以前可以容忍的限度也在不斷的刷新,或許以前認為的一些延時可以忍受,但是對于現(xiàn)在來說就是一種極大的負擔,對于解決類似的負擔需要我們不斷的改進技術(shù)、提出創(chuàng)新型方案,只有這樣才可以不被當代的技術(shù)所淘汰。
-
Xilinx
+關(guān)注
關(guān)注
73文章
2195瀏覽量
130589 -
JTAG
+關(guān)注
關(guān)注
6文章
413瀏覽量
74766
發(fā)布評論請先 登錄
Xilinx SmartLynq Data Cable可將比特流運行速度提高10倍
評論