chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

用驗(yàn)證通行與建立鎖定的程序來進(jìn)行鎖相環(huán)鎖定

0BFC_eet_china ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2017-10-16 11:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在嘗試將鎖相環(huán)(PLL)鎖定時(shí),你是否碰到過麻煩?草率的判斷會(huì)延長調(diào)試過程,調(diào)試過程變得更加單調(diào)乏味。根據(jù)以下驗(yàn)證通行與建立鎖定的程序,調(diào)試過程可以變得非常簡(jiǎn)單。第1步:驗(yàn)證通信第一步是驗(yàn)證PLL響應(yīng)編程的能力。如果PLL沒有鎖定,無法讀回,則嘗試發(fā)送需要最小量硬件命令工作的軟件命令。一種方法是通過軟件(而非引腳)調(diào)節(jié)PLL的通電斷電尋找引腳的可預(yù)測(cè)電流變化或偏置電壓電平變化。許多PLL在其輸入(OSCin)引腳的電平在通電時(shí)為Vcc/2,在斷電時(shí)為0V。如果PLL集成了壓控振蕩器(VCO),則查看低壓差(LDO)輸出引腳電壓是否對(duì)通電和斷電命令做出反應(yīng)。還可能可以切換輸入/輸出 (I/O)引腳,比如許多LMX系列PLL的MUXout引腳。如果采用上述方法能夠驗(yàn)證通信,就可以繼續(xù)嘗試進(jìn)行鎖定。如果無法驗(yàn)證通信,則查找常見的原因,例如以下原因:

  • 編程串行

  • 鎖存使能(也稱為芯片選擇條(CSB))過高

  • 對(duì)軟件輸入的低通濾波過多

  • 與串行外圍設(shè)備接口總線(SPI)存在時(shí)序問題

  • 電源引腳焊接有誤

第2步:建立鎖定驗(yàn)證通信后,下一步就是嘗試對(duì)PLL進(jìn)行鎖定。下面是PLL無法鎖定的一些更常見的原因:

  • 對(duì)鎖定檢測(cè)引腳的錯(cuò)誤解讀。

如果配置有誤,鎖定檢測(cè)引腳會(huì)在實(shí)際已經(jīng)鎖定的情況下顯示出PLL未鎖定。可以通過查看頻譜分析儀輸出或VCO調(diào)諧電壓驗(yàn)證這一情況。

  • 編程問題。

向PLL發(fā)送錯(cuò)誤的信息會(huì)很容易導(dǎo)致無法鎖定。一些常見的編程錯(cuò)誤包括:VCO編程頻率超出范圍、VCO校準(zhǔn)設(shè)置不正確或寄存器時(shí)序有誤。

  • VCO校準(zhǔn)問題。

對(duì)于集成VCO的PLL而言,頻率范圍通常分成幾個(gè)不同的頻段。錯(cuò)誤的編程會(huì)導(dǎo)致VCO鎖定錯(cuò)誤的頻段。對(duì)特定寄存器的編程通常會(huì)啟動(dòng)VCO校準(zhǔn);因此必須確定在編程此寄存器時(shí),其他軟件和硬件(尤其是基準(zhǔn)輸入)狀態(tài)正確,以確保校準(zhǔn)正常工作。

  • 輸入或反饋路徑問題。

如果VCO輸入或基準(zhǔn)輸入因電源水平較低、壓擺率較低、匹配較差或諧波較高而存在問題,會(huì)導(dǎo)致PLL打開鎖定。大多數(shù)PLL有方法輸出內(nèi)部頻率計(jì)數(shù)器的實(shí)際頻率輸出,將其發(fā)送到引腳。

  • 環(huán)路濾波器中與地連接或短路。

可以通過查看調(diào)諧電壓或切換鑒相器兩極,根據(jù)頻率變化確定連接或短路。

  • PLL環(huán)路濾波器不穩(wěn)定。

如果降低電荷泵電流導(dǎo)致PLL鎖定通常是不穩(wěn)定的表現(xiàn),但是僅憑這項(xiàng)技術(shù)不起作用不能排除不穩(wěn)定這一因素。導(dǎo)致環(huán)路濾波器不穩(wěn)定的產(chǎn)檢原因有忽略考慮VCO輸入電容;使用過度限制環(huán)路帶寬的集成濾波器;或者使用與PLL初始設(shè)計(jì)不同的PLL設(shè)置(電荷泵增益、VCO頻率或鑒相器頻率)。

遵循系統(tǒng)的方法,不作出草率的假設(shè)能夠使PLL鎖定調(diào)試程序變得簡(jiǎn)單許多。下圖為指導(dǎo)此程序的流程圖。

圖:PLL調(diào)試流程圖

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    966

    瀏覽量

    137255

原文標(biāo)題:鎖相環(huán)無法鎖定,應(yīng)該這樣處理…

文章出處:【微信號(hào):eet-china,微信公眾號(hào):電子工程專輯】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ?CDC516 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    CDC516 是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器。它使用鎖相環(huán) (PLL) 將反饋輸出 (FBOUT) 與時(shí)鐘 (CLK) 輸入信號(hào)在頻率和相位上精確對(duì)齊。它專為與同步 DRAM 一起使用而設(shè)計(jì)。CDC516 的工作電壓為 3.3V V~CC~設(shè)計(jì)用于驅(qū)動(dòng)每個(gè)
    的頭像 發(fā)表于 09-23 10:15 ?457次閱讀
    ?CDC516 3.3V相位<b class='flag-5'>鎖定</b><b class='flag-5'>環(huán)</b>時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    基于鎖相環(huán)的無軸承同步磁阻電機(jī)無速度傳感器檢測(cè)技術(shù)

    使用場(chǎng)合。為實(shí)現(xiàn)無軸承同步磁阻電機(jī)高速超高速、低成本、實(shí)用化運(yùn)行,提出了一種基于鎖相環(huán)法的無速度傳感自檢測(cè)技術(shù)。通過應(yīng)用鎖相環(huán)原理,設(shè)計(jì)出無軸承同步磁阻電機(jī)無速度傳感器,并基于 Matlab
    發(fā)表于 07-29 16:22

    【RK3568+PG2L50H開發(fā)板實(shí)驗(yàn)例程】FPGA部分 | Pango 的時(shí)鐘資源——鎖相環(huán)

    : Window11 PDS2022.2-SP6.4 芯片型號(hào): PG2L50H-484 2.實(shí)驗(yàn)原理 2.1. PLL 介紹 鎖相環(huán)作為一種反饋控制電路,其特點(diǎn)是利用外部輸入的參考信號(hào)控制環(huán)路內(nèi)部
    發(fā)表于 07-10 10:28

    高壓放大器在鎖相環(huán)穩(wěn)定重復(fù)頻率研究中的應(yīng)用

    實(shí)驗(yàn)名稱: 鎖相環(huán)穩(wěn)定重復(fù)頻率的系統(tǒng)分析 實(shí)驗(yàn)內(nèi)容: 針對(duì)重復(fù)頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個(gè)激光器的重復(fù)頻率,將其鎖定在同一個(gè)穩(wěn)定的時(shí)鐘源上。本章主要闡述了經(jīng)典鎖相環(huán)的原理
    的頭像 發(fā)表于 06-06 18:36 ?387次閱讀
    高壓放大器在<b class='flag-5'>鎖相環(huán)</b>穩(wěn)定重復(fù)頻率研究中的應(yīng)用

    鎖相環(huán)(PLL)電路設(shè)計(jì)與應(yīng)用(全9章)

    內(nèi)容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設(shè)計(jì)與應(yīng)用,內(nèi)容包括PLL工作原理與電路構(gòu)成、PLL電路的傳輸特性、PLL電路中環(huán)路濾波器的設(shè)計(jì)方法、PLL電路的測(cè)試與評(píng)價(jià)方法、PLL特性改善技術(shù)
    發(fā)表于 04-18 15:34

    鎖相環(huán)是什么意思

    鎖相環(huán)(Phase-Locked Loop,簡(jiǎn)稱PLL)是一種廣泛應(yīng)用于電子系統(tǒng)中的反饋控制系統(tǒng),主要用于頻率合成和相位同步。本文將從鎖相環(huán)的工作原理、基本組成、應(yīng)用案例以及設(shè)計(jì)考慮等方面進(jìn)行詳細(xì)闡述,以幫助讀者全面理解這一重要
    的頭像 發(fā)表于 02-03 17:48 ?1830次閱讀

    AN-1420:利用數(shù)字鎖相環(huán)(DPLL)實(shí)現(xiàn)相位增建和無中斷切換

    電子發(fā)燒友網(wǎng)站提供《AN-1420:利用數(shù)字鎖相環(huán)(DPLL)實(shí)現(xiàn)相位增建和無中斷切換.pdf》資料免費(fèi)下載
    發(fā)表于 01-13 14:07 ?0次下載
    AN-1420:利用數(shù)字<b class='flag-5'>鎖相環(huán)</b>(DPLL)實(shí)現(xiàn)相位增建和無中斷切換

    可編程晶振的鎖相環(huán)原理

    鎖相環(huán)(Phase-LockedLoop,PLL)是一個(gè)能夠比較輸出與輸)入相位差的反饋系統(tǒng),利用外部輸入的參考信號(hào)控制環(huán)路內(nèi)部振蕩信號(hào)的頻率和相位,使振蕩信號(hào)同步至參考信號(hào)。而鎖相環(huán)
    的頭像 發(fā)表于 01-08 17:39 ?803次閱讀
    可編程晶振的<b class='flag-5'>鎖相環(huán)</b>原理

    基于鎖相環(huán)法的載波提取方案

    電子發(fā)燒友網(wǎng)站提供《基于鎖相環(huán)法的載波提取方案.pdf》資料免費(fèi)下載
    發(fā)表于 01-07 14:41 ?0次下載

    ADC09QJ1300內(nèi)部seders鎖相環(huán)容易失鎖,何種原因造成的?

    器件的內(nèi)部seders鎖相環(huán)容易失鎖,請(qǐng)分析是何種原因造成的??
    發(fā)表于 11-18 07:16

    鎖相環(huán)PLL的噪聲分析與優(yōu)化 鎖相環(huán)PLL與相位噪聲的關(guān)系

    鎖相環(huán)(PLL)是一種反饋控制系統(tǒng),它通過比較輸入信號(hào)和輸出信號(hào)的相位差異,調(diào)整輸出信號(hào)以實(shí)現(xiàn)相位鎖定。在許多應(yīng)用中,如無線通信、頻率合成和時(shí)鐘同步,PLL的性能直接關(guān)系到系統(tǒng)的整體性能。相位噪聲
    的頭像 發(fā)表于 11-06 10:55 ?4063次閱讀

    鎖相環(huán)PLL的常見故障及解決方案

    鎖相環(huán)(PLL)是一種反饋控制系統(tǒng),用于鎖定輸入信號(hào)的相位和頻率。它在現(xiàn)代電子系統(tǒng)中扮演著至關(guān)重要的角色,從無線通信到數(shù)字信號(hào)處理,PLL的應(yīng)用無處不在。然而,由于其復(fù)雜性,PLL也可能出現(xiàn)各種故障
    的頭像 發(fā)表于 11-06 10:52 ?2615次閱讀

    鎖相環(huán)PLL在無線電中的應(yīng)用 鎖相環(huán)PLL與模擬電路的結(jié)合

    鎖相環(huán)PLL在無線電中的應(yīng)用 1. 頻率合成 在無線電通信中,頻率合成是生成所需頻率信號(hào)的關(guān)鍵技術(shù)。鎖相環(huán)可以用于生成穩(wěn)定的頻率輸出,這對(duì)于調(diào)制和解調(diào)過程至關(guān)重要。通過調(diào)整PLL的參考頻率和反饋路徑
    的頭像 發(fā)表于 11-06 10:49 ?1085次閱讀

    鎖相環(huán)PLL與頻率合成器的區(qū)別

    、鎖相環(huán)(PLL)的基本原理 鎖相環(huán)是一種電子電路,能夠鎖定到輸入信號(hào)的相位,并產(chǎn)生一個(gè)與輸入信號(hào)頻率和相位一致的輸出信號(hào)。PLL由三個(gè)主要部分組成:相位檢測(cè)器(PD)、環(huán)路濾波器(LF)和壓控振蕩器(VCO)。 相位檢測(cè)器(P
    的頭像 發(fā)表于 11-06 10:46 ?1610次閱讀

    鎖相環(huán)PLL的工作原理 鎖相環(huán)PLL應(yīng)用領(lǐng)域

    鎖相環(huán)(Phase-Locked Loop,簡(jiǎn)稱PLL)是一種電子電路,它能夠自動(dòng)調(diào)整輸出信號(hào)的相位,使其與輸入信號(hào)的相位同步。這種電路在電子工程領(lǐng)域有著廣泛的應(yīng)用,特別是在頻率合成、時(shí)鐘恢復(fù)、調(diào)制
    的頭像 發(fā)表于 11-06 10:42 ?3225次閱讀