chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

輸入偏置電流導(dǎo)通電阻分壓電路等運(yùn)放電路設(shè)計(jì)技巧

m3eY_edn_china ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2017-11-08 11:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

由于MOS管有導(dǎo)通電阻,當(dāng)流過電流時(shí),導(dǎo)致了電壓降,因此,當(dāng)負(fù)載越大時(shí),導(dǎo)通壓降越大,輸出電壓越不能達(dá)到軌。

所以說,軌到軌運(yùn)放不是完全的可以使輸出到達(dá)電源值,要使用的時(shí)候,還需要看負(fù)載和溫度(影響導(dǎo)通電阻阻值)的關(guān)系來決定輸出能達(dá)到多大電壓。

2. 運(yùn)放十坑之不可忽略的輸入偏置電流

設(shè)計(jì)了一個(gè)分壓電路,理論上輸入1V,輸出2V,可是一測,總是多了近6,7百個(gè)mV。這要是進(jìn)12位3V量程ADC,可是要吃掉600多個(gè)碼。點(diǎn)解?

原來運(yùn)放正向輸入端和反向輸入端由于TVS漏電流和管子輸入偏置電流,導(dǎo)致了兩個(gè)輸入端存在輸入偏置電流(而且由于沒有任何一個(gè)器件和另外一個(gè)器件一模一樣,這兩者輸入偏置電流還不盡相同);這兩個(gè)偏置電流會(huì)與外部電阻一起形成偏置電壓后,輸出到后端,形成誤差。如果你不巧選擇了一個(gè)基于BJT設(shè)計(jì)的運(yùn)放,它具有較大的輸入偏置電流,就會(huì)造成很大的后級誤差。如下圖這種運(yùn)放,真是“豈止于大,簡直是莽”。

下面假設(shè),兩個(gè)輸入端的輸入偏置電流相同。

對于,正向輸入端來說,Ib+帶來偏置電壓幾乎等于0,而對于反向輸入端來說,Ib-帶來的偏置電壓等于350mV(計(jì)算時(shí),假設(shè)Vout接地,相當(dāng)于R1//R2)。因此,需要的是在正向輸入端增加一個(gè)電阻,來補(bǔ)償反向輸入端帶來的誤差。

即使電源電壓在4.5V-5.5V區(qū)間內(nèi)發(fā)生變化,電源對運(yùn)放輸出的影響只有10nV。

很可惜,這個(gè)指標(biāo)是指電源電壓的直流變化,而不包括電源電壓交流的變化(如紋波),在交流情況下,這個(gè)指標(biāo)會(huì)發(fā)生非常大的惡化。Spec.里面提到的只是直流變化,交流變化在后面圖示里面,一般情況下,非資深工程師對待圖示都是滑滑地翻過去。

如果運(yùn)放電路使用了開關(guān)電源,又沒有把去耦、濾波做得很好的話,后級輸入精度會(huì)受到極大的影響。來看,同一款運(yùn)放的交流PSRR。

對于500kHz開關(guān)頻率的紋波,PSRR+惡化到只有50dB,假設(shè)紋波大小為100mV,那么對于后級的影響惡化會(huì)達(dá)到0.3mV。對于很多小信號采集的應(yīng)用來說,這個(gè)誤差是不可接受的。因此,有些應(yīng)用場景甚至?xí)谶\(yùn)放電源入口做一個(gè)低通濾波(請注意電阻功耗和電阻熱噪聲)。

4.運(yùn)放十坑之亂加的補(bǔ)償電容

以前有個(gè)“老工程師”對我說,反饋電路加個(gè)電容,電路就不會(huì)震蕩。一看到“震蕩”這么高大上的詞語,我當(dāng)場就懵逼了,以后所有的電路都并一個(gè)小電容,這樣才professional。

直到一天,我要放大一個(gè)100kHz(運(yùn)氣很好,頻率還沒有太高,不然電壓反饋運(yùn)放都沒法玩)的信號,也是按照經(jīng)驗(yàn)并上一個(gè)電容,然后。。。信號再也沒有正常。。。因?yàn)椋⑸狭诉@個(gè)電容反饋?zhàn)杩箤τ?00kHz的信號變成了只有不到200Ω,導(dǎo)致放大系數(shù)變化。

然,這還不是關(guān)鍵,問題在于:真的需要一個(gè)補(bǔ)償電容嗎?

首先,運(yùn)放內(nèi)部存在一個(gè)極點(diǎn)(把它想成就是RC低通造成的),它會(huì)造成相位的改變,最大到-90°:

如果再增加一個(gè)極點(diǎn)呢,它又會(huì)再次對相位進(jìn)行改變,最大還可以增加到90°:

這樣相位就到了-180°,這有什么問題呢?那就是“震蕩”??匆幌码妷贺?fù)反饋運(yùn)放的增益:

當(dāng)某些頻率點(diǎn)上的環(huán)路增益Aβ等于1,而相位為-180°的時(shí)候,這時(shí),Vout/Vin會(huì)變成無窮大,電路就不穩(wěn)定了。因此,當(dāng)外部增加一個(gè)零點(diǎn)時(shí),運(yùn)放就會(huì)在某些頻率點(diǎn)進(jìn)入震蕩,比如引腳上的分布電容,如下圖:

這時(shí),我們并上一個(gè)電容,相當(dāng)于人為引入一個(gè)零點(diǎn),把拉下去的相位,拉上來,但是,這個(gè)分布電容一般很小,使得它環(huán)路增益Aβ等于1的位置非常遠(yuǎn),在這么遠(yuǎn)的頻點(diǎn)上,運(yùn)放早就不能正常工作了。而看手冊這個(gè)運(yùn)放自身在100k的時(shí)候,相位余量相當(dāng)?shù)母撸^了90°,完全不需要增加額外的補(bǔ)償電容。

對于跟隨電路,由于存在負(fù)反饋,基本上可認(rèn)為正相輸入端電壓和負(fù)相輸入端電壓是同一個(gè)值,而這顆運(yùn)放在5V供電時(shí),它的共模輸入范圍是-0.1V至1.5V。因此,當(dāng)輸入電壓在1.5V左右的時(shí)候,運(yùn)放就存在不能正常線性跟隨的情況。

為什么不能跟隨呢?來看一個(gè)三極管放大電路,它也是運(yùn)放的組成部分之一,來進(jìn)行舉例說明。

當(dāng)輸入的Vb發(fā)生變化時(shí),Ie就會(huì)隨著Vb發(fā)生相應(yīng)的變化,從而引起Vc的變化,這就是跟隨。若Vb繼續(xù)增大到,使得Vc=Vcc-Ie x Rc計(jì)算值為負(fù)數(shù)的時(shí)候,而實(shí)際上Ie x Rc并不能超過Vcc,這時(shí)放大電路達(dá)到飽和甚至電流反相,導(dǎo)致輸出電壓固定或削峰或反向等。

6.運(yùn)放十坑之不可忽略的壓擺率

做1pps驅(qū)動(dòng)電路,要求上升沿≤5ns,FPGA輸出的信號用運(yùn)放跟隨增強(qiáng)驅(qū)動(dòng)后,發(fā)現(xiàn)上升沿達(dá)不到要求。為什么呢?因?yàn)闆]有考慮到一個(gè)重要的指標(biāo),壓擺率。壓擺率是指:輸入為階躍信號時(shí),閉環(huán)放大器的輸出電壓時(shí)間變化率的平均值。即輸入一個(gè)理想的階躍信號,輸出會(huì)是一個(gè)帶斜率信號,這個(gè)信號的爬升速率就是壓擺率。

看一下這個(gè)運(yùn)放的壓擺率:

根本達(dá)不到要求啊,5ns只能爬升20mV,所以,上升沿根本達(dá)不到設(shè)計(jì)需求。怎么辦呢?后期飛線增加了一個(gè)脈沖增強(qiáng)電路。

脈沖增強(qiáng)電路C4和R4,相當(dāng)于一個(gè)微分電路C4和RL(當(dāng)C x RL遠(yuǎn)小于壓擺率時(shí)間)加一個(gè)直流電阻R4,使得負(fù)載RL上的信號邊沿變得更加陡峭。分析一下:

a.電容C4與RL形成分壓電路,根據(jù)下圖的計(jì)算公式,C4上電壓的變化率等于RL上的電壓值。

b.那么假設(shè)電容電壓變化率在0-τ范圍內(nèi)是幾乎不變化的,那么負(fù)載RL上面的電壓也是幾乎不變的,一旦電容開始充電(電壓發(fā)生變化),負(fù)載RL的電壓就上升到頂點(diǎn)。記為波形1,如下圖。

c.然后在電容充電結(jié)束后開始下落,為了解決沒有變化率就沒有電壓的問題,增加一個(gè)直流電阻R4維持波形,它是一個(gè)直通波形,也就是原始波形,記為波形2。

d.兩個(gè)波形合在一起后,由于波形1,波形2的上升沿得到極大增強(qiáng),從而使得合成波形上升沿得以改善。

7.運(yùn)放十坑之被遺忘的反饋電阻

為了擴(kuò)大外部驅(qū)動(dòng)能力,一般會(huì)在最后一級增加一個(gè)跟隨電路,選擇電流反饋運(yùn)放-CFA增加運(yùn)放的輸出帶寬。好簡單哦,可惜你就是調(diào)不出來。還是先看圖吧。好簡單哦,可惜你就是調(diào)不出來。還是先看圖吧。

什么電源軌、共模輸入范圍、增益積帶寬、帶載能力、壓擺率。。。我全都考慮了啊,還是不對呢?

因?yàn)椋?span style="">CFA和VFA(電壓反饋運(yùn)放)不一樣,讀書時(shí)學(xué)的運(yùn)放,基本上老師都是拿VFA進(jìn)行舉例和講解。下圖是CFA運(yùn)放的模型:

它與VFA區(qū)別是,輸入端不再是兩個(gè)都虛斷,反相輸入電阻ZB是個(gè)非常小的值,但又絕對不能認(rèn)為是零;它的開環(huán)增益Gout不再是非常大,而是約等于1;它的跨阻Z可以認(rèn)為是無窮大。

因此,CFA的跟隨電路的電路模型如下:

解出Aβ等于:

它的閉環(huán)增益是:

當(dāng)沒有反饋電阻ZF的時(shí)候,A約等于1,ZF趨近于0,Aβ趨近于無窮,增益趨近于0,和想要的跟隨電路完全不一樣,也就是網(wǎng)上常說的“CFA不加反饋電阻就沒信號”。(沒找到這句話,忘記是在哪里看到的了,只能看下CFA手冊上對反饋電阻的介紹)

因此,要增加一個(gè)反饋電阻,電路就會(huì)正常工作了。

PS:上面推導(dǎo)計(jì)算有技巧,只能從Aβ進(jìn)行計(jì)算推導(dǎo),因?yàn)镃FA的計(jì)算前提是反相輸入電阻ZB是個(gè)非常小的值;它的跨阻Z可以認(rèn)為是無窮大,所以,要在求極限是找到一個(gè)單一變量,如果按照最終表達(dá)進(jìn)行求極限,一個(gè)函數(shù),三個(gè)變量(ZF趨近于0,ZB趨近于0,Z趨近于無窮),沒法玩,如下圖。

分析一下,正相輸入端2V-10V,符合器件輸入范圍(VCC-1.4V),反相輸入端1V-5V,我加了負(fù)電,那更是符合了;然后看放大倍數(shù)2倍,Vmax=10V,也符合器件輸出范圍(VCC-1.4V);電源、放大倍數(shù)、去耦等等都沒有問題。這是一個(gè)顯得沒有任何錯(cuò)誤的原理圖,但是實(shí)際上,它會(huì)在高輸入電壓值時(shí)發(fā)生錯(cuò)誤。

看下儀放的內(nèi)部原理,就明白了(這里選一個(gè)手上有的資料,非AD620的內(nèi)部原理,其實(shí)儀放原理都差不多)

正相輸入電壓和反相輸入電壓體現(xiàn)在儀放內(nèi)部的R2處,而真正進(jìn)行輸出的電壓,是由V1out和V2out體現(xiàn)的,換一句話說,最終增加的電壓值平分為兩份,一份由V1out提供,它會(huì)比V1高,另外一份由V2out提供,它會(huì)比V2低。

再看原理圖,在20mA的時(shí)候,Vin+達(dá)到了10V,Vin-是5V,放大2倍,在儀放內(nèi)部需要將Vin+放大到12.5V。這已經(jīng)超過了儀放供電電壓,因此,是絕對不可能正常工作的。

9.運(yùn)放十坑之ADC的采樣時(shí)間被運(yùn)放拖累

ADC采集信號,信號穩(wěn)定的時(shí)候,很準(zhǔn)確;信號變化的時(shí)候,數(shù)據(jù)不穩(wěn)定。當(dāng)然了,ADC有采樣時(shí)間,軟件工程師也知道,他采了10次,只取后5次,但是數(shù)據(jù)還是有不穩(wěn)定的狀態(tài)。讓硬件來看電路,硬件工程師說,電路當(dāng)然沒有問題了,全是從別人那里扣來的,怎么在我這就有問題了?

先看ADC的指標(biāo)Tcycmin=500ns和Tacqmin=80ns,這是顆SAR型ADC,速度能上Mbps,還算挺快的。所以,它連續(xù)采樣10次,所用時(shí)間也才10μs左右。

而運(yùn)放從信號輸入到輸出,并不是一個(gè)無延時(shí)的過程,而是一個(gè)有延時(shí)還帶震蕩的過程,同時(shí),這個(gè)過程的時(shí)間還會(huì)因?yàn)楹蠹壘€路的PCB設(shè)計(jì)而增大。如下圖:

看一下運(yùn)放的指標(biāo),當(dāng)4V時(shí),達(dá)到0.01%,時(shí)間為5.1μs,此時(shí)帶來的波動(dòng)誤差是0.4mV,而在4V范圍內(nèi),一個(gè)16位ADC的1LSB為0.06mV。誤差可以吃掉6,7個(gè)碼字,如果再加上分布電容和走線電阻,這個(gè)時(shí)間會(huì)進(jìn)一步增加,使得后級穩(wěn)定時(shí)間增長,從而導(dǎo)致誤差變得更加的大。

后來,軟件工程師調(diào)低了采樣率,增加了采集時(shí)間,問題得以解決。

10.運(yùn)放十坑之被遺忘的功耗

做過一款板卡,功耗要求很嚴(yán)格,因此,設(shè)計(jì)完成后,就畫了電源樹,計(jì)算了每個(gè)器件的功耗,沒有超,然后投版,調(diào)試,一上電,功耗超標(biāo)。

后面一檢查,發(fā)現(xiàn)是運(yùn)放功耗計(jì)算的時(shí)候出現(xiàn)了問題,下圖這樣的運(yùn)放電路用了5個(gè)。

由于是直流驅(qū)動(dòng),在計(jì)算的時(shí)候,只考慮了運(yùn)放本身的靜態(tài)功耗,PD=15V x 4.2mA =63mW,按照最大靜態(tài)功耗來考慮,功耗余量還綽綽有余。

實(shí)際上,忽略了一個(gè)重要的功率消耗點(diǎn):運(yùn)放供電電壓15V到輸出電壓(1V-4.5V)之間的電壓差,全部在運(yùn)放里面消耗了,按照最大壓差計(jì)算,一個(gè)電路就消耗140mW。這種耗散功率,以前從來沒有考慮過,所以,全部都選擇性的忽略了,當(dāng)遇到功耗要求緊張的需求時(shí),問題就暴露出來了。

后面改版的時(shí)候,選擇了低電壓給運(yùn)放供電,減少了耗散功耗,滿足了指標(biāo)要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 運(yùn)放電路
    +關(guān)注

    關(guān)注

    38

    文章

    365

    瀏覽量

    35514
  • MOS管
    +關(guān)注

    關(guān)注

    109

    文章

    2626

    瀏覽量

    70777
  • 導(dǎo)通電阻
    +關(guān)注

    關(guān)注

    0

    文章

    390

    瀏覽量

    20213
  • 分壓電路
    +關(guān)注

    關(guān)注

    5

    文章

    32

    瀏覽量

    14722
  • 輸入偏置電流
    +關(guān)注

    關(guān)注

    0

    文章

    20

    瀏覽量

    5950

原文標(biāo)題:運(yùn)放設(shè)計(jì)經(jīng)驗(yàn)談:運(yùn)放十坑

文章出處:【微信號:edn-china,微信公眾號:EDN電子技術(shù)設(shè)計(jì)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    偏置電流是怎樣影響運(yùn)放電路的?

    理想中的運(yùn)放因?yàn)樘摂啵菦]有電流流進(jìn)或流出輸入端的,但現(xiàn)實(shí)中的運(yùn)放會(huì)有偏置電流流進(jìn)或流出
    發(fā)表于 11-02 09:21 ?965次閱讀

    運(yùn)放的輸入偏置電流Ib對放大精度的影響

    設(shè)計(jì)運(yùn)放電路時(shí)走很多彎路。今天我想講解一下“輸入偏置電流Ib”的來源,分析其對運(yùn)
    的頭像 發(fā)表于 04-25 09:23 ?7514次閱讀
    <b class='flag-5'>運(yùn)</b>放的<b class='flag-5'>輸入</b><b class='flag-5'>偏置</b><b class='flag-5'>電流</b>Ib對放大精度的影響

    《5大運(yùn)放電路設(shè)計(jì)教程 帶你吃透模電技術(shù)》課程第一講學(xué)習(xí)體會(huì)

    、輸入適調(diào)電壓、輸入偏置電流、輸入適調(diào)電流、差
    發(fā)表于 06-30 22:55

    【微信精選】運(yùn)放電路都懂了?這4個(gè)電路設(shè)計(jì)細(xì)節(jié)有必要搞清楚

    `第一、偏置電流如何補(bǔ)償對于我們常用的反相運(yùn)算放大器,其典型電路如下:在這種情況下,R3為平衡電阻,這樣,在可以很好的保證運(yùn)放的
    發(fā)表于 09-17 07:00

    運(yùn)放測量輸入偏置電流和輸出電阻一般電路是怎么搭的呢?

    運(yùn)放的手冊,一般沒有說運(yùn)放的輸入和輸出電阻是多少,是通過輸入偏置
    發(fā)表于 11-22 07:25

    通過電路設(shè)計(jì)是否可以完全規(guī)避偏置電流的影響?

    我在看一些文獻(xiàn)中討論到了運(yùn)放的低頻等效模型(其中考慮了輸入失調(diào)電壓Uio、失調(diào)電流Iio、偏置電壓Uib、偏置
    發(fā)表于 11-22 07:04

    基本跨導(dǎo)運(yùn)放電路

    基本跨導(dǎo)運(yùn)放電路
    發(fā)表于 06-30 09:58 ?3262次閱讀
    基本跨<b class='flag-5'>導(dǎo)</b><b class='flag-5'>運(yùn)</b><b class='flag-5'>放電路</b>圖

    運(yùn)放電路偏置電流補(bǔ)償電阻起到什么作用

    在解釋Rb的作用前,必須要清楚運(yùn)放的兩個(gè)參數(shù):偏置電流Ib (Bias Current)與輸入失調(diào)電流Ios(Offset Current)
    的頭像 發(fā)表于 11-17 09:18 ?5355次閱讀

    偏置電流運(yùn)放電路會(huì)產(chǎn)生什么影響呢?(同相放大電路為例)

    芯片手冊中常見的偏置電流參數(shù) 上圖運(yùn)放藍(lán)色部分我們將它看成一個(gè)理想運(yùn)放,紅色部分是現(xiàn)實(shí)中的運(yùn)放,Ib1和Ib2
    發(fā)表于 12-05 10:12 ?1404次閱讀

    什么是偏置電流?偏置電流是怎樣影響運(yùn)放電路的?

    什么是偏置電流?偏置電流是怎樣影響運(yùn)放電路的? 偏置
    的頭像 發(fā)表于 10-23 10:19 ?5890次閱讀

    運(yùn)放電路為什么要匹配電阻?輸入偏置電流IB太大有什么后果?

    運(yùn)放電路為什么要匹配電阻?輸入偏置電流IB太大有什么后果? 一、
    的頭像 發(fā)表于 10-30 09:11 ?2778次閱讀

    你是否考慮過運(yùn)放的輸入偏置電流電路的影響呢?

    你是否考慮過運(yùn)放的輸入偏置電流電路的影響呢? 輸入偏置
    的頭像 發(fā)表于 10-30 09:22 ?1509次閱讀

    偏置電流是怎樣影響運(yùn)放電路的?

    偏置電流是怎樣影響運(yùn)放電路的? 偏置電流是指在運(yùn)放電路
    的頭像 發(fā)表于 10-31 10:37 ?1861次閱讀

    運(yùn)放電路為什么要偏置電源

    、高輸入阻抗、低輸出阻抗的線性集成電路。它廣泛應(yīng)用于模擬信號處理、數(shù)據(jù)轉(zhuǎn)換、放大、濾波、比較領(lǐng)域。運(yùn)放電路通常由差
    的頭像 發(fā)表于 08-15 15:25 ?1747次閱讀

    運(yùn)算放大器的輸入阻抗那么大,為什么還需要輸入偏置電流?1000字搞定運(yùn)放電路設(shè)計(jì)輸入偏置電流

    哦! 原文標(biāo)題:運(yùn)算放大器的輸入阻抗那么大,為什么還需要輸入偏置電流?1000字搞定
    的頭像 發(fā)表于 11-06 16:17 ?1910次閱讀