chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog表達式的位寬確定規(guī)則

ZYNQ ? 來源:ZYNQ ? 2024-10-22 15:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一般規(guī)則

很多時候,Verilog中表達式的位寬都是被隱式確定的,即使你自己設計了位寬,它也是根據(jù)規(guī)則先確定位寬后,再擴展到你的設計位寬,這常常會導致結(jié)果產(chǎn)生意想不到的錯誤。比如:

`timescale1ns/1ns
moduletb_test();

reg[3:0]a,b;
reg[1:0]c1,c2;

initialbegin
a=4'b0111;
b=4'b1111;
c1=a&b;
c2=a&&b;
end

endmodule

結(jié)果是這樣的:

2d027082-8f8a-11ef-a511-92fbcf53809c.png

a & b的結(jié)果本來應該是4‘b0111 ,但是c1只有2位,所以高位被截斷,導致c1為2’b11;而a && b 的結(jié)果本來是1位的1’b1,但是c2有2位,所以會在高位補0,導致c2為2’b01。

類似的情況還有很多,為了減少設計出錯的可能性,有必要探究一下表達式的位寬確定規(guī)則。

Verilog語法規(guī)定了如下的確定表達式位寬的規(guī)則:

表達式的位寬由表達式中的操作數(shù)(operands)或表達式所處的上下文(context)決定。

自決定表達式(self-determined expression)就是表達式中所有操作數(shù)的位寬完全由自己決定。

上下文決定表達式(context-determined expression)就是表達式中所有操作數(shù)的位寬由整個表達式上下文環(huán)境中最大的位寬決定。

自決定表達式

這一類表達式的位寬都是根據(jù)表達式自身的位寬和運算結(jié)果來決定的。具體規(guī)則如下:

2d19e578-8f8a-11ef-a511-92fbcf53809c.png

1、無位寬常數(shù)

這種情況它的位寬等同于整數(shù)integer,在大多數(shù)編譯器中,integer的默認位寬都為32位。例如modelsim環(huán)境下的測試:

`timescale1ns/1ns
moduletb_test();

initialbegin
$display("answer=%b",(1));//以2進制形式打印
end

endmodule

打印結(jié)果是32位寬的 “1”:

answer = 00000000000000000000000000000001

2、給定位寬常數(shù)

沒什么好說的,位寬就是給定的這個數(shù),比如 4‘d1的位寬就是4。例如:

//以2進制形式打印`timescale1ns/1ns
moduletb_test();

reg[3:0]a;

initialbegin
a=4'd1;
$display("answer=%b",a);//以2進制形式打印
end

endmodule

打印結(jié)果:

answer = 0001

3、運算(1)

i 和 j 做以下運算:+ - * / % & | ^ ^~ ~^ 時,位寬等于 i 和 j 中位寬較大者的位寬。很好理解,這些運算就是常見的 加減乘除取模 與或異或同或 運算。例如4bits數(shù)和5bits數(shù)相加:

`timescale1ns/1ns
moduletb_test();

reg[3:0]a;
reg[4:0]b;

initialbegin
a=4'd1;
b=5'd1;
$display("answer=%b",(a+b));
end

endmodule

打印結(jié)果是5bits:

answer = 00010

4、運算(2)

對 i 做以下運算:+ - ~ 時,位寬等于它本身。也很好理解,就是正負表達和取反,所以位寬肯定不會改變。例如:

`timescale1ns/1ns
moduletb_test();

reg[3:0]a;

initialbegin
a=4'b1001;
$display("answer=%b",(~a));//取反
end

endmodule

打印結(jié)果仍是4bits:

answer = 0110

5、比較

二個數(shù)的比較結(jié)果只有 是 和 不是,所以位寬只需要1位,例如:=== !== == != > >= < <=。例如:

`timescale1ns/1ns
moduletb_test();

reg[3:0]a,b;

initialbegin
a=4'd5;
b=4'd3;
$display("answer=%b",(a>b));
end

endmodule

打印結(jié)果是1bit:

answer = 1

6、邏輯與、邏輯或

邏輯與&& 和 邏輯或 || 的結(jié)果也只有1bit。

`timescale1ns/1ns
moduletb_test();

reg[3:0]a,b;

initialbegin
a=4'd5;
b=4'd3;
$display("answer=%b",(a&&b));
end

endmodule

打印結(jié)果是1bit:

answer = 1

7、規(guī)約運算(Reduction)

下面這些規(guī)約運算的結(jié)果只有1位:& ~& | ~| ^ ~^ ^~ !。規(guī)約運算就是對數(shù)據(jù)本身的所有位做同樣的對應的運算,例如規(guī)約與(該數(shù)的所有位相與):

`timescale1ns/1ns
moduletb_test();

reg[3:0]a,b;

initialbegin
a=4'b1101;
b=&a;//1&1&0&1
$display("answer=%b",(b));
end

endmodule

打印結(jié)果是1bit:

answer = 1

8、移位和乘方

移位和乘方運算(>> << ** >>> <<<)的結(jié)果位寬是該數(shù)本身位寬。例如移位:

`timescale1ns/1ns
moduletb_test();

reg[3:0]a;

initialbegin
a=4'b1011;
$display("answer=%b",(a>>1));
end

endmodule

打印結(jié)果是4bits:

answer = 0101

乘方運算的結(jié)果有可能會溢出,例如:

`timescale1ns/1ns
moduletb_test();

reg[3:0]a,b;

initialbegin
a=4'd3;
b=4'd3;
$display("answer=%b",(a**b));
end

endmodule

打印結(jié)果是4bits:

answer = 1011

3**3的結(jié)果原本是27,即1_1011,高位被截斷后,成了4bits的1011。

9、條件表達式

條件表達式(i ? j : k)的位寬等于 j 和 k 中的位寬較大者。例如:

`timescale1ns/1ns
moduletb_test();

reg[3:0]a;
reg[5:0]b;
regc;

initialbegin
c=1;
a=4'b1011;
$display("answer=%b",(c?a:b));
end

endmodule

打印結(jié)果是6bits:

answer = 001011

盡管c為真,所以該式的結(jié)果是a,但是位寬卻等于更寬的b,所以結(jié)果的高位會補2個0,擴展到6bits。

10、拼接

第一種拼接:{i,…,j},位寬為二者之和。例如:

`timescale1ns/1ns
moduletb_test();

reg[3:0]a;
reg[5:0]b;

initialbegin
a=4'b1011;
b=6'b001011;
$display("answer=%b",({a,b}));
end

endmodule

打印結(jié)果是4 + 6 = 10bits:

answer = 1011001011

第二種拼接:{i{j,…,k}},位寬為二者之和與系數(shù)的乘積。例如:

`timescale1ns/1ns
moduletb_test();

reg[3:0]a;
reg[5:0]b;

initialbegin
a=4'b1011;
b=6'b001011;
$display("answer=%b",({2{a,b}}));
end

endmodule

打印結(jié)果是2*(4 + 6) = 20bits:

answer = 10110010111011001011

上下文決定表達式

上下文決定表達式其實就是各種自決定表達式的集合,所以需要視具體情況而具體分析??匆粋€例子:

`timescale1ns/1ns
moduletb_test();

reg[3:0]a;
reg[5:0]b;
reg[15:0]c;

initialbegin
a=4'hF;//15
b=6'hA;//10

$display("a*b=%b",a*b);//10*15

c={a**b};//15^10
$display("a**b=%b",c);

c=a**b;//15^10
$display("c=%b",c);
end

endmodule

打印結(jié)果:

a*b=010110

a**b=0000000000000001

c=1010110001100001

a*b原本是15×10=150,即1001_0110,但是結(jié)果的位寬是a、b中的較大位寬(6bits),所以被結(jié)果截斷到 01_0110;

a**b原本是15^10=576,650,390,625,即1000011001000011000010101010110001100001,但是乘法的結(jié)果位寬是a的位寬(4bits),所以結(jié)果被截斷到 0001;然后和 0 做拼接,相當與位寬沒變,所以結(jié)果仍是0001,最后賦值給c,c的位寬為16,所以需要在高位補0,最終結(jié)果為0000000000000001

第三個和第二個的區(qū)別在于沒有拼接運算符,a**b的位寬結(jié)果取決于上下文環(huán)境,即c的位寬。所以在計算時,a和b都會被先拓展到16位,然后再計算結(jié)果。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Verilog
    +關(guān)注

    關(guān)注

    30

    文章

    1370

    瀏覽量

    114076
  • 運算
    +關(guān)注

    關(guān)注

    0

    文章

    132

    瀏覽量

    26594
  • 語法
    +關(guān)注

    關(guān)注

    0

    文章

    44

    瀏覽量

    10473

原文標題:如何確定Verilog表達式的位寬

文章出處:【微信號:ZYNQ,微信公眾號:ZYNQ】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    什么是正則表達式?正則表達式如何工作?哪些語法規(guī)則適用正則表達式

    正則表達式又稱規(guī)則表達式(Regular Expression,在代碼中常簡寫為 regex、regexp 或 RE),是一種用于匹配、查找、替換文本的強大工具。它能夠以特定的模式匹配字符串,從而
    的頭像 發(fā)表于 11-03 14:41 ?5860次閱讀
    什么是正則<b class='flag-5'>表達式</b>?正則<b class='flag-5'>表達式</b>如何工作?哪些語法<b class='flag-5'>規(guī)則</b>適用正則<b class='flag-5'>表達式</b>?

    GVIM正則表達式介紹和使用示例

    20世紀50年代,一名叫Stephen Cole Kleene的美國數(shù)學家發(fā)表了規(guī)則的語言(regular language)的定義。規(guī)則表達式就是用來描述
    的頭像 發(fā)表于 12-18 15:09 ?2560次閱讀
    GVIM正則<b class='flag-5'>表達式</b>介紹和使用示例

    如何創(chuàng)建正則的表達式

    正則表達式:用于匹配規(guī)律規(guī)則表達式,正則表達式最初是科學家對人類神經(jīng)系統(tǒng)的工作原理的早期研究,現(xiàn)在在編程語言中有廣泛的應用,經(jīng)常用于表單校驗,高級搜索等。
    發(fā)表于 10-27 15:49

    正則表達式以及實用的匹配規(guī)則概述

    地查閱正則表達式的匹配規(guī)則。不過,實際經(jīng)驗告訴我,多用了幾次之后,常用的匹配規(guī)則也就都記住了。03 常用關(guān)系特性從CheatSheet可以直接看到正則表達式最基礎的匹配
    發(fā)表于 09-16 14:23

    Verilog HDL硬件描述語言_表達式

    本章講述在Verilog HDL中編寫表達式的基礎。表達式由操作數(shù)和操作符組成。表達式可以在出現(xiàn)數(shù)值的任何地方使用。verilog相關(guān)教程材
    發(fā)表于 04-25 16:09 ?19次下載

    Verilog HDL中編寫表達式的基礎講述

    本章講述在Verilog HDL中編寫表達式的基礎。 表達式由操作數(shù)和操作符組成。表達式可以在出現(xiàn)數(shù)值的任何地方使用。 4.1 操作數(shù) 操作數(shù)可以是以下類型中的一種: 1) 常數(shù) 2)
    的頭像 發(fā)表于 03-05 15:20 ?3269次閱讀

    Python正則表達式指南

    本文介紹了Python對于正則表達式的支持,包括正則表達式基礎以及Python正則表達式標準庫的完整介紹及使用示例。本文的內(nèi)容不包括如何編寫高效的正則表達式、如何優(yōu)化正則
    發(fā)表于 03-26 09:13 ?10次下載
    Python正則<b class='flag-5'>表達式</b>指南

    C語言如何使用正則表達式

    C語言的正則表達式規(guī)則,特此跟大家分享。
    的頭像 發(fā)表于 03-16 08:41 ?5578次閱讀

    Lambda表達式詳解

    C++11中的Lambda表達式用于 **定義并創(chuàng)建匿名的函數(shù)對象** ,以簡化編程工作。下面看一下Lambda表達式的基本構(gòu)成。
    的頭像 發(fā)表于 02-09 11:28 ?1837次閱讀

    運算符/表達式規(guī)則

    運算符對操作數(shù)執(zhí)行操作。大多數(shù)運算符都有兩個操作數(shù)。例如,在運算a+b中,+(加法)運算的操作數(shù)是a和b。每個操作數(shù)都被稱為表達式,表達式可以是文字值、變量、網(wǎng)絡;函數(shù)調(diào)用的返回,或另一個操作的結(jié)果。表達式有許多影響操作執(zhí)行方式
    的頭像 發(fā)表于 02-09 15:37 ?1740次閱讀
    運算符/<b class='flag-5'>表達式</b><b class='flag-5'>規(guī)則</b>

    表達式與邏輯門之間的關(guān)系

    邏輯表達式是指表示一個表示邏輯運算關(guān)系的式子,是一個抽象的類似數(shù)學表達式,下面我們重點說明下其表達式與邏輯門之間的關(guān)系。
    的頭像 發(fā)表于 02-15 14:54 ?2568次閱讀
    <b class='flag-5'>表達式</b>與邏輯門之間的關(guān)系

    C語言的表達式

    在C語言中,表達式是由操作符和操作數(shù)組成。表達式可以由一個或者多個操作數(shù)組成,不同的操作符與操作數(shù)組成不同的表達式,因此,表達式才是C語言的基本。
    的頭像 發(fā)表于 02-21 15:09 ?2226次閱讀
    C語言的<b class='flag-5'>表達式</b>

    邏輯運算符與表達式

    邏輯運算符與邏輯表達式可以實現(xiàn)的編輯,比如的清零、設置、取反和取補等操作。使用邏輯運算
    的頭像 發(fā)表于 02-21 15:22 ?2071次閱讀
    <b class='flag-5'>位</b>邏輯運算符與<b class='flag-5'>表達式</b>

    Linux入門之正則表達式

    一些約定好的匹配規(guī)則,但由于規(guī)則較多,可能比較容易忘記。 本文會先整理出所有的正則表達式以及其含義,接下來會利用grep命令,詳細介紹每種正則表達式的使用方式,并給出案例。
    的頭像 發(fā)表于 05-12 15:31 ?1567次閱讀
    Linux入門之正則<b class='flag-5'>表達式</b>

    一文詳解Verilog表達式

    表達式由操作符和操作數(shù)構(gòu)成,其目的是根據(jù)操作符的意義得到一個計算結(jié)果。表達式可以在出現(xiàn)數(shù)值的任何地方使用。
    的頭像 發(fā)表于 05-29 16:23 ?3615次閱讀
    一文詳解<b class='flag-5'>Verilog</b><b class='flag-5'>表達式</b>