chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

揭秘Intel 10nm工藝,晶體管密度是三星10nm工藝的兩倍

半導體動態(tài) ? 來源:網絡整理 ? 作者:工程師吳畏 ? 2018-06-15 15:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為科技行業(yè)著名的“牙膏廠”,英特爾一直走在所有廠商前面。因為它的10nm制程已經跳票三年之久,每當一款新的處理器發(fā)布,眾人翹首以待10nm的到來,可英特爾還是給用戶潑冷水,繼續(xù)跳票10nm工藝。

對于很多用戶而言,都在疑問為何英特爾一直跳票10nm呢?因為相比起同期的臺積電、三星等廠商,10nm工藝早已經量產上市,并已推出蘋果A11、Exynos 9810等芯片,而作為PC領域中的大哥人物,為何英特爾跟不上潮流的發(fā)展呢?而今天,外媒TechInsight就給出了一份滿意的答復。

目前,Intel 10nm處理器已經小批量出貨,已知產品只有一款低壓低功耗的Core i3-8121U,由聯想IdeaPad 330筆記本首發(fā)。

TechInsight分析了這顆處理器,獲得了一些驚人的發(fā)現,直接證實了Intel新工藝的先進性。

分析發(fā)現,Intel 10nm工藝使用了第三代FinFET立體晶體管技術,晶體管密度達到了每平方毫米1.008億個(符合官方宣稱),是目前14nm的足足2.7倍!

作為對比,三星10nm工藝晶體管密度不過每平方毫米5510萬個,僅相當于Intel的一半多,7nm則是每平方毫米1.0123億個,勉強高過Intel 10nm。

至于臺積電、GF兩家的7nm,晶體管密度比三星還要低一些。

換言之,僅晶體管集成度而言,Intel 10nm的確和對手的7nm站在同一檔次上,甚至還要更好!

另外,Intel 10nm的最小柵極間距(Gate Pitch)從70nm縮小到54nm,最小金屬間距(Metal Pitch)從52nm縮小到36nm,同樣遠勝對手。

事實上與現有其他10nm以及未來的7nm相比,Intel 10nm擁有最好的間距縮小指標。

Intel 10nm的其他亮點還有:

-BEOL后端工藝中首次使用了金屬銅、釕(Ru),后者是一種貴金屬
-BEOL后端和接觸位上首次使用自對齊曝光方案(self-aligned patterning scheme)
-6.2-Track高密度庫實現超級縮放(Hyperscaling)
-Cell級別的COAG(Contact on active gate)技術

當然了,技術指標再先進,最終也要轉換成有競爭力的產品才算數。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 三星電子
    +關注

    關注

    34

    文章

    15891

    瀏覽量

    182738
  • intel
    +關注

    關注

    19

    文章

    3503

    瀏覽量

    190172
  • 晶體管
    +關注

    關注

    77

    文章

    10098

    瀏覽量

    144982
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    還放置一層不到10nm的絕緣膜,以防止缺陷的出現。比利時微電子研究中心曾預計叉形片將在2028年得到采用,當然也可能會直接跳躍到CFET技術。 CFET是先在叉形片上將NFET和PFET的晶體管
    發(fā)表于 09-06 10:37

    三星代工大變革:2nm全力沖刺,1.4nm量產延遲至2029年

    在全球半導體代工領域的激烈競爭中,三星電子的戰(zhàn)略動向一直備受矚目。近期,有消息傳出,三星代工業(yè)務在制程技術推進方面做出重大調整,原本計劃于2027年量產的1.4nm制程工藝,將推遲至2
    的頭像 發(fā)表于 07-03 15:56 ?482次閱讀

    下一代高速芯片晶體管解制造問題解決了!

    ,10埃)開始一直使用到A7代。 從這些外壁叉片晶體管的量產中獲得的知識可能有助于下一代互補場效應晶體管(CFET)的生產。 目前,領先的芯片制造商——英特爾、臺積電和三星——正在利用
    發(fā)表于 06-20 10:40

    無結場效應晶體管器件結構與工藝

    現有的晶體管都是基于 PN 結或肖特基勢壘結而構建的。在未來的幾年里,隨著CMOS制造技術的進步,器件的溝道長度將小于 10nm。在這么短的距離內,為使器件能夠工作,將采用非常高的摻雜濃度梯度。
    的頭像 發(fā)表于 06-18 11:43 ?665次閱讀
    無結場效應<b class='flag-5'>晶體管</b>器件結構與<b class='flag-5'>工藝</b>

    三星在4nm邏輯芯片上實現40%以上的測試良率

    較為激進的技術路線,以挽回局面。 4 月 18 日消息,據韓媒《ChosunBiz》當地時間 16 日報道,三星電子在其 4nm 制程 HBM4 內存邏輯芯片的初步測試生產中取得了40% 的良率,這高于
    發(fā)表于 04-18 10:52

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝

    電子發(fā)燒友網綜合報道?據多方消息來源推測,三星電子可能取消原計劃于?2027?年量產的?1.4nm(FS1.4)晶圓代工工藝三星在?“Samsung?Foundry?Forum?20
    的頭像 發(fā)表于 03-23 11:17 ?1608次閱讀

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝?

    電子發(fā)燒友網綜合報道 據多方消息來源推測,三星電子可能取消原計劃于 2027 年量產的 1.4nm(FS1.4)晶圓代工工藝。三星在 “Samsung Foundry Forum 20
    的頭像 發(fā)表于 03-22 00:02 ?2206次閱讀

    三星已量產第四代4nm芯片

    據外媒曝料稱三星已量產第四代4nm芯片。報道中稱三星自從2021年首次量產4nm芯片以來,每年都在改進技術。三星現在使用的是其最新的第四代4
    的頭像 發(fā)表于 03-12 16:07 ?1.3w次閱讀

    英特爾18A與臺積電N2工藝各有千秋

    TechInsights分析,臺積電N2工藝晶體管密度方面表現突出,其高密度(HD)標準單元的晶體管
    的頭像 發(fā)表于 02-17 13:52 ?843次閱讀

    三星電子否認1b DRAM重新設計報道

    據報道,三星電子已正式否認了有關其將重新設計第五代10nm級DRAM(即1b DRAM)的傳聞。這一否認引發(fā)了業(yè)界對三星電子內存產品策略的新一輪關注。 此前有報道指出,三星電子為應對其
    的頭像 發(fā)表于 01-23 15:05 ?768次閱讀

    三星否認重新設計1b DRAM

    據DigiTimes報道,三星電子對重新設計其第五代10nm級DRAM(1b DRAM)的報道予以否認。 此前,ETNews曾有報道稱,三星電子內部為解決12nm級DRAM內存產品面臨
    的頭像 發(fā)表于 01-23 10:04 ?1172次閱讀

    三星重啟1b nm DRAM設計,應對良率與性能挑戰(zhàn)

    近日,據韓媒最新報道,三星電子在面對其12nm級DRAM內存產品的良率和性能雙重困境時,已于2024年底作出了重要決策。為了改善現狀,三星決定在優(yōu)化現有1b nm
    的頭像 發(fā)表于 01-22 14:04 ?1195次閱讀

    創(chuàng)飛芯90nm BCD工藝OTP IP模塊規(guī)模量產

    實現了量產。90nm BCD 工藝將高密度低壓邏輯晶體管與經過優(yōu)化的高壓晶體管相結合,創(chuàng)飛芯 OTP 技術的加入,使 90
    的頭像 發(fā)表于 01-20 17:27 ?1373次閱讀

    臺積電分享 2nm 工藝深入細節(jié):功耗降低 35% 或性能提升15%!

    下),同時其晶體管密度是上一代3nm制程的1.15。這些顯著優(yōu)勢主要得益于臺積電的全柵極(Gate-All-Around, GAA)納米片晶體管
    的頭像 發(fā)表于 12-16 09:57 ?1629次閱讀
    臺積電分享 2<b class='flag-5'>nm</b> <b class='flag-5'>工藝</b>深入細節(jié):功耗降低 35% 或性能提升15%!

    三星電子:18FDS將成為物聯網和MCU領域的重要工藝

    電子發(fā)燒友網報道(文/吳子鵬)今年上半年,三星在FD-SOI工藝上面再進一步。3月份,意法半導體(STMicroelectronics)宣布與三星聯合推出18nm FD-SOI
    發(fā)表于 10-23 11:53 ?882次閱讀
    <b class='flag-5'>三星</b>電子:18FDS將成為物聯網和MCU領域的重要<b class='flag-5'>工藝</b>