chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Layout設計注意事項

晶揚電子 ? 來源:晶揚電子 ? 2024-12-29 14:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1TVS器件要盡可能布局在緊鄰干擾源的輸入端(端口靠近面板處)。

2fdc0a20-c441-11ef-9310-92fbcf53809c.png

2連接TVS器件的導線要盡可能短且粗,以減小導線的寄生電感和低阻抗回路。并且保證TVS器件走線要比被保護對象的走線短,確保外界脈沖干擾通過TVS器件釋放。

300cc16a-c441-11ef-9310-92fbcf53809c.png

3TVS器件保護電路應該將能量直接泄放到保護地,不建議將其直接與工作信號地相連,以避免引起工作地平面信號反彈。

30358c1c-c441-11ef-9310-92fbcf53809c.png

4繪制差分線的長度差應盡量?。刂圃?mil以內),與其它信號網絡以及地的距離盡量在20mil以上,且兩側的測試點、串聯的電阻電容、上下拉電阻的擺放盡量避免直角。

3063ee68-c441-11ef-9310-92fbcf53809c.png

5建議在信號線換層孔附近添加回流孔,盡量減少換層孔;信號走線優(yōu)先參考GND層,并保證參考平面完整。如果設計中無法避免跨平面參考,建議再跨平面分割處用旁路電容將回流信號連接起來;差分耦合電容、共模電感ESD等器件盡量靠近DP座并對稱放置;DP座上機殼地與數字地完全分開單點連接;

由于元器件的PAD width會導致阻抗不連續(xù),因此建議在元器件pad下方的參考層挖空以減小阻抗的不連續(xù)性。下圖為Layout的一個例子。

30910c18-c441-11ef-9310-92fbcf53809c.png

晶揚電子 | 電路與系統(tǒng)保護專家

深圳市晶揚電子有限公司成立于2006年,是國家高新技術企業(yè)、國家專精特新“小巨人”科技企業(yè),是多年專業(yè)從事IC設計、生產、銷售及系統(tǒng)集成的IC DESIGN HOUSE,擁有百余項有效專利等知識產權。建成國內唯一的廣東省ESD保護芯片工程技術研究中心,是業(yè)內著名的“電路與系統(tǒng)保護專家”。

主營產品:ESD、TVS、MOS管、DC-DC,LDO系列、霍爾傳感器,高精度運放芯片,汽車音頻功放芯片等。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 元器件
    +關注

    關注

    113

    文章

    4872

    瀏覽量

    97349
  • Layout
    +關注

    關注

    15

    文章

    415

    瀏覽量

    68260
  • 寄生電感
    +關注

    關注

    1

    文章

    163

    瀏覽量

    15005
  • TVS器件
    +關注

    關注

    0

    文章

    20

    瀏覽量

    7103

原文標題:晶揚小課堂|Layout設計注意事項

文章出處:【微信號:晶揚電子,微信公眾號:晶揚電子】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    開關電源Layout設計注意事項

    開關電源特別要注意輸入輸出地要平整,最好直接連在一起。
    發(fā)表于 07-07 09:13 ?1084次閱讀
    開關電源<b class='flag-5'>Layout</b>設計<b class='flag-5'>注意事項</b>

    藍牙2.4G倒F天線的layout注意事項

    此文檔主要講述藍牙 2.4G 倒 F 天線的 layout 注意事項,如果能夠嚴格按照以下要求來 layout,理論上是可以省略匹配電路,因為倒 F 天線的輸入阻抗是 50 歐, 以達到減少匹配藍牙天線帶來的麻煩以及降低 BOM
    的頭像 發(fā)表于 12-14 09:27 ?1w次閱讀
    藍牙2.4G倒F天線的<b class='flag-5'>layout</b><b class='flag-5'>注意事項</b>

    CCG2 type-c to DP在layout時的注意事項是什么?

    我想問下CCG2type-c to DP 在layout時的注意事項是什么,差分線阻抗多少歐。
    發(fā)表于 02-27 06:51

    請問從哪里可以獲取CCG5 軟件開發(fā)及Layout注意事項?

    我們準備開發(fā)一款雷電4的拓展塢 請問從哪里可以獲取CCG5 軟件開發(fā)及Layout注意事項
    發(fā)表于 05-30 06:21

    CCG2 type-c to DP 在layout時的注意事項是什么,差分線阻抗多少歐?

    我想問下CCG2type-c to DP 在layout時的注意事項是什么,差分線阻抗多少歐。
    發(fā)表于 05-30 07:23

    Layout設計注意事項 #layout #IC設計 #集成電路 #晶揚電子

    集成電路
    jf_15747056
    發(fā)布于 :2025年03月17日 17:30:04

    emi emc pcb layout注意事項

    emi emc pcb layout注意事項考慮EMI之layout一、走線二、VCC&GND切割三、EMI相關元件擺放四、接地五、多層板問題一、走線1、走線(高速線處理)A、高速線
    發(fā)表于 06-12 00:41

    RF設計天線 PI型匹配layout注意事項

    RF設計天線 PI型匹配layout注意事項對于物聯網、智能硬件的layout總少不了要面對RF 天線部分的設計,RF天線部分中少不了要預留π型匹配電路,以便對RF天線性能的調節(jié)。 π型匹配除了要
    發(fā)表于 02-27 10:08

    RK616&RK618原理圖詳解及LAYOUT注意事項

    RK616&RK618原理圖詳解及LAYOUT注意事項。
    發(fā)表于 03-14 13:58 ?0次下載

    OrCADCaptureCIS原理圖設計教程

    OrCADCaptureCIS原理圖設計教程和功率電感的挑選與Layout注意事項
    發(fā)表于 09-27 13:11 ?31次下載

    藍牙模塊BT401音頻BLE串口數傳的layout注意事項

    模塊硬件layout注意事項一、簡介BT401藍牙模塊,用戶在畫板的時候,有一些細節(jié)一定要注意好,最好不要想當然的隨便。重點體現在如下地方:1、BT401藍牙模塊,所擺放的位置2、音頻走線和地線的處理3、電源的處理4、模塊的功耗
    的頭像 發(fā)表于 07-01 18:47 ?2619次閱讀
    藍牙模塊BT401音頻BLE串口數傳的<b class='flag-5'>layout</b><b class='flag-5'>注意事項</b>

    PCB設計時layout注意事項

    貼片元器件之間的間距是工程師在layout時必須注意的一個問題,如果間距太小焊膏印刷和避免焊接連錫難度非常大。
    發(fā)表于 06-01 14:31 ?2664次閱讀
    PCB設計時<b class='flag-5'>layout</b>的<b class='flag-5'>注意事項</b>

    關于PCB Layout注意事項

    現在很多的PCB Layout工程師都是按照硬件工程師或者PI SI工程師給出的約束規(guī)則來完成布局布線的,俗稱的“拉線工”。如不想被當做“拉線工”來看待。要具備一定的電路理解能與SI/PI工程師做PI/SI分析的能力。
    發(fā)表于 04-27 15:34 ?2723次閱讀

    語音IC的PCB Layout注意事項

    Application Notice for PCB Layout of Speech IC (SC)
    發(fā)表于 06-14 16:31 ?8次下載
    語音IC的PCB <b class='flag-5'>Layout</b><b class='flag-5'>注意事項</b>

    淺析PCB LAYOUT設計注意事項

    在電子線路中,IC-Vcc的布局和布線是系統(tǒng)穩(wěn)定的必要條件之一,外部Vcc是IC內部基準源的供給者,源頭有干擾或者被干擾,IC內部基準一定會受到干擾。
    的頭像 發(fā)表于 04-03 10:47 ?1873次閱讀
    淺析PCB <b class='flag-5'>LAYOUT</b>設計<b class='flag-5'>注意事項</b>