chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

現(xiàn)代中端FPGA的主要亮點

英特爾FPGA ? 來源:英特爾FPGA ? 2025-01-23 13:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 通常按照邏輯容量進(jìn)行分類,這種方式固然簡單,但未能充分體現(xiàn)現(xiàn)代 FPGA 作為可更改的片上系統(tǒng)所能提供的豐富功能和資源。

現(xiàn)代中端FPGA的主要亮點

- 高性能邏輯結(jié)構(gòu),可支持嚴(yán)苛的邏輯需求;

- 針對內(nèi)存接口收發(fā)器的硬核 IP;

- 部分重配置,無需停機(jī)即可調(diào)整;

- 集成處理器,可提高能效和速度。

高性能邏輯結(jié)構(gòu)

事實上,邏輯容量僅僅是 FPGA 邏輯結(jié)構(gòu)的其中一個指標(biāo)。大多數(shù)需要中端設(shè)備密度的應(yīng)用,還需要邏輯以足夠快的速度運行,從而跟上高速收發(fā)器和現(xiàn)代內(nèi)存接口的速度。

由于復(fù)雜邏輯所需層數(shù)過多,使用基礎(chǔ)的 4 輸入查找表(LUT) 無法達(dá)到這種性能水平,還會限制運行頻率。要達(dá)到中端性能水平,至少需要 6 輸入 LUT,而Altera 提供的更先進(jìn)的 8 輸入自適應(yīng)邏輯模塊 (ALM)則更為理想。

硬核 IP/內(nèi)存控制器

中端 FPGA 的另一個重要組成部分是硬核 IP,尤其是內(nèi)存控制器。許多應(yīng)用都需要外存,利用現(xiàn)代內(nèi)存接口,以可管理的引腳數(shù)實現(xiàn)設(shè)備的數(shù)據(jù)輸入和輸出,這一點非常重要。

而在可編程設(shè)備中,要實現(xiàn)這類接口的高速數(shù)據(jù)傳輸并非易事。鑒于這一 IP 在應(yīng)用中非常常見,并且內(nèi)存接口已經(jīng)實現(xiàn)標(biāo)準(zhǔn)化,因此采用硬核模塊來實現(xiàn)這些功能是更佳的選擇。與邏輯結(jié)構(gòu)中的實現(xiàn)方式相比,硬核模塊可確保滿足時序要求,還能顯著減小占用的芯片面積,這對于 PCIe 或以太網(wǎng)控制器等其他常見 IP 模塊也同樣適用。

高速收發(fā)器

由于向邏輯模塊和內(nèi)存進(jìn)行數(shù)據(jù)傳輸需要高速通道,因此與內(nèi)存接口一樣,高速收發(fā)器也是中端 FPGA 的關(guān)鍵特性之一。FPGA 用途廣泛,適用于許多應(yīng)用,而收發(fā)器也需要具有同樣的靈活性。

用戶需要選擇配備靈活收發(fā)器的設(shè)備和擁有龐大 IP 庫的公司,以便滿足所需標(biāo)準(zhǔn)。隨著收發(fā)器速度的提高,信號完整性問題愈發(fā)凸顯,Quartus Prime 收發(fā)器工具包等先進(jìn)工具在開發(fā)過程中顯得尤為重要。綜上所述,在評估中端 FPGA 時,務(wù)必要把收發(fā)器工具和 IP 庫納入考量范圍。

部分重配置

FPGA 的一大優(yōu)勢在于能夠根據(jù)需要即時改變行為,這種能力可用于修復(fù)錯誤、適應(yīng)不斷變化的標(biāo)準(zhǔn)、增加新功能并加速產(chǎn)品上市。

在某些情況下,必須在不關(guān)閉系統(tǒng)的情況下應(yīng)用更新,這可能要依靠 FPGA 內(nèi)部的某些邏輯結(jié)構(gòu),而部分重配置則讓無中斷更新成為可能。此外,由于用戶可以通過動態(tài)更換邏輯來實現(xiàn)邏輯資源分時共享,部分重配置還有助于在更小的設(shè)備中實現(xiàn)功能(或在不增加設(shè)備面積的情況下增加功能)。

硬核處理器子系統(tǒng) (HPS)

如今,幾乎所有電子設(shè)備都采用了某種形式的處理器。每個可編程邏輯設(shè)備內(nèi)部或旁邊可能都有一個處理器。出色的 FPGA 供應(yīng)商會提供軟核和硬核處理器等一系列嵌入式處理器供用戶選擇。在處理器和邏輯模塊之間傳輸數(shù)據(jù)時,F(xiàn)PGA 中的集成處理器具有顯著優(yōu)勢,可以節(jié)省功耗和引腳。

與常見的 IP 模塊一樣,硬核處理器較邏輯內(nèi)部的處理器速度更快,能效和芯片面積效率更高。過去,與獨立嵌入式處理器相比,集成處理器的性能有限,但Agilex 5等新型中端設(shè)備中的集成處理器可與許多工業(yè)嵌入式處理器相媲美。在選擇中端 FPGA 時,需確保有集成硬核處理器可供選擇。

Altera中端FPGA設(shè)備系列

Altera 推出了專門針對中端市場的設(shè)備系列。Arria 設(shè)備家族自問世以來,始終追求在性能、功耗和成本效益之間找到理想的平衡點,提供介于成本優(yōu)化型設(shè)備(如Cyclone)和高性能設(shè)備(如Stratix)之間的理想選擇。要實現(xiàn)這一平衡,關(guān)鍵在于提供高性能和先進(jìn)功能,同時采用大小適中的邏輯結(jié)構(gòu)和合適的外設(shè),以實現(xiàn)更為經(jīng)濟(jì)的解決方案。Agilex 5等新型中端設(shè)備更是針對需要高性能、低功耗和較小尺寸的應(yīng)用進(jìn)行了優(yōu)化。

中端 FPGA 的評判標(biāo)準(zhǔn)不應(yīng)局限于邏輯容量。一款真正的中端 FPGA 經(jīng)過精心優(yōu)化,融合了高性能邏輯結(jié)構(gòu)、硬核內(nèi)存控制器、高速收發(fā)器、部分重配置和硬核處理器子系統(tǒng),能夠以更高的成本效益提供出色性能。

需要注意的是,并非所有應(yīng)用都需要中端設(shè)備。請務(wù)必選擇能提供全系列 FPGA 設(shè)備(由低端到高端)的公司進(jìn)行合作,從而有效避免在應(yīng)用復(fù)雜度降低,或需求超出中端 FPGA 時更換工具或生態(tài)系統(tǒng)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22205

    瀏覽量

    626798
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3742

    瀏覽量

    109793
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10244

    瀏覽量

    178096
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17497

    瀏覽量

    188438

原文標(biāo)題:現(xiàn)代中端 FPGA 核心要素大揭秘

文章出處:【微信號:英特爾FPGA,微信公眾號:英特爾FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    光纜怎么分ab

    光纜分AB是通信工程的關(guān)鍵步驟,主要用于確保光纖連接的極性正確,避免信號傳輸錯誤。以下是光纜分AB的詳細(xì)說明: 一、AB的定義與作用
    的頭像 發(fā)表于 09-28 09:38 ?273次閱讀

    聊聊FPGA的TDC原理

    今天我們不談高大上的物理學(xué),只聊聊如何在 FPGA ,用一串加法器和 D 觸發(fā)器,“數(shù)清楚時間”——這就是時間數(shù)字轉(zhuǎn)換器(TDC)的魅力。
    的頭像 發(fā)表于 09-02 15:15 ?562次閱讀
    聊聊<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的TDC原理

    PLL技術(shù)在FPGA的動態(tài)調(diào)頻與展頻功能應(yīng)用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。在FPGA設(shè)計,PLL因其高精度、靈活性和可編程性而得到廣泛應(yīng)用,本文將深入探討PLL技術(shù)在
    的頭像 發(fā)表于 06-20 11:51 ?1935次閱讀
    PLL技術(shù)在<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動態(tài)調(diào)頻與展頻功能應(yīng)用

    Microchip發(fā)布PolarFire Core FPGA和SoC產(chǎn)品

    當(dāng)前市場,物料清單(BOM)成本持續(xù)攀升,開發(fā)者需在性能和預(yù)算間實現(xiàn)優(yōu)化。鑒于FPGA市場很大一部分無需集成串行收發(fā)器,Microchip Technology Inc.(微芯科
    的頭像 發(fā)表于 05-23 14:02 ?960次閱讀

    ZYNQ FPGA的PSIIC設(shè)備接口使用

    zynq系列FPGA,都會自帶兩個iic設(shè)備,我們直接調(diào)用其接口函數(shù)即可運用。使用xilinx官方提供的庫函數(shù),開發(fā)起來方便快捷。
    的頭像 發(fā)表于 04-17 11:26 ?1522次閱讀
    ZYNQ <b class='flag-5'>FPGA</b>的PS<b class='flag-5'>端</b>IIC設(shè)備接口使用

    FPGA在數(shù)字化時代的主要發(fā)展趨勢

    的創(chuàng)新,也對開發(fā)者提出了新的要求。這篇文章將帶您深入探討FPGA發(fā)展趨勢,并剖析這些變化對開發(fā)者的影響與挑戰(zhàn),為在新時代的技術(shù)浪潮把握機(jī)遇提供參考。
    的頭像 發(fā)表于 04-02 09:49 ?1110次閱讀
    <b class='flag-5'>FPGA</b>在數(shù)字化時代的<b class='flag-5'>主要</b>發(fā)展趨勢

    英特爾FPGA AI套件軟件2024.3版本的主要亮點

    FPGA AI 套件軟件 2024.3 版全新發(fā)布,其提供諸多增強(qiáng)功能,旨在改善開發(fā)人員的開發(fā)體驗。為幫助開發(fā)人員應(yīng)對在實際應(yīng)用面臨的挑戰(zhàn),此次更新也增加了多項新功能,從提高性能到提供新的設(shè)計示例,再到完善編譯器工具,每一項優(yōu)化都可有效提高開發(fā)人員的工作效率。
    的頭像 發(fā)表于 03-07 14:07 ?986次閱讀

    有沒有對appsfpga_io模塊輸入功能時序的控制的資料?

    我們的要求,只是按行輸入數(shù)據(jù),全局reset。有沒有對appsfpga_io模塊輸入功能時序的控制的資料?
    發(fā)表于 02-27 07:02

    北京現(xiàn)代蒞臨汽中心座談交流

    近日,北京現(xiàn)代汽車有限公司(以下簡稱“北京現(xiàn)代”)常任副總經(jīng)理李雙雙一行到訪汽中心,與汽中心副總經(jīng)理龔進(jìn)峰進(jìn)行了座談交流。
    的頭像 發(fā)表于 02-17 11:09 ?639次閱讀

    盤點Arm在CES 2025上的主要亮點

    電子市場的尖端科技,還是新的合作伙伴關(guān)系,Arm 亮相 CES 2025 凸顯了其致力于在人工智能 (AI) 時代驅(qū)動技術(shù)創(chuàng)新的堅定決心。本文將為你盤點本屆 CES 上的主要亮點,以及由 Arm 架構(gòu)驅(qū)動的未來 AI 發(fā)展。
    的頭像 發(fā)表于 01-20 09:48 ?855次閱讀

    基于FPGA的GigE Vision相機(jī)圖像采集方案設(shè)計

    1 概述 GigE Vision是一個比較復(fù)雜的協(xié)議,要在FPGA完全實現(xiàn)具有較大的難度。如果FPGA作為接收希望實現(xiàn)GigE Vision相機(jī)的配置和圖像采集功能,則只需要實現(xiàn)其
    的頭像 發(fā)表于 01-07 09:34 ?1605次閱讀
    基于<b class='flag-5'>FPGA</b>的GigE Vision相機(jī)圖像采集方案設(shè)計

    大多數(shù)FPGA的程序存儲器(FLASH)為什么都放在外面呢?FPGA主要應(yīng)用

    FPGA主要應(yīng)用:? FPGA由于其較高的價格和成本,決定了FPGA不能像單片機(jī)那樣被廣泛的使用,FPGA的針對于高端處理市場(類如:手機(jī)
    的頭像 發(fā)表于 12-24 11:04 ?1613次閱讀
    大多數(shù)<b class='flag-5'>FPGA</b>的程序存儲器(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的<b class='flag-5'>主要</b>應(yīng)用

    英特爾Quartus Prime Pro 24.3版本的全新亮點

    Quartus Prime Pro 24.3 版具有諸多強(qiáng)大特性和增強(qiáng)功能,可助力FPGA開發(fā)人員加快編譯速度、提高設(shè)計效率以及縮短產(chǎn)品上市時間。令人振奮的是,在此次版本,我們推出了對Agilex
    的頭像 發(fā)表于 12-13 10:28 ?1940次閱讀

    法拉第電磁感應(yīng)定律在現(xiàn)代技術(shù)的作用

    法拉第電磁感應(yīng)定律在現(xiàn)代技術(shù)中發(fā)揮著至關(guān)重要的作用,它揭示了磁場與電場之間的相互作用關(guān)系,為現(xiàn)代電力技術(shù)和電磁設(shè)備的設(shè)計提供了理論基礎(chǔ)。以下是法拉第電磁感應(yīng)定律在現(xiàn)代技術(shù)的一些
    的頭像 發(fā)表于 11-27 14:03 ?2578次閱讀

    FPGA在物聯(lián)網(wǎng)的應(yīng)用前景

    FPGA(現(xiàn)場可編程門陣列)在物聯(lián)網(wǎng)的應(yīng)用前景非常廣闊,其高度的靈活性和可編程性使其成為物聯(lián)網(wǎng)應(yīng)用不可或缺的核心組件。以下是對FPGA在物聯(lián)網(wǎng)
    的頭像 發(fā)表于 10-25 09:22 ?1448次閱讀