chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

信號邏輯電平標準詳解

0BFC_eet_china ? 來源:未知 ? 作者:李倩 ? 2018-03-10 09:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

信號的邏輯電平經(jīng)歷了從單端信號到差分信號、從低速信號到高速信號的發(fā)展過程。最基本的單端信號邏輯電平為CMOS、TTL,在此基礎上隨著電壓擺幅的降低,出現(xiàn)LVCMOS、LVTTL等邏輯電平,隨著信號速率的提升又出現(xiàn)ECL、PECL、LVPECL、LVDS、CML等差分信號邏輯電平。

1、信號邏輯電平參數(shù)概念定義邏輯電平是指數(shù)字信號電壓的高、低電平,相關參數(shù)定義如下:

(1)輸入高電平門限Vih:保證邏輯門的輸入為高電平時所允許的最小輸入高電平,當輸入電平高于Vih時,則認為輸入電平為高電平;

(2)輸入低電平門限Vil:保證邏輯門的輸入為低電平時所允許的最大輸入低電平,當輸入電平低于Vil時,則認為輸入電平為低電平;

(3)輸出高電平門限Voh:保證邏輯門的輸出為高電平時的輸出電平的最小值,邏輯門的輸出為高電平時的電平值都必須大于此Voh;

(4)輸出低電平門限Vol:保證邏輯門的輸出為低電平時的輸出電平的最大值,邏輯門的輸出為低電平時的電平值都必須小于此Vol;

(5)閾值電平Vt:數(shù)字電路芯片都存在一個閾值電平,就是電路剛剛勉強能翻轉動作時的電平。它是一個介于Vil、Vih之間的電壓值;對于CMOS電路的閾值電平,基本上是二分之一的電源電壓值,但要保證穩(wěn)定的輸出,則必須要求輸入高電平》Vih,輸入低電平 《 Vil。Tips:閾值電平只是用來表征數(shù)字電路芯片的特性,實際硬件電路設計過程中具有實際意義的是Vih和Vil。對于一般的邏輯電平,Vih、Vil、Voh、Vol以及Vt的關系為:Voh》Vih》Vt》Vil 》Vol

(6)Ioh:邏輯門輸出為高電平時的負載電流(為拉電流);

(7)Iol:邏輯門輸出為低電平時的負載電流(為灌電流);

(8)Iih:邏輯門輸入為高電平時的電流(為灌電流);

(9)Iil:邏輯門輸入為低電平時的電流(為拉電流)。

2.常見信號邏輯電平參數(shù)常用的邏輯電平有:

TTL、CMOS、ECL、PECL、LVDS、LVPECL、RS232、RS422、RS485、CML、SSTL、HSTL等。

(1)TTL和CMOS的邏輯電平按典型電壓可分為四類:

5V系列、3.3V系列、2.5V系列和1.8V系列,3.3V的TTL電平和CMOS電平通常稱為LVTTL和LVCMOS;

(2)RS232/RS422/RS485是串口(UART)的電平標準,RS232是單端輸入輸出,RS422和RS485是差分輸入輸出;

(3)ECL、PECL、LVPECL、LVDS、CML是差分輸入輸出電平;

(4)SSTL主要用于DDR存儲器,HSTL主要用于QDR存儲器;電平通常標準參數(shù)如下表所示,具體芯片建議參考Datasheet。

由上表可見,常用的差分信號電平標準LVPECL、LVDS、CML的輸入和輸出端具有相同的門限參數(shù)。這是由產(chǎn)生差分信號的硬件結構決定的。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 邏輯門
    +關注

    關注

    1

    文章

    156

    瀏覽量

    26074
  • 電平信號
    +關注

    關注

    3

    文章

    27

    瀏覽量

    9377

原文標題:信號邏輯電平標準詳解

文章出處:【微信號:eet-china,微信公眾號:電子工程專輯】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    邏輯電平介紹

    的為LVTTL電平。 ·低電壓的邏輯電平還有2.5V和1.8V兩種。 ·ECL/PECL和LVDS是差分輸入輸出。 ·RS-422/485和RS-232是串口的接口標準,RS-422/
    發(fā)表于 04-12 12:03

    快點PCB原創(chuàng)∣詳解信號邏輯電平標準

    反射、串擾、損耗的成因,然后對于仿真波形需要掌握判斷標準,這就需要知曉信號邏輯電平標準的知識了。信號
    發(fā)表于 09-09 11:23

    常見邏輯電平標準詳細介紹

    常見邏輯電平標準詳細介紹 下面總結一下各電平標準。和新手以及有需要的人共享一下^_^.現(xiàn)在常用的電平
    發(fā)表于 11-28 11:26 ?4050次閱讀

    信號邏輯電平標準的詳細說明

    信號邏輯電平經(jīng)歷了從單端信號到差分信號、從低速信號到高速
    發(fā)表于 01-05 17:32 ?7次下載
    <b class='flag-5'>信號</b><b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>標準</b>的詳細說明

    信號邏輯電平標準詳細說明

    做SI仿真分析之前,首先需要了解SI問題的基礎理論,掌握SI反射、串擾、損耗的成因,然后對于仿真波形需要掌握判斷標準,這就需要知曉信號邏輯電平標準
    發(fā)表于 01-08 16:14 ?0次下載
    <b class='flag-5'>信號</b><b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>的<b class='flag-5'>標準</b>詳細說明

    詳解信號邏輯電平標準:CMOS、TTL、LVCMOS、LVTTL、ECL、PECL、LVPECL、LVDS、CML資料下載

    電子發(fā)燒友網(wǎng)為你提供詳解信號邏輯電平標準:CMOS、TTL、LVCMOS、LVTTL、ECL、PECL、LVPECL、LVDS、CML資料下
    發(fā)表于 04-09 08:45 ?91次下載
    <b class='flag-5'>詳解</b><b class='flag-5'>信號</b><b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>標準</b>:CMOS、TTL、LVCMOS、LVTTL、ECL、PECL、LVPECL、LVDS、CML資料下載

    邏輯電平--差分信號(PECL、LVDS、CML)電平匹配

    由于各種邏輯電平的輸入、輸出電平標準不一致,所需的輸入電流、輸出驅動電流也不同,為了使不同邏輯電平
    的頭像 發(fā)表于 11-10 10:01 ?1.7w次閱讀

    電平設計基礎:差分邏輯電平匹配

    差分邏輯電平之間的匹配,主要應用于時鐘和高速信號。
    的頭像 發(fā)表于 06-25 14:56 ?7334次閱讀
    <b class='flag-5'>電平</b>設計基礎:差分<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>匹配

    邏輯筆測量信號邏輯狀態(tài)屬于?

    進行邏輯計算或判斷,從而實現(xiàn)數(shù)字電路的功能。 在現(xiàn)代電子設備中,信號邏輯狀態(tài)往往通過邏輯電平來表示。
    的頭像 發(fā)表于 09-19 17:16 ?2036次閱讀

    什么是邏輯電平?如何實現(xiàn)電平轉換?(原理講解+電路圖)

    邏輯電平是數(shù)字電子系統(tǒng)中的關鍵概念之一。它決定了信號被認定為高電平還是低電平,并進一步影響著數(shù)字電路的正確操作。
    的頭像 發(fā)表于 11-24 08:20 ?1.3w次閱讀
    什么是<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>?如何實現(xiàn)<b class='flag-5'>電平</b>轉換?(原理講解+電路圖)

    邏輯電平輸出是什么意思

    邏輯電平輸出是數(shù)字電路中的一個重要概念,它涉及到數(shù)字信號的表示和傳輸。在數(shù)字電路中,邏輯電平通常指的是電路中用于表示二進制數(shù)字(0和1)的電
    的頭像 發(fā)表于 09-20 17:32 ?2058次閱讀

    TTL電平標準的介紹與解析

    在數(shù)字電子領域,TTL電平標準是一種非常重要的邏輯電平標準,它定義了數(shù)字信號的高低
    的頭像 發(fā)表于 01-16 09:46 ?3113次閱讀

    TTL電平的工作原理詳解

    1. TTL電平簡介 TTL電平是一種數(shù)字信號標準,它定義了邏輯高(1)和邏輯低(0)的電壓范圍
    的頭像 發(fā)表于 01-16 09:57 ?4906次閱讀

    TTL電平與低電平信號的區(qū)別

    在數(shù)字電子學中,信號的傳輸和處理依賴于電壓水平來表示邏輯狀態(tài)。TTL電平和低電平信號是兩種常見的電壓水平,它們在數(shù)字電路中扮演著重要的角色。 TTL
    的頭像 發(fā)表于 01-16 10:21 ?1811次閱讀

    TTL電平與高電平信號的轉換

    在電子工程領域,信號電平的轉換是一個常見的需求,尤其是在不同技術標準之間。TTL(晶體管-晶體管邏輯電平和高
    的頭像 發(fā)表于 01-16 10:28 ?1464次閱讀