概述
AD9551接受一個(gè)或兩個(gè)參考輸入信號(hào),然后由這些信號(hào)產(chǎn)生一個(gè)或兩個(gè)輸出信號(hào)。這兩個(gè)輸出信號(hào)的頻率為諧波相關(guān)的,可編程因子為1至63。AD9551能將參考頻率轉(zhuǎn)換成需要的輸出頻率。輸入接收器和輸出驅(qū)動(dòng)器同時(shí)具備單端和差分工作模式。
數(shù)據(jù)表:*附件:AD9551多業(yè)務(wù)時(shí)鐘發(fā)生器技術(shù)手冊(cè).pdf
參考調(diào)節(jié)和轉(zhuǎn)換電路在內(nèi)部使兩個(gè)參考同步,以便一個(gè)參考失效時(shí),輸出端實(shí)際上不出現(xiàn)相位擾動(dòng)現(xiàn)象。
AD9551采用一個(gè)26 MHz外部晶體(標(biāo)稱值)和內(nèi)部DCXO來(lái)提供保持模式工作。如果兩個(gè)參考都失效了,該器件會(huì)維持一個(gè)穩(wěn)定的輸出信號(hào)。
小數(shù)N分頻PLL可實(shí)現(xiàn)超精細(xì)的輸出頻率調(diào)諧精度。所有目前定義的網(wǎng)絡(luò)標(biāo)準(zhǔn)(包括前向糾錯(cuò)率)都可能實(shí)現(xiàn)(假設(shè)采用一個(gè)26 MHz的晶體)。
AD9551具備引腳可選的預(yù)置分頻器值,從而提供頻比分類。由于具備對(duì)大多數(shù)所需頻比進(jìn)行編程的能力,因此SPI接口擁有更多靈活性。
應(yīng)用
特性
- 任意兩個(gè)標(biāo)準(zhǔn)網(wǎng)絡(luò)速率之間轉(zhuǎn)換
- 雙路參考輸入和雙路時(shí)鐘輸出
- 引腳可編程(標(biāo)準(zhǔn)網(wǎng)絡(luò)速率轉(zhuǎn)換)
- SPI可編程(任意合理速率轉(zhuǎn)換)
- 輸出頻率范圍:10 MHz至777.6 MHz
- 輸入頻率范圍:19.44 MHz至806 MHz
- 片上VCO
- 欲了解更多特性,請(qǐng)參考數(shù)據(jù)手冊(cè)
框圖
AD9551可通過(guò)外部控制引腳(A[3:0]、B[3:0]和Y[3:0])輕松配置。這些引腳的邏輯狀態(tài)設(shè)置預(yù)定義的分頻器值,以建立特定的輸入 - 輸出頻率比。對(duì)于需要不同頻率比的應(yīng)用,用戶可通過(guò)串行端口覆蓋任何預(yù)配置的設(shè)置,從而啟用各種廣泛的應(yīng)用。
AD9551架構(gòu)由兩個(gè)級(jí)聯(lián)的PLL級(jí)組成。第一級(jí)由分?jǐn)?shù)分頻(通過(guò)Σ - Δ調(diào)制)組成,隨后是一個(gè)基于晶體諧振器的DCXO數(shù)字PLL。DCXO使用外部晶體,頻率范圍為19.44 MHz至52 MHz。DCXO構(gòu)成第一個(gè)PLL,在較窄的頻率范圍(±50 ppm)內(nèi)圍繞晶體諧振器頻率工作。這個(gè)PLL的環(huán)路帶寬約為180 Hz,提供初始的抖動(dòng)凈化輸入?yún)⒖夹盘?hào)。第二級(jí)是一個(gè)頻率乘法PLL,將19.44 MHz至52 MHz的輸入頻率(在104 MHz的范圍內(nèi))轉(zhuǎn)換為約3.7 GHz。這個(gè)PLL采用基于Σ - Δ調(diào)制的分?jǐn)?shù)反饋分頻器,實(shí)現(xiàn)分?jǐn)?shù)頻率乘法。第二個(gè)PLL輸出端的可編程整數(shù)分頻器將最終輸出頻率設(shè)置為高達(dá)900 MHz。
理解AD9551的一個(gè)重要方面是,其產(chǎn)生的輸出頻率很可能與輸入?yún)⒖碱l率不一致。原因是輸入和晶體頻率通常不是諧波相關(guān)的,因此輸出和晶體頻率之間沒(méi)有固定關(guān)系。因此,輸入和輸出信號(hào)之間的相位關(guān)系一般是不斷變化的。
AD9551包含參考信號(hào)處理模塊,可在兩個(gè)參考輸入之間實(shí)現(xiàn)平滑的切換過(guò)渡。該電路會(huì)自動(dòng)檢測(cè)參考輸入信號(hào)的存在。如果只有一個(gè)輸入存在,器件將其用作有效參考。如果兩個(gè)輸入都存在,一個(gè)將成為有效參考,另一個(gè)將成為備用參考。該電路與備用參考的有效參考邊緣對(duì)齊。如果有效參考失效,電路會(huì)自動(dòng)切換到備用參考(如果可用),使其成為新的有效參考。同時(shí),失效的參考一旦再次可用,將成為新的備用參考,并與新的有效參考邊緣對(duì)齊(防止故障再次發(fā)生的預(yù)防措施)。
如果無(wú)法使用備用參考,AD9551支持保持模式。請(qǐng)注意,外部晶體對(duì)于切換器和保持功能至關(guān)重要。它也是參考同步和監(jiān)測(cè)功能的時(shí)鐘源。
AD9551使用單個(gè)外部電容作為輸出PLL環(huán)路濾波器。憑借適當(dāng)?shù)亩私樱敵隹杉嫒軱VPECL、LVDS或CMOS邏輯電平,盡管AD9551是嚴(yán)格在CMOS工藝中實(shí)現(xiàn)的。
AD9551可在 -40°C至 +85°C的擴(kuò)展工業(yè)溫度范圍內(nèi)運(yùn)行。
引腳配置描述

典型性能特征
-
接收器
+關(guān)注
關(guān)注
15文章
2638瀏覽量
76344 -
pll
+關(guān)注
關(guān)注
6文章
976瀏覽量
137596 -
時(shí)鐘發(fā)生器
+關(guān)注
關(guān)注
1文章
268瀏覽量
69892
發(fā)布評(píng)論請(qǐng)先 登錄
AD9551,pdf datasheet (Multiser
10GHz擴(kuò)頻時(shí)鐘發(fā)生器的設(shè)計(jì)
介紹MEMS時(shí)鐘發(fā)生器的特點(diǎn)及應(yīng)用介紹
AD9551 多業(yè)務(wù)時(shí)鐘發(fā)生器
AD9523時(shí)鐘發(fā)生器的性能特點(diǎn)及應(yīng)用分析
如何選擇合適的時(shí)鐘發(fā)生器
AD9551:多業(yè)務(wù)時(shí)鐘發(fā)生器數(shù)據(jù)表
Cypress時(shí)鐘發(fā)生器的分類,它有哪些應(yīng)用
時(shí)鐘合成器和時(shí)鐘發(fā)生器的區(qū)別
LMH1982多速率視頻時(shí)鐘發(fā)生器數(shù)據(jù)表
時(shí)鐘發(fā)生器的特點(diǎn)和應(yīng)用
探索時(shí)鐘發(fā)生器的競(jìng)爭(zhēng)優(yōu)勢(shì)

AD9551多業(yè)務(wù)時(shí)鐘發(fā)生器技術(shù)手冊(cè)
評(píng)論