聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
mems
+關(guān)注
關(guān)注
129文章
4284瀏覽量
196984 -
microchip
+關(guān)注
關(guān)注
52文章
1604瀏覽量
120219 -
物聯(lián)網(wǎng)
+關(guān)注
關(guān)注
2938文章
46938瀏覽量
402908
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能
評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能
本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術(shù)方案。推導出的關(guān)系式提
發(fā)表于 09-18 08:46
?1798次閱讀

Microchip新推小尺寸MEMS時鐘發(fā)生器
據(jù)麥姆斯咨詢報道,Microchip推出了業(yè)界尺寸最小的MEMS時鐘發(fā)生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩器,從而減少高達80%的時鐘元件布板空間。
AD9523時鐘發(fā)生器的性能特點及應用分析
AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
如何選擇合適的時鐘發(fā)生器
系統(tǒng)設(shè)計師通常側(cè)重于為應用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換

Cypress時鐘發(fā)生器的分類,它有哪些應用
Cypress時鐘發(fā)生器應用在車輛、工業(yè)生產(chǎn)、消費品和網(wǎng)絡(luò)服務的EMI降低和非EMI降低時鐘發(fā)生器。 Cypress具有廣泛的時鐘發(fā)生器組合,兼容700MHz的頻率和不超過0.7PS的RMS相位抖動
發(fā)表于 04-22 09:02
?1260次閱讀
評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制
本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產(chǎn)生的確定性抖動(DJ)的測量技術(shù)。派生關(guān)系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結(jié)果用于比較測量技術(shù),并演示如何可靠地評估參考時鐘發(fā)生器

時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?
時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?如何用硬件配置pll? 時鐘發(fā)生器是指通過特定的電路設(shè)計產(chǎn)生適合各種電子設(shè)備使用的時鐘信號的器件。
時鐘合成器和時鐘發(fā)生器的區(qū)別
時鐘合成器和時鐘發(fā)生器是兩種用于產(chǎn)生時鐘信號的電子器件,它們在功能和應用上有一些區(qū)別。
時鐘發(fā)生器的特點和應用
時鐘發(fā)生器,作為一種關(guān)鍵的電子設(shè)備,負責生成精確且穩(wěn)定的時鐘信號。這些信號在各類電子系統(tǒng)中作為時間基準,確保系統(tǒng)的正常運行和性能。本文將深入探討時鐘發(fā)生器的定義、工作原理、特點及其在實
面向5G和GNSS的微型MEMS移動時鐘發(fā)生器
SiTimeCorporation宣布推出Symphonic,這是其首款移動時鐘發(fā)生器,零件編號為SiT30100,帶有集成的MEMS諧振器。Symphonic為5G和GNSS芯片組提供準確且有彈性

評論