chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

JESD204B IP核的配置與使用

FPGA設(shè)計論壇 ? 來源:FPGA設(shè)計論壇 ? 2025-05-24 15:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、JESD204 配置方式:

Configuration

38004362-3168-11f0-afc8-92fbcf53809c.jpg

1、Transmit or Receive: 選擇是作為接收機還是發(fā)射機

2、LFMC : 默認值

3、Number of lanes : 傳輸?shù)耐ǖ罃?shù),根據(jù)實際需求選擇

4、pattern:模式的選擇,正常情況下兩個都不選

5、clocking options: AXI_lite總線配置IP核的時鐘頻率、以及觸發(fā)位置(下降沿觸發(fā)效果比較好)

6、Drive JESD204 core cloking using global clock:

時鐘的分配,如果收發(fā)器的時鐘頻率與核時鐘相同,二者可用同一個時鐘源。

Shared logic

38171344-3168-11f0-afc8-92fbcf53809c.jpg

物理層的位置,一種是物理層在JESD204 IP里;另外一種是物理層在JESD204 IP外部,需要再配置JESD204 phy IP核進行使用。

Include shared in core 比較簡單,容易配置。

Include shared logic in example design 配置起來比較復雜,但是這樣接收機和發(fā)射機可以共用一個收發(fā)器。

如果只使用接收機和發(fā)射機,推薦配置為Include shared in core,如果同時接收和發(fā)射,推薦配置為Include shared logic in example design

Default link parameters:

382ed466-3168-11f0-afc8-92fbcf53809c.jpg

Default SCR : 是否添加擾碼

F: 每幀數(shù)據(jù)包含的字節(jié)數(shù)

K: K個幀組成一個復幀,要滿足ceil(17/F)<=K

JESD204 PHYconfiguration

38432e66-3168-11f0-afc8-92fbcf53809c.jpg

物理層的配置,選擇(Include shared logic in example design)沒有該配置界面。

1、type:收發(fā)器的類型,根據(jù)器件自動選擇。

2、lane rate :收發(fā)器的速率

3、reference clock:收發(fā)器的時鐘

4、PLL type: 收發(fā)器的類型,QPLL性能更好,適合高速率 的傳輸。

5、DPR clock:動態(tài)配置IP核的時鐘,GTH需要該時鐘。

二、JESD204 PHY配置方式(ultrascale系列的FPGA

選擇(Include shared logic in example design)需要配置該IP核

configuration

38573c80-3168-11f0-afc8-92fbcf53809c.jpg

1、pre_set :這里包括通道數(shù)和收發(fā)器的位置。ultrascale需要選擇收發(fā)器的位置,具體選擇看對應(yīng)的原理圖

2、parameters: 這里和JESD204的配置一樣。

三、 IP核的使用

以Include shared logic in example design方式為例

首先兩個 IP核間的互聯(lián)。這些連接是鏈路層建立通道進行的通信鏈路。

386c2fc8-3168-11f0-afc8-92fbcf53809c.jpg

引出輸入輸出的接口。

3884d550-3168-11f0-afc8-92fbcf53809c.png

IP核工作前需要用AXI_lite總線進行配置,具體的寄存器和數(shù)值可以看官方文檔查看,也可以直接用JESD204生成一個官方的例程,參考其寄存器配置。

AXI總線配置完成后 IP就可以正常工作。

四、JESD204 的回環(huán)仿真

可以接收機與發(fā)射機互聯(lián)仿真查看是否有代碼錯誤

發(fā)射機的建立鏈路前后的狀態(tài):

內(nèi)核復位Tx_reset與AXI總線復位s_axi_aresetn結(jié)束,AXI總線開始配置JESD204 IP核,配置完成后,tx_reset_gt拉高一個時鐘,這個信號送到phy IP核,phy IP核接收到這個信號 后,內(nèi)部復位,復位結(jié)束后,傳回給tx_reset_done,該信號拉高代表物理層復位結(jié)束,可以向收發(fā)器傳輸數(shù)據(jù),此時TX發(fā)射機開始發(fā)K碼,接收機RX連續(xù)接到4個K碼后,sync拉高進進行碼組同步階段(CGS)。CGS結(jié)束后開始傳輸數(shù)據(jù)。

3899f6b0-3168-11f0-afc8-92fbcf53809c.png

接收機的建立鏈路前后的狀態(tài):

與接收機的數(shù)據(jù)鏈路相似,內(nèi)核復位Tx_reset與AXI總線復位s_axi_aresetn結(jié)束,AXI總線開始配置JESD204 IP核,配置完成后,tx_reset_gt拉高一個時鐘,這個信號送到phy IP核,phy IP核接收到這個信號 后,內(nèi)部復位,復位結(jié)束后,傳回給tx_reset_done,該信號拉高代表物理層復位結(jié)束,可以向收發(fā)器傳輸數(shù)據(jù),此時RX接收機開始接收K碼,接收機RX連續(xù)接到4個K碼后,sync拉高進進行碼組同步階段(CGS)。CGS結(jié)束后開始傳輸數(shù)據(jù)。

38af5730-3168-11f0-afc8-92fbcf53809c.png

整體傳輸仿真

經(jīng)過一系列的復位后,lane上開始傳輸K碼,接收機接收到四個K碼后,sync拉高進進行碼組同步階段,CGS結(jié)束后開始傳輸數(shù)據(jù),此時接收機傳回的數(shù)據(jù)不在是高阻態(tài),為發(fā)射機傳輸?shù)臄?shù)據(jù)。

38c59da6-3168-11f0-afc8-92fbcf53809c.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3742

    瀏覽量

    109797
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5494

    瀏覽量

    127772
  • IP核
    +關(guān)注

    關(guān)注

    4

    文章

    338

    瀏覽量

    51529
  • JESD204B
    +關(guān)注

    關(guān)注

    6

    文章

    83

    瀏覽量

    19762

原文標題:JESD204B IP核的配置與使用

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ad9680 JESD204B接口同步信號RX_SYNC失鎖 請問怎么解決?

    使用AD9680時遇到一個問題,AD9680采樣率為1Gsps,JESD204B IP的GTX參考時鐘為250MHz,參數(shù)L=4,F(xiàn)=2,K=32,線速率為10Gbps,使用的為SYSREF
    發(fā)表于 08-08 07:50

    在Xilinx FPGA上快速實現(xiàn)JESD204B

    IP供應(yīng)商可能以不同的方式實現(xiàn)這些層級。圖 2和圖3顯示ADI如何實現(xiàn)JESD204B的發(fā)送和接收協(xié)議。圖2. JESD204B發(fā)送器實現(xiàn)圖3. JESD204B接收器實現(xiàn)傳輸層實現(xiàn)
    發(fā)表于 10-16 06:02

    JESD204B串行接口時鐘的優(yōu)勢

    摘要 隨著數(shù)模轉(zhuǎn)換器的轉(zhuǎn)換速率越來越高,JESD204B 串行接口已經(jīng)越來越多地廣泛用在數(shù)模轉(zhuǎn)換器上,其對器件時鐘和同步時鐘之間的時序關(guān)系有著嚴格需求。本文就重點講解了JESD204B 數(shù)模轉(zhuǎn)換器
    發(fā)表于 06-19 05:00

    jesd204b ip支持的線速率

    因?qū)嶋H需求,本人想使用JESD204bip接收ADC發(fā)送過來的數(shù)據(jù),ADC發(fā)送的數(shù)據(jù)鏈路速率是15gbps, 廠家說屬于204b標準。我看到je
    發(fā)表于 08-12 09:36

    JESD204B是什么工作原理?控制字符是什么?

    JESD204B的工作原理JESD204B的控制字符
    發(fā)表于 04-06 06:01

    如何去實現(xiàn)JESD204B時鐘?

    JESD204B數(shù)模轉(zhuǎn)換器的時鐘規(guī)范是什么?JESD204B數(shù)模轉(zhuǎn)換器有哪些優(yōu)勢?如何去實現(xiàn)JESD204B時鐘?
    發(fā)表于 05-18 06:06

    JESD204B的優(yōu)勢

    如果您有接觸使用 FPGA 的高速數(shù)據(jù)采集設(shè)計,沒準聽說過新術(shù)語“JESD204B”。我在工作中看到過很多工程師詢問有關(guān) JESD204B 接口的信息以及它如何同 FPGA 協(xié)作。他們特別感興趣
    發(fā)表于 11-23 06:35

    AD9683的引腳如何與zynq 7015芯片中的JESD204 ip端口對應(yīng)相連?

    芯片上JESD204B協(xié)議對應(yīng)的引腳(SYSREF、SYNCINB和SERDOUT)與ZYNQ7015芯片中的JESD204 IP的端口對應(yīng)相連。
    發(fā)表于 12-15 07:14

    JESD204B SystemC module 設(shè)計簡介(一)

    本設(shè)計致力于用SystemC語言建立JESD024B的協(xié)議標準模型,描述JESD204B的所有行為,并且能夠保證用戶可以通過該JESD204B的SystemC庫,進行JESD204B
    發(fā)表于 11-17 09:36 ?3427次閱讀
    <b class='flag-5'>JESD204B</b> SystemC module 設(shè)計簡介(一)

    JESD204B標準及演進歷程

    在從事高速數(shù)據(jù)擷取設(shè)計時使用FPGA的人大概都聽過新JEDEC標準「JESD204B」的名號。近期許多工程師均聯(lián)絡(luò)德州儀器,希望進一步了解 JESD204B 接口,包括與FPGA如何互動、JESD204B如何讓他們的設(shè)計更容易執(zhí)
    發(fā)表于 11-18 02:57 ?1.5w次閱讀

    Validating ADI Converters Inter-operability with Xilinx FPGA and JESD204B/C IP

    Validating ADI Converters Inter-operability with Xilinx FPGA and JESD204B/C IP
    發(fā)表于 02-19 16:05 ?11次下載
    Validating ADI Converters Inter-operability with Xilinx FPGA and <b class='flag-5'>JESD204B</b>/C <b class='flag-5'>IP</b>

    理解JESD204B協(xié)議

    理解JESD204B協(xié)議
    發(fā)表于 11-04 09:52 ?4次下載
    理解<b class='flag-5'>JESD204B</b>協(xié)議

    JESD204B:適合您嗎?

    JESD204B:適合您嗎?
    發(fā)表于 11-07 08:07 ?0次下載
    <b class='flag-5'>JESD204B</b>:適合您嗎?

    Altera JESD204B IP和TI DAC37J84硬件檢查報告

    電子發(fā)燒友網(wǎng)站提供《Altera JESD204B IP和TI DAC37J84硬件檢查報告.pdf》資料免費下載
    發(fā)表于 12-10 14:53 ?0次下載
    Altera <b class='flag-5'>JESD204B</b> <b class='flag-5'>IP</b><b class='flag-5'>核</b>和TI DAC37J84硬件檢查報告

    JESD204B使用說明

    JESD204B IP作為接收端時,單獨使用,作為發(fā)送端時,可以單獨使用,也可以配合JESD204b phy使用。 JESD204B通常配
    的頭像 發(fā)表于 12-18 11:31 ?2166次閱讀
    <b class='flag-5'>JESD204B</b>使用說明