chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺積電放大招:5nm明年試產(chǎn) 2nm以下工藝取得進(jìn)展

dKBf_eetop_1 ? 來源:未知 ? 作者:胡薇 ? 2018-05-21 15:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

最近在美國加州圣克拉拉舉辦的第24屆年度技術(shù)研討會上,臺積電在場公布了一份最新的技術(shù)藍(lán)圖。臺積電是全球第一大晶圓代工廠商,所以,臺積電規(guī)劃的這份技術(shù)發(fā)展藍(lán)圖,顯然也就有被他人了解的價值和意義。

在美國加州圣克拉拉舉辦的第24屆年度技術(shù)研討會上,臺積電當(dāng)場宣布7nm工藝已進(jìn)入量產(chǎn),在2019年初將投產(chǎn)EUV(極紫外光刻機)版的7nm+工藝。另外,臺積電在會上還公布了5nm工藝節(jié)點的首個時間表,以及數(shù)種新的封裝技術(shù)方案。臺積電會繼續(xù)將功耗低、漏電低的制程工藝技術(shù)推向在行業(yè)中更為主流的22/12nm工藝節(jié)點,并為客戶提供多種且特殊的制程工藝以及一系列的嵌入式存儲方案;與此同時,臺積電也在積極地探索未來的晶體管結(jié)構(gòu)與原材料。從總體上看來,預(yù)計臺積電在2018年可生產(chǎn)出1200萬片晶圓,臺積電的研發(fā)開支和資本開支均比以往有所增長;同樣是在2018年,臺積電設(shè)在南京的一座晶圓工廠開始量產(chǎn)16nm FinFET制程工藝。

不過,有一個不好的消息是,就臺積電而言,新的制程節(jié)點為自身帶來的收益趨于更加薄弱;新的常態(tài)是,臺積電研發(fā)并推出新的制程工藝節(jié)點,主要是為持續(xù)提升芯片的性能、降低芯片的功耗(功耗下降的幅度通常在10%-20%之間)。這對整個晶圓代工行業(yè)來說,新的封裝技術(shù)與特殊的制程越來越重要。

臺積電已開始投入量產(chǎn)7nm工藝,業(yè)界預(yù)計2018年會有50個以上的設(shè)計案投片,包括CPU、GPU人工智能加速器芯片、加密貨幣挖礦專用芯片ASIC、網(wǎng)絡(luò)路芯片、游戲機芯片、 5G芯片和車用芯片等。臺積電預(yù)計在2019上半年開始對5nm制程進(jìn)行風(fēng)險試產(chǎn),該制程將最先用于手機與高性能的運算芯片;與臺積電當(dāng)前已量產(chǎn)的7nm工藝相比較,5nm工藝節(jié)點的密度可達(dá)1.8倍,可降低功耗20%左右,在速度上大約提升15%。

市場研究機構(gòu)The Linley Group的分析師Mike Demler表示:“沒有EUV,他們就無法提供與過去節(jié)點相同的微縮優(yōu)勢。如果你看7nm+制程,號稱比7nm制程再微縮20%,因此EUV還是更接近傳統(tǒng)摩爾定律微縮水準(zhǔn)所需的,而7nm到5nm節(jié)點的微縮效果只會更糟?!?/p>

臺積電明顯有能力在2019年初開始量產(chǎn)EUV版的7nm+工藝,臺積電現(xiàn)有的系統(tǒng)在2018年4月里以250W維持生產(chǎn)了數(shù)周的時間,預(yù)期2019年可達(dá)到300W,這是量產(chǎn)時所需的功率水準(zhǔn)。不過要維持每日平均145W的功率,臺積電仍需努力。臺積電的研發(fā)副總經(jīng)理米玉杰就此表態(tài):“生產(chǎn)量正朝向滿足量產(chǎn)所需發(fā)展?!背送嘎对诠β室约吧a(chǎn)量方面的進(jìn)步,米玉杰還表示,盡管仍超出三分之一,光阻劑量的減少幅度也朝著臺積電在2019年第1季度量產(chǎn)的目標(biāo)邁進(jìn);此外EUV光源的光罩護(hù)膜的穿透率目前達(dá)到83%,2019年應(yīng)該可以達(dá)到90%。米玉杰以數(shù)個案例為證明并表示,EUV光刻機可持續(xù)提供比浸潤式步進(jìn)機更佳的關(guān)鍵尺寸均勻度;臺積電預(yù)期會同時在7nm+工藝以及5nm工藝節(jié)點的多個層采用EUV光刻機,并將在工廠中積極安裝ASML的NXE3400微影設(shè)備。

由此不難得出,臺積電的EUV制程工藝量產(chǎn)計劃與三星的量產(chǎn)時程相差僅在半年以內(nèi)。三星已經(jīng)表示將于2018年就導(dǎo)入EUV量產(chǎn),而臺積電與三星的EUV量產(chǎn)時程差距,其實尚不足以讓蘋果、高通等大客戶更換代工廠商;市場研究機構(gòu)VLSI Research的執(zhí)行長G. Dan Hutcheson表示,三星的EUV量產(chǎn)比起臺積電只有幾個月的領(lǐng)先,這在長期看來是微不足道的。

臺積電的5nm工藝節(jié)點,目前正處于萌芽的階段,預(yù)計在2018年6月會釋出0.5版的EDA流程,在2018年7月則推出0.5版的設(shè)計工具套件;該工藝節(jié)點還有許多的IP功能區(qū)塊要到2019年才會完成驗證,這包括PCIe 4.0、DDR4以及USB 3.1介面。

臺積電所設(shè)定的目標(biāo)是,2019年讓10/7nm工藝節(jié)點的產(chǎn)量比當(dāng)前增長3倍,達(dá)到年產(chǎn)110萬片晶圓的目標(biāo);臺積電的Fab 18工廠已經(jīng)在臺南科學(xué)園區(qū)興建中,2020年可望開始量產(chǎn)5nm工藝。

臺積電已為GPU與其他處理器開發(fā)出了CoWoS 2.5D封裝技術(shù),還有適用于智能手機芯片的晶圓級扇出式封裝InFO。臺積電除了繼續(xù)推廣這兩種技術(shù)外,還將新增另外的封裝技術(shù)方案。

自2019年初開始,CoWoS技術(shù)將提供具備倍縮光罩兩倍尺寸的硅中介層選項,而具備130μm凸塊間距的版本將在2018年通過品質(zhì)認(rèn)證。InFO技術(shù)則會有四種衍生技術(shù),其中存儲基板應(yīng)用的InFO-MS,將在1x倍縮光罩的基板上封裝系統(tǒng)級芯片SoC與HBM,具備2x2μm的重分布層,將在2018年9月通過驗證。InFO-oS有著與DRAM內(nèi)存芯片更匹配的背向RDL間距,且已經(jīng)準(zhǔn)備就緒;一種名為MUST的多堆疊選項,將1-2顆芯片放在另一顆比較大的芯片頂部,然后以位于堆疊底部的硅中介層來連結(jié)。最后還有一種InFO-AIP便是封裝天線技術(shù),可將外觀尺寸縮小10%,天線增益提高40%,主要用于5G基帶芯片的前端模組。

市場研究機構(gòu)TechSearch International的總裁暨資深封裝技術(shù)分析師Jan Vardaman表示:“InFO是重要的平臺,臺積電的以PoP形式整合存儲器與基帶/數(shù)據(jù)機的InFO封裝令人印象深刻──高度較低、尺寸較小而且性能更佳;基板上InFO技術(shù)則會在市場上大受歡迎,因為2微米線寬與間距適合多種應(yīng)用?!?/p>

臺積電還發(fā)布了兩種全新的封裝技術(shù)方案選項。其中在2018年4月底問世的wafer-on-wafer封裝直接以打線堆疊三顆裸晶,不過使用者還需要確定在EDA流程是否支持這種打線技術(shù);該技術(shù)還將在2018年6月推出支持EMI的版本。最后臺積電還大略描述了一種被稱為“整合芯片系統(tǒng)(system-on-integrated-chips)”的技術(shù),采用10nm以下的互連以連結(jié)兩顆裸晶,但技術(shù)細(xì)節(jié)還要到2019年才能夠透露;該技術(shù)瞄準(zhǔn)的應(yīng)用從移動通訊到高性能的運算芯片,而且能連結(jié)采用不同的制程節(jié)點所生產(chǎn)的裸晶,業(yè)者揣測這應(yīng)該是某種形式的系統(tǒng)級封裝技術(shù)方案。

一位分析師在臺積電技術(shù)研討會的休息時段說了這樣一句話:“日月光一直是封裝技術(shù)領(lǐng)域的領(lǐng)頭羊,但現(xiàn)在我不得不說,其實臺積電才是封裝技術(shù)領(lǐng)域里的第一名?!?/p>

在臺積電的營收中,有三分之一以上的收入來自于28nm以上工藝節(jié)點。當(dāng)然,臺積電自然就有比7/5nm工藝節(jié)點落后一至多個世代的制程工藝。

比如,臺積電正在研發(fā)22nm平面制程與12nm FinFET制程的超低功耗與超低漏電版本,可與格羅方德、三星的FD-SOI制程相抗衡。新版本的22nm制程采用28nm的設(shè)計規(guī)則,提供10%的光學(xué)微縮與速度增益,降低20%的功耗,該制程與相關(guān)的IP將于2018年底準(zhǔn)備就緒,瞄準(zhǔn)的是先進(jìn)的MCU、物聯(lián)網(wǎng)與5G毫米波芯片等應(yīng)用。12nm版本的低功耗、低漏電制程則采用FinFET架構(gòu)以及更小巧的單元庫,可提供比臺積電的16FFC制程高16%的速度,高速Serdes等少數(shù)幾個IP則要到2019年才能問世。

又比如,在存儲器方面,40nm的f電阻RAM已經(jīng)準(zhǔn)備好取代物聯(lián)網(wǎng)芯片中的快閃存儲器,只需要添加兩層光罩,并支持10年的儲存時間以及1萬次讀寫周期。將于2018年問世的22nm嵌入式MRAM支持高于快閃存儲的速度和更長的儲存期限,所面向的應(yīng)用范圍包括汽車、手機、高性能的運算等設(shè)計;該技術(shù)到目前為止在測試芯片上均有很高的良率。

再比如,臺積電還提供小型化的微機電系統(tǒng)MEMS制程,預(yù)期在2018年秋天可提供整合10V與650V驅(qū)動器的硅基氮化鎵(GaN-on-silicon)制程,2019年則可完成蜂窩通訊功率放大器采用的100V D-HEMT制程驗證。臺積電也具備車用16FFC制程的驗證EDA流程以及IP,2018年底底可提供7nm車用制程,2019年第二季通過完整認(rèn)證。

臺積電正在研究適合2nm以下制程節(jié)點的晶體管所需的堆疊納米線,并在納米片設(shè)計上取得了進(jìn)展,號稱能支持比FinFET更佳的靜電特性,而且可以藉由調(diào)整元件寬度達(dá)到功耗與性能的最佳化。臺積電認(rèn)為鍺具有替代硅的潛力,因為,在相同的速度下功耗更低;臺積電已經(jīng)在與CMOS相容之介電質(zhì)中利用該材料,達(dá)到了創(chuàng)紀(jì)錄的低接觸電阻。

臺積電也正在研究各種2D后段材料,包括具備原子級光滑表面的二硫化鉬。臺積電也在實驗新的方法來放大銅晶粒,從而降低互連中的電阻;臺積電正在研發(fā)選擇性介電質(zhì)上介電質(zhì)沉積制程,以實現(xiàn)銅通孔的的自動對準(zhǔn)。

在存儲器技術(shù)方面,22nm以下工藝節(jié)點的嵌入式MRAM技術(shù)是臺積電的重點研發(fā)項目之一,有可能具備替代性磁結(jié)構(gòu);在40nm以下電阻式隨機存取存儲器部方面,高密度的縱橫閂被視為具能源效益的方案,特別是應(yīng)用于人工智能加速芯片。

在制程自動化部份,臺積電正采用機器學(xué)習(xí)技術(shù)系統(tǒng)化分析大量晶圓制程資料,并已經(jīng)針對特定工具與產(chǎn)品調(diào)整了制程參數(shù)。臺積電現(xiàn)在有著超過5萬種的制程參數(shù)與上千萬的制程管制圖資料庫。臺積電將如何把機器學(xué)習(xí)運用于自動化任務(wù),以及將運用于何種產(chǎn)品線上,目前外界對此并不清楚。

臺積電南京晶圓工廠

最后需要簡單一提的是臺積電設(shè)在南京的那座晶圓工廠。臺積電南京晶圓工廠比原計劃提前了數(shù)個月開始量產(chǎn),該工廠投入量產(chǎn)的是16nm FinFET制程工藝。待臺積電南京工廠完全建成并投入運營后,每月可生產(chǎn)8萬片晶圓。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5787

    瀏覽量

    174819
  • 5nm
    5nm
    +關(guān)注

    關(guān)注

    1

    文章

    342

    瀏覽量

    26572

原文標(biāo)題:臺積電公布最新技術(shù)藍(lán)圖:5nm明年試產(chǎn) 2nm以下工藝取得進(jìn)展

文章出處:【微信號:eetop-1,微信公眾號:EETOP】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    2nm“諸神之戰(zhàn)”打響!性能飆升+功耗驟降,攜聯(lián)發(fā)科領(lǐng)跑

    工作,并計劃啟動大規(guī)模量產(chǎn)。蘋果的A20 芯片也將采用 2nm 工藝。 ? ? 從FinFET到GA
    的頭像 發(fā)表于 09-19 09:40 ?1.1w次閱讀
      <b class='flag-5'>2nm</b>“諸神之戰(zhàn)”打響!性能飆升+功耗驟降,<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>攜聯(lián)發(fā)科領(lǐng)跑

    2納米制程試產(chǎn)成功,AI、5G、汽車芯片

    2nm 制程試產(chǎn)成功 近日,晶圓代工龍頭
    的頭像 發(fā)表于 10-16 15:48 ?864次閱讀

    今日看點:傳先進(jìn)2nm芯片生產(chǎn)停用中國大陸設(shè)備;保時捷裁員約200人

    先進(jìn)2nm芯片生產(chǎn)停用中國大陸設(shè)備 ? 業(yè)內(nèi)媒體報道,根據(jù)多位知情人士透露,
    發(fā)表于 08-26 10:00 ?2318次閱讀

    2nm工藝突然泄密

    據(jù)媒體報道,爆出工程師涉嫌盜取2納米制程技術(shù)機密,臺灣檢方經(jīng)調(diào)查后,向法院申請羈押禁見3名涉案人員獲準(zhǔn)。 據(jù)悉,由于“科學(xué)及技術(shù)委員
    的頭像 發(fā)表于 08-06 15:26 ?1348次閱讀

    2nm良率大戰(zhàn)!傲視群雄,英特爾VS三星誰能贏到最后?

    帶動主要晶圓代工伙伴在今天股市高開,股價沖到237.71美元。明天臺將召開法說會,展望全球半導(dǎo)體產(chǎn)業(yè)走向,
    的頭像 發(fā)表于 07-17 00:33 ?4188次閱讀
    <b class='flag-5'>2nm</b>良率大戰(zhàn)!<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>傲視群雄,英特爾VS三星誰能贏到最后?

    2nm良率超 90%!蘋果等巨頭搶單

    當(dāng)行業(yè)還在熱議3nm工藝量產(chǎn)進(jìn)展時,已經(jīng)悄悄把2nm
    的頭像 發(fā)表于 06-04 15:20 ?912次閱讀

    2nm制程良率已超60%

    據(jù)外媒wccftech的報道,2nm制程取得了突破性進(jìn)展;蘋果的A20芯片或成首發(fā)客戶;據(jù)
    的頭像 發(fā)表于 03-24 18:25 ?1177次閱讀

    手機芯片進(jìn)入2nm時代,首發(fā)不是蘋果?

    電子發(fā)燒友網(wǎng)綜合報道,2nm工藝制程的手機處理器已有多家手機處理器廠商密切規(guī)劃中,無論是還是三星都在積極布局,或?qū)⒂袛?shù)款芯片成為
    發(fā)表于 03-14 00:14 ?2324次閱讀

    加大亞利桑那州廠投資,籌備量產(chǎn)3nm/2nm芯片

    據(jù)最新消息,正計劃加大對美國亞利桑那州工廠的投資力度,旨在推廣“美國制造”理念并擴展其生產(chǎn)計劃。據(jù)悉,此次投資將著重于擴大生產(chǎn)線規(guī)模,為未來的3nm
    的頭像 發(fā)表于 02-12 17:04 ?946次閱讀

    消息稱3nm5nm和CoWoS工藝漲價,即日起效!

    )計劃從2025年1月起對3nm、5nm先進(jìn)制程和CoWoS封裝工藝進(jìn)行價格調(diào)整。 先進(jìn)制程2025年喊漲,最高漲幅20% 其中,對3nm5nm
    的頭像 發(fā)表于 01-03 10:35 ?1028次閱讀

    設(shè)立2nm試產(chǎn)

    設(shè)立2nm試產(chǎn)
    的頭像 發(fā)表于 01-02 15:50 ?1344次閱讀

    2025年起調(diào)整工藝定價策略

    近日,據(jù)臺灣媒體報道,隨著AI領(lǐng)域?qū)ο冗M(jìn)制程與封裝產(chǎn)能的需求日益旺盛,計劃從2025年1月起,針對其3nm、5nm以及先進(jìn)的CoWoS
    的頭像 發(fā)表于 12-31 14:40 ?1312次閱讀

    2025年半導(dǎo)體行業(yè)競爭白熱化:2nm制程工藝成焦點

    份額。 在這場競爭中,無疑占據(jù)了領(lǐng)先地位。其2nm生產(chǎn)計劃已經(jīng)吸引了眾多客戶的關(guān)注,除了蘋果這一大客戶外,
    的頭像 發(fā)表于 12-26 14:24 ?2492次閱讀

    2nm工藝將量產(chǎn),蘋果iPhone成首批受益者

    近日,據(jù)媒體報道,半導(dǎo)體領(lǐng)域的制程競爭正在愈演愈烈,計劃在明年大規(guī)模量產(chǎn)2nm工藝制程。這
    的頭像 發(fā)表于 12-26 11:22 ?1025次閱讀

    分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    來源:IEEE 在本月早些時候于IEEE國際電子器件會議(IEDM)上公布了其N22nm級)制程的更多細(xì)節(jié)。該新一代
    的頭像 發(fā)表于 12-16 09:57 ?1867次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 <b class='flag-5'>2nm</b> <b class='flag-5'>工藝</b>深入細(xì)節(jié):功耗降低 35% 或性能提升15%!