chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯華章RISC-V敏捷驗(yàn)證方案再升級

芯華章科技 ? 來源:芯華章科技 ? 2025-07-21 17:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

7月17-18日,在中國規(guī)模最大、規(guī)格最高的RISC-V峰會(huì)上,芯華章向數(shù)千名專業(yè)用戶展示其面向RISC-V指令集打造的完整敏捷驗(yàn)證方案,其中最新發(fā)布的GalaxSim Turbo 3.0創(chuàng)新性地結(jié)合事件驅(qū)動(dòng)和周期驅(qū)動(dòng)雙引擎在仿真性能上的優(yōu)勢,以自動(dòng)負(fù)載調(diào)度算法提升并行仿真效率,在周期加速場景中,相比于傳統(tǒng)商業(yè)仿真器相比可實(shí)現(xiàn)十倍以上的驗(yàn)證效率提升。

GalaxSim Turbo 3.0

雙仿真引擎兼顧性能和易用性

隨著現(xiàn)在設(shè)計(jì)復(fù)雜性的提高,傳統(tǒng)的邏輯仿真器產(chǎn)品在很多場景下受限于事件的異步行為,設(shè)計(jì)的分割(Partition)和線程同步有較大的限制,往往無法支持高速的并行仿真,從而大大限制了驗(yàn)證的場景和規(guī)模。

GalaxSim Turbo高速仿真模式讓用戶在不需要修改驗(yàn)證環(huán)境的情況下,大幅提高了仿真并行度。同時(shí)混合仿真模式兼顧了傳統(tǒng)仿真器對SystemVerilog語法和UVM特性的支持,結(jié)合XEDB波形合并、功能覆蓋率分析等一系列實(shí)用的調(diào)試工具,有效確保了驗(yàn)證流程的連貫性。

使用門檻更低

支持Verilog/SystemVerilog全語法,額外支持SVA,F(xiàn)unctional Coverage等Verilator沒有的功能,同時(shí)可在原先的仿真用例上可以一鍵切換;

易用性更強(qiáng)

不局限C Testbench,驗(yàn)證環(huán)境的移植平滑,維護(hù)成本大大降低;

并行效率高

Verilator線程數(shù)目需要編譯前指定,Turbo的線程數(shù)目可以在RunTime的時(shí)候根據(jù)服務(wù)器資源指定,大大提高多線程的管理效率;

仿真運(yùn)行速度更快

在拆分設(shè)計(jì)之前對設(shè)計(jì)描述方式和信號同步機(jī)制進(jìn)行深度優(yōu)化,同時(shí)可以根據(jù)客戶設(shè)計(jì)特點(diǎn)進(jìn)行特殊的定向優(yōu)化;

運(yùn)行資源管理優(yōu)化

運(yùn)行時(shí)可以自動(dòng)尋找合適的CPU資源,并得到計(jì)算資源,通訊資源的優(yōu)化匹配;

調(diào)試能力強(qiáng)

支持并行下載芯華章波形文件格式XEDB,波形文件大幅減小,下載速度顯著提升,得到完整的一體化Debug體驗(yàn)。

表1:RISC-V開源項(xiàng)目實(shí)踐,驗(yàn)證效率顯著提升

380ba9aa-65cf-11f0-a6aa-92fbcf53809c.png

芯華章科技聯(lián)席CEO謝仲輝表示:“在科技競爭異常激烈的今天,我們以AI賦能EDA技術(shù)革新的同時(shí),也在積極地探索具有巨大潛能的應(yīng)用場景,以更敏捷、更充分、更完備的驗(yàn)證方案,保障基于RISC-V架構(gòu)相關(guān)產(chǎn)品的穩(wěn)定性,從而助力RISC-V其獲得大規(guī)模的商業(yè)部署,發(fā)展中國自主可控的RISC-V架構(gòu)芯片服務(wù)于市場?!?/p>

芯華章在與芯來、開芯院、國家集成電路設(shè)計(jì)自動(dòng)化技術(shù)創(chuàng)新中心、中國科學(xué)院計(jì)算技術(shù)研究所等多家客戶深度合作中,產(chǎn)品也在不斷升級,幫助客戶解決從IP高度定制化到系統(tǒng)軟硬件協(xié)同驗(yàn)證等一系列挑戰(zhàn)。

RISC-V 具有高度可定制化和場景復(fù)雜的特點(diǎn),在AI芯片定制當(dāng)中,設(shè)計(jì)者為了提高計(jì)算效率、支持如浮點(diǎn)運(yùn)算、AI算子等特定應(yīng)用需求,往往會(huì)對傳統(tǒng)處理器指令(如RISC-V)進(jìn)行擴(kuò)展定制,而其計(jì)算復(fù)雜度高,驗(yàn)證難度大,使用傳統(tǒng)驗(yàn)證方法難以做到有效完備驗(yàn)證。

GalaxEC

面向EDA 2.0目標(biāo),芯華章運(yùn)用新一代形式化求解算法和并行計(jì)算技術(shù)打造高性能求解引擎,GalaxEC基于形式化底層技術(shù),能一站式滿足用戶全流程等價(jià)性驗(yàn)證需求,避免多工具切換成本,幫助工程師確保不同層次設(shè)計(jì)之間的一致性,同時(shí),GalaxEC HEC可完備驗(yàn)證RISC-V處理器算子實(shí)現(xiàn)的正確性,包括算術(shù)邏輯單元ALU、整數(shù)運(yùn)算單元及浮點(diǎn)運(yùn)算單元等C++算法模型到RTL實(shí)現(xiàn)的等價(jià)性,可支持原生云部署,更好地滿足敏捷驗(yàn)證與設(shè)計(jì)需要。

基于RISC-V的應(yīng)用系統(tǒng)需要系統(tǒng)級驗(yàn)證及軟件適配,更多軟件生態(tài)需要移植到RISC-V處理器,但由此帶來的bug是軟件問題還是硬件問題?定位和調(diào)試?yán)щy,需要更強(qiáng)大的軟件代碼-硬件電路聯(lián)合調(diào)試手段。

HuaPro P3

HuaPro P3采用最新一代可編程SoC芯片,結(jié)合自研的HPE Compiler工具鏈 ,可支持容量更大、速度更快、更多最新高速接口的用戶芯片設(shè)計(jì);同時(shí),對基于RISC-V等多種異構(gòu)處理器架構(gòu)的定制化高性能應(yīng)用芯片,HuaPro P3的軟硬件系統(tǒng)可支持自動(dòng)化和智能化的實(shí)現(xiàn)流程、支持靈活模塊化擴(kuò)展和云部署,有效減少用戶人工投入、縮短芯片驗(yàn)證周期,兼顧驗(yàn)證性能和深度調(diào)試的需求。

關(guān)于第五屆RISC-V中國峰會(huì)

RISC-V中國峰會(huì)是全球三大RISC-V專業(yè)會(huì)展之一,也是中國規(guī)模最大的RISC-V年度活動(dòng)。

本屆由上海開放處理器產(chǎn)業(yè)創(chuàng)新中心(SOPIC)主辦,旨在協(xié)同RISC-V產(chǎn)業(yè)鏈上下游企業(yè),共建RISC-V關(guān)鍵共性技術(shù)平臺(tái),用開放的硬件平臺(tái)構(gòu)建開源的軟件生態(tài),從而有力促進(jìn)RISC-V技術(shù)的產(chǎn)業(yè)化應(yīng)用和商業(yè)化落地。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4512

    瀏覽量

    227500
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1048

    瀏覽量

    86730
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2781

    瀏覽量

    51808
  • 芯華章
    +關(guān)注

    關(guān)注

    0

    文章

    189

    瀏覽量

    11905

原文標(biāo)題:芯華章RISC-V敏捷驗(yàn)證方案再升級,總體可達(dá)數(shù)量級效率提升

文章出處:【微信號:X-EPIC,微信公眾號:芯華章科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    喜訊|昊RISC-V DSP榮獲“中國RISC-V生態(tài)推廣獎(jiǎng)

    成果,成功斬獲"RISC-V生態(tài)推廣示范案例"獎(jiǎng)項(xiàng)!這是對中科昊堅(jiān)持自主創(chuàng)新、推動(dòng)RISC-V產(chǎn)業(yè)化、構(gòu)建開放共贏生態(tài)體系的權(quán)威認(rèn)可。技術(shù)突破:RISC-V落地
    的頭像 發(fā)表于 11-18 09:01 ?1095次閱讀
    喜訊|昊<b class='flag-5'>芯</b><b class='flag-5'>RISC-V</b> DSP榮獲“中國<b class='flag-5'>芯</b>”<b class='flag-5'>RISC-V</b>生態(tài)推廣獎(jiǎng)

    院采用華章高性能數(shù)字仿真器GalaxSim,RISC-V 驗(yàn)證獲近3倍效率提升

    和周期驅(qū)動(dòng)雙引擎在仿真性能上的優(yōu)勢,成功將“香山”第三代昆明湖架構(gòu)RISC-V處理器的驗(yàn)證效率提升近3倍,為國產(chǎn)開源高性能處理器的研發(fā)迭代注入關(guān)鍵動(dòng)力。 作為國產(chǎn) RISC-V 生態(tài)的核心推動(dòng)者,開
    的頭像 發(fā)表于 11-17 16:07 ?1084次閱讀
    開<b class='flag-5'>芯</b>院采用<b class='flag-5'>芯</b><b class='flag-5'>華章</b>高性能數(shù)字仿真器GalaxSim,<b class='flag-5'>RISC-V</b> <b class='flag-5'>驗(yàn)證</b>獲近3倍效率提升

    華章GalaxEC HEC工具破解RISC-V驗(yàn)證難題

    11月3日,由中國計(jì)算機(jī)學(xué)會(huì)主辦的年度盛會(huì)CCF DAC圓滿落幕。華章研發(fā)副總裁劉軍受邀致主題演講,系統(tǒng)分享了GalaxEC HEC工具從技術(shù)架構(gòu)到RISC-V算子完備驗(yàn)證場景的精準(zhǔn)
    的頭像 發(fā)表于 11-13 11:04 ?243次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>GalaxEC HEC工具破解<b class='flag-5'>RISC-V</b><b class='flag-5'>驗(yàn)證</b>難題

    為什么RISC-V是嵌入式應(yīng)用的最佳選擇

    最近RISC-V基金會(huì)在社交媒體上發(fā)文,文章說物聯(lián)網(wǎng)和嵌入式系統(tǒng)正在迅速發(fā)展,需要更高的計(jì)算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應(yīng)用處理器,RISC-V使開發(fā)人員能夠設(shè)計(jì)以下解決
    的頭像 發(fā)表于 11-07 10:09 ?1264次閱讀

    RISC-V芯片已量產(chǎn),性能、功耗平衡更佳

    電子發(fā)燒友網(wǎng)綜合報(bào)道 瑞微日前在互動(dòng)平臺(tái)公開表示,公司已基于RISC-V架構(gòu)推出并量產(chǎn)新產(chǎn)品,后續(xù)將繼續(xù)研發(fā)基于RISC-V架構(gòu)的產(chǎn)品。 ? 瑞微長期以Arm架構(gòu)為核心,其RK35
    的頭像 發(fā)表于 10-23 09:13 ?9594次閱讀
    瑞<b class='flag-5'>芯</b>微<b class='flag-5'>RISC-V</b>芯片已量產(chǎn),性能、功耗平衡更佳

    新聞|昊亮相第五屆RISC-V中國峰會(huì),共繪開源芯片新紀(jì)元

    展會(huì)現(xiàn)場7月盛夏,萬眾矚目的第五屆RISC-V中國峰會(huì)在上海張江科學(xué)會(huì)堂成功舉辦,昊攜最新RISC-V架構(gòu)芯片及多款解決方案精彩亮相,展示了近年來在開源芯片領(lǐng)域、工業(yè)自動(dòng)化控制及電力
    的頭像 發(fā)表于 07-28 18:30 ?659次閱讀
    <b class='flag-5'>芯</b>新聞|昊<b class='flag-5'>芯</b>亮相第五屆<b class='flag-5'>RISC-V</b>中國峰會(huì),共繪開源芯片新紀(jì)元

    院采用華章P2E硬件驗(yàn)證平臺(tái)加速RISC-V驗(yàn)證

    近日,系統(tǒng)級驗(yàn)證 EDA 解決方案提供商華章科技與北京開源芯片研究院(以下簡稱 “開院”)宣布,雙方基于
    的頭像 發(fā)表于 07-18 10:08 ?2240次閱讀
    開<b class='flag-5'>芯</b>院采用<b class='flag-5'>芯</b><b class='flag-5'>華章</b>P2E硬件<b class='flag-5'>驗(yàn)證</b>平臺(tái)加速<b class='flag-5'>RISC-V</b><b class='flag-5'>驗(yàn)證</b>

    華章邀您共赴2025 RISC-V中國峰會(huì)

    作為中國規(guī)模最大的RISC-V年度盛會(huì),2025 RISC-V中國峰會(huì)將于7/16-7/19在上海張江科學(xué)會(huì)堂舉辦。
    的頭像 發(fā)表于 07-16 15:00 ?841次閱讀

    來科技攜手芒科技發(fā)布RISC-V CPU系統(tǒng)仿真平臺(tái)

    專業(yè)RISC-V處理器IP及解決方案公司來科技與杭州芒科技深入合作,共同研發(fā)推出來全系列RISC-
    的頭像 發(fā)表于 03-19 14:36 ?1353次閱讀

    公司榮獲RISC-V聯(lián)盟2024年度IP創(chuàng)新獎(jiǎng)

    近日,2025年中國RISC-V生態(tài)大會(huì)在北京舉辦,智公司作為中國開放指令(RISC-V)聯(lián)盟會(huì)員單位之一受邀出席。會(huì)上,智公司RISC-V
    的頭像 發(fā)表于 03-06 14:57 ?1225次閱讀

    來科技亮相RISC-V Day Tokyo 2025

    RISC-V Day Tokyo 2025春季會(huì)議于日前在東京大學(xué)ITO國際研究中心順利舉行。The RISC-V Day Tokyo作為日本最大的RISC-V活動(dòng),匯集了眾多優(yōu)秀的RISC-
    的頭像 發(fā)表于 03-03 14:07 ?1008次閱讀

    預(yù)告|思爾邀您共聚2025玄鐵RISC-V生態(tài)大會(huì)

    NEWS開放·連接2月28日,2025玄鐵RISC-V生態(tài)大會(huì)即將于北京隆重舉行。作為國內(nèi)首家數(shù)字EDA供應(yīng)商,思爾受邀參加此次會(huì)議,并展示其在RISC-V生態(tài)領(lǐng)域的解決方案、探討未
    的頭像 發(fā)表于 02-20 10:02 ?1219次閱讀
    預(yù)告|思爾<b class='flag-5'>芯</b>邀您共聚2025玄鐵<b class='flag-5'>RISC-V</b>生態(tài)大會(huì)

    啟源亮相首屆RISC-V產(chǎn)業(yè)發(fā)展大會(huì)

    近日,主題為“發(fā)揮標(biāo)準(zhǔn)優(yōu)勢,繁榮產(chǎn)業(yè)發(fā)展”的首屆 RISC-V產(chǎn)業(yè)發(fā)展大會(huì)在北京盛大召開。啟源作為RISC-V工作委員會(huì)副會(huì)長單位積極支持并亮相本次盛會(huì)。啟源在大會(huì)上展示了國內(nèi)首款
    的頭像 發(fā)表于 12-30 17:40 ?1124次閱讀

    華章推出新一代高性能FPGA原型驗(yàn)證系統(tǒng)

    不斷發(fā)展的SoC和Chiplet芯片創(chuàng)新,特別是基于RISC-V等多種異構(gòu)處理器架構(gòu)的定制化高性能應(yīng)用芯片,對硬件驗(yàn)證平臺(tái)的性能、容量、高速接口、調(diào)試能力都提出了更高要求,因此作為國產(chǎn)EDA公司的
    發(fā)表于 12-10 10:49 ?813次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>推出新一代高性能FPGA原型<b class='flag-5'>驗(yàn)證</b>系統(tǒng)

    國產(chǎn)EDA公司華章科技推出新一代高性能FPGA原型驗(yàn)證系統(tǒng)

    新品發(fā)布 XEPIC 不斷發(fā)展的SoC和Chiplet芯片創(chuàng)新,特別是基于RISC-V等多種異構(gòu)處理器架構(gòu)的定制化高性能應(yīng)用芯片,對硬件驗(yàn)證平臺(tái)的性能、容量、高速接口、調(diào)試能力都提出了更高要求,因此
    發(fā)表于 12-10 09:17 ?1697次閱讀
    國產(chǎn)EDA公司<b class='flag-5'>芯</b><b class='flag-5'>華章</b>科技推出新一代高性能FPGA原型<b class='flag-5'>驗(yàn)證</b>系統(tǒng)