chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB電源完整性的雙面視角

edadoc ? 來源:edadoc ? 作者:edadoc ? 2025-09-04 13:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電源作為每一個電路系統(tǒng)都必備的部分,所以關(guān)于它的仿真自然是少不了的哈。對于硬件工程師朋友來說,他們認為最直觀的描述電源質(zhì)量好不好的依據(jù)就是時域的噪聲或者紋波大小,例如1V的電源輸出,傳到負載的時候噪聲或紋波范圍有沒有在3%以內(nèi)啊,或者峰峰值是不是在±30mV,就像下圖一樣,用時域的方式來看電源噪聲的確是很直觀哈。

wKgZO2i5J6aAAn5kAAGZPImxtGg943.jpg

但是和高速先生團隊合作過的客戶都知道,我們?nèi)ミM行電源仿真的時候,卻喜歡在頻域上去分析,也就是所謂的PDN目標(biāo)阻抗的分析方法。電壓還是那個電壓值,電流也還是那個電流值,但是用電壓除以電流得到的電阻值卻不是直流的電阻,而是帶頻率的阻抗,我們就稱為目標(biāo)阻抗。以下是關(guān)于如何得到目標(biāo)阻抗值的公式。

wKgZPGi5J6eAfy9HAADo1vNoFjw023.jpg

我相信很多客戶做完了PDN阻抗仿真,依然沒有很清晰的弄懂高速先生到底仿真的是啥。提的需求是時域的噪聲或者紋波范圍,仿真的卻是頻域的阻抗值?兩者到底有什么關(guān)系,又是如何聯(lián)系在一起的呢?今天Chris就通過一個最最最簡單的仿真case讓大家都get到哈!

我們在仿真軟件上去搭建一個灰常灰常簡單的鏈路,左邊是一個1V輸出的理想電壓源,中間用0.01nH的電感表示電源的鏈路特性,在右邊的負載端我們輸入一個從0A到4A的一個1GHz的電流正弦波,如下所示:

wKgZPGi5J6iATnkuAAArXzyA1uM011.jpg

其中下圖就是這個輸入電流的曲線,能看到它就是一個從0A到4A,也就是變化電流4A,頻率是1GHz的波形。

wKgZO2i5J6mAdQYxAAB_a97UGpQ279.jpg

大家也知道,如果一個變化的電流經(jīng)過一個電感時,就會產(chǎn)生電壓的波動,所以我們在負載端可以觀察到V1的電壓曲線如下所示:電壓在1V上下波動,我們分別mark下它的最大值1.126V和最小值0.874V,順便口算出波動的峰峰值為1.126-0.874=0.252V。抱歉哈,為了保證不算錯,Chris在這里還是偷偷的使用了計算器,哈哈哈。

wKgZPGi5J6qAKjywAACTDRCDoOg065.jpg

那么經(jīng)過上面一輪猛如虎的操作后,還是沒提到頻域的PDN阻抗啊,時域的波動結(jié)果怎么和頻域的PDN阻抗關(guān)聯(lián)起來呢?那我們換成頻域的仿真方法來仿真上面的鏈路。如下所示:我們?nèi)ビ嬎銖呢撦d處看回去的頻域Z阻抗值,其實電源鏈路就只有這個0.01nH的電感,這時候理想的1V輸出的電源在頻域仿真中就是直接接地就好。

wKgZO2i5J6qAd-5GAAAn-cA32lA683.jpg

這個時候我們通過仿真又可以得到這個電感的頻域Z阻抗曲線,如下:

wKgZPGi5J6uAWw6RAABgub57Fxg848.jpg

Chris非常體貼的給大家標(biāo)注出了該電感在1GHz的Z阻抗值,是0.063ohm。那上面我們就分別從時域和頻域完成了這個“電源網(wǎng)絡(luò)”的仿真。然后呢,它們有啥子聯(lián)系嗎?

這不就來和大家show出他們的關(guān)系了嘛!根據(jù)上面目標(biāo)阻抗的關(guān)系式,PDN阻抗等于電源的波動值/最大的變化電流,這個case的電壓波動值為0.252V,最大切換電流為4A。通過下面公式就能算到目標(biāo)阻抗值為0.063ohm。沒錯!就是和上面我們進行頻域仿真的Z阻抗結(jié)果0.063ohm是一模一樣的。因為我們的電流是在特定頻率1GHz下的值,因此算出來的Z阻抗就是看1GHz的Z阻抗了。

wKgZO2i5J62AA2GrAAA0oA3ZBCc984.jpg

這下大家應(yīng)該都明白噪聲或者紋波與我們仿真的PDN阻抗的關(guān)系了吧。以紋波為例,假設(shè)我們要把20MHz寬帶下測量的紋波值控制到±3%或者峰峰值±30mV的范圍,那么轉(zhuǎn)換到頻域去看的話,那就意味著,只要我保證了20MHz以內(nèi)所有頻點的Z阻抗都小于電壓波動值除以最大變化電流的這個值的話,那么我就一定可以在時域保證波動值滿足要求。

最后一點,至于為什么我們習(xí)慣用頻域的PDN阻抗來進行電源仿真呢?主要是由于我們可以清晰的進行不同諧振頻點的電容和電源平面的分配,從頻域上去分析更直觀。而且還能根據(jù)鏈路的每一個不同的部分來負責(zé)不同的頻段進行劃分,例如板級主要負責(zé)幾十MHz以下的頻段,封裝負責(zé)幾十MHz到幾百MHz的頻段,die電容負責(zé)更高的頻段。所以綜上所述,我們大多數(shù)項目的處理方式就是根據(jù)這個PDN阻抗方法來制定的了。這下大家應(yīng)該get到了吧!

wKgZO2i5J66AVPZ_AAIU7G0ssKU625.jpg

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18600

    瀏覽量

    259787
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    2216

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB電源完整性雙面視角,用一篇文章理清時域電源噪聲與頻域PDN阻抗的關(guān)系

    電源作為每一個電路系統(tǒng)都必備的部分,所以關(guān)于它的仿真自然是少不了的哈。對于硬件工程師朋友來說,他們認為最直觀的描述電源質(zhì)量好不好的依據(jù)就是時域的噪聲或者紋波大小,例如1V的電源輸出,傳到負載的時候
    發(fā)表于 09-04 13:48

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    前言 在這一期的Samtec虎家大咖說節(jié)目中,Samtec信號完整性(SI)和電源完整性(PI)專家Scott McMorrow、Rich Mellitz和Istvan Novak回答了觀眾的提問
    發(fā)表于 05-14 14:52 ?1004次閱讀
    Samtec虎家大咖說 | 淺談信號<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識

    先說一下,信號完整性為什么寫電源完整性?SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認知,將SI 以大類來看,SI&amp;PI&amp;EMI 三者
    發(fā)表于 05-13 14:41

    受控阻抗布線技術(shù)確保信號完整性

    核心要點受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計中,元件與走線的阻抗匹配至關(guān)重要。PCB材料的選擇(如低損耗層壓板)對減少信號衰減起關(guān)鍵作用。受控阻抗布線
    的頭像 發(fā)表于 04-25 20:16 ?883次閱讀
    受控阻抗布線技術(shù)確保信號<b class='flag-5'>完整性</b>

    使用羅德與施瓦茨RTE1104示波器進行電源完整性測試

    電源完整性(Power Integrity, PI)測試在現(xiàn)代電子系統(tǒng)設(shè)計中至關(guān)重要。隨著電子設(shè)備對電源質(zhì)量的要求越來越高,電源噪聲和瞬態(tài)變化對系統(tǒng)性能的影響愈發(fā)顯著。本文將詳細介紹如
    的頭像 發(fā)表于 04-23 16:51 ?497次閱讀
    使用羅德與施瓦茨RTE1104示波器進行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性分析及其應(yīng)用

    引言 電源完整性這一概念是以信號完整性為基礎(chǔ)的,兩者的出現(xiàn)都源自電路開關(guān)速度的提高。當(dāng)高速信號的翻轉(zhuǎn)時間和系統(tǒng)的時鐘周期可以相比時,具有分布參數(shù)的信號傳輸線、電源和地就和低速系統(tǒng)中的情
    發(fā)表于 04-23 15:39

    信號完整性視角下,SMA插頭PCB連接的原理剖析

    從信號完整性視角審視,德索精密工業(yè)的SMA插頭在與PCB連接時,憑借合理的阻抗匹配、優(yōu)良的接地設(shè)計、高效的屏蔽設(shè)計以及可靠的接觸設(shè)計,全方位確保了信號的穩(wěn)定傳輸,顯著提升了信號的完整性
    的頭像 發(fā)表于 04-21 09:40 ?566次閱讀
    信號<b class='flag-5'>完整性</b><b class='flag-5'>視角</b>下,SMA插頭<b class='flag-5'>PCB</b>連接的原理剖析

    普源DHO3000系列示波器電源完整性測試

    在電子電路設(shè)計日益復(fù)雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統(tǒng)可靠的重要評估指標(biāo)。電源完整性測試旨
    的頭像 發(fā)表于 04-15 14:45 ?448次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性理論基礎(chǔ)

    隨著 PCB 設(shè)計復(fù)雜度的逐步提高,對于信號完整性的分析除了反射,串?dāng)_以及 EMI 之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計者們重點研究的方向之一。尤其當(dāng)開關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時候,
    發(fā)表于 03-10 17:15

    PCB信號完整性探討-PPT

    信號完整性(Signal lntegrity,SI)包含由于信號傳輸速率加快而產(chǎn)生的互連、電源、器件等引起的所有信號質(zhì)量及延時等問題。 ? ?
    的頭像 發(fā)表于 01-15 11:30 ?835次閱讀
    <b class='flag-5'>PCB</b>信號<b class='flag-5'>完整性</b>探討-PPT

    是德示波器在電源完整性分析中的應(yīng)用

    電源完整性(Power Integrity,PI)對于現(xiàn)代電子系統(tǒng)至關(guān)重要。隨著電子設(shè)備朝著高性能、小型化和低功耗方向發(fā)展,電源系統(tǒng)面臨著越來越大的挑戰(zhàn)。電源噪聲、電壓波動、瞬態(tài)干擾等
    的頭像 發(fā)表于 01-07 11:05 ?597次閱讀
    是德示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>分析中的應(yīng)用

    聽懂什么是信號完整性

    2024年12月20日14:00-16:00中星聯(lián)華科技將舉辦“高速信號完整性分析與測試”-“碼”上行動系列線上講堂線上講堂。本期會議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號完整性?高速
    的頭像 發(fā)表于 12-15 23:33 ?895次閱讀
    聽懂什么是信號<b class='flag-5'>完整性</b>

    電源完整性的設(shè)計說明

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN)。并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除 / 降低噪聲對電源的影響。
    的頭像 發(fā)表于 11-19 09:17 ?1132次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的設(shè)計說明

    PCB 信號完整性:電子設(shè)計的基石解讀

    PCB信號完整性是指在信號從發(fā)送端傳輸?shù)浇邮斩说倪^程中,信號能夠保持其原本的特性,如波形、時序等不受損害的程度。捷多邦小編今天就與大家分享一下PCB信號完整性的相關(guān)內(nèi)容~ 在高速
    的頭像 發(fā)表于 11-05 13:48 ?913次閱讀

    電源完整性設(shè)計【硬件干貨】

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN)。并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除 / 降低噪聲對電源的影響。
    的頭像 發(fā)表于 10-30 17:48 ?2157次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>設(shè)計【硬件干貨】