LMK61PD0A2是一個超低抖動的PLLatinum?引腳 可選擇的振蕩器,可生成常用的參考時鐘。該設(shè)備已預(yù)編程 出廠支持七種獨(dú)特的參考時鐘頻率,可通過以下方式選擇 將 FS[1:0] 中的每一個引腳捆扎到 VDD、GND 或 NC(無連接)。輸出格式選擇在 LVPECL、LVDS 或 HCSL,通過將 OS 引腳綁定到 VDD、GND 或 NC。內(nèi)部電源調(diào)節(jié)提供 出色的電源紋波抑制 (PSRR),降低電源成本和復(fù)雜性 交付網(wǎng)絡(luò)。該器件采用 3.3 V ± 5% 的單電源供電。
*附件:lmk61pd0a2.pdf
特性
- 超低噪音、高性能
- 抖動:90 fs RMS(典型值)
外> 100 兆赫 - PSRR:–70 dBc,強(qiáng)大的電源抗噪性
- 抖動:90 fs RMS(典型值)
- 靈活的輸出頻率和格式;用戶可選擇
- 頻率:62.5 MHz、100 MHz、106.25 MHz、
125 MHz、156.25 MHz、212.5 MHz、
312.5 MHz - 格式:LVPECL、LVDS 或 HCSL
- 頻率:62.5 MHz、100 MHz、106.25 MHz、
- 總頻率容差± 50 ppm
- 內(nèi)部存儲器存儲多種啟動
配置,可通過引腳控制進(jìn)行選擇 - 3.3V工作電壓
- 工業(yè)溫度范圍(–40oC 至 +85oC)
- 7 mm × 5 mm 8 引腳封裝
參數(shù)
方框圖

?1. 核心特性?
- ?超低噪聲性能?:典型抖動值90 fs RMS(輸出頻率>100MHz),電源抑制比(PSRR)達(dá)-70 dBc
- ?靈活輸出配置?:
- 頻率可選:62.5/100/106.25/125/156.25/212.5/312.5 MHz
- 輸出格式:LVPECL、LVDS或HCSL
- ?高精度?:總頻率容差±50 ppm,工業(yè)級溫度范圍(-40℃至+85℃)
- ?集成設(shè)計(jì)?:內(nèi)置存儲器支持多啟動配置,3.3V單電源供電,7mm×5mm 8引腳封裝
?2. 典型應(yīng)用?
?3. 關(guān)鍵功能模塊?
- ?引腳控制邏輯?:通過FS[1:0]選擇頻率,OS引腳選擇輸出格式,OE引腳啟用/禁用輸出
- ?電源管理?:集成LDO實(shí)現(xiàn)-70dBc PSRR,降低電源噪聲影響
- ?抖動性能?:
- 100MHz以上頻段:相位抖動<200 fs RMS(12kHz-20MHz帶寬)
- 62.5MHz頻段:相位抖動<400 fs RMS
?4. 電氣特性?
- ?輸出規(guī)格?:
- LVPECL:800mV差分?jǐn)[幅,120ps上升/下降時間
- LVDS:390mV差分?jǐn)[幅,150ps上升/下降時間
- HCSL:600-850mV高電平,-100至+100mV低電平
- ?功耗?:典型值162-208mA(啟用狀態(tài)),136mA(禁用狀態(tài))
?5. 設(shè)計(jì)支持?
- ?布局建議?:推薦10μF+1μF+0.1μF去耦電容組合,最短化電源走線
- ?熱管理?:ΨJB熱阻36.7°C/W,需保證PCB溫度≤100℃(無風(fēng)冷條件)
- ?信號完整性?:差分對需等長布線,建議采用0201/0402封裝電容
?6. 可靠性數(shù)據(jù)?
- 符合MIL-STD-202機(jī)械沖擊/振動標(biāo)準(zhǔn)
- MSL3濕度敏感等級,峰值回流溫度260℃
該文檔完整覆蓋了LMK61PD0A2的硬件設(shè)計(jì)指南、性能參數(shù)及應(yīng)用場景,適用于高速數(shù)字系統(tǒng)的時鐘方案設(shè)計(jì)。
-
振蕩器
+關(guān)注
關(guān)注
28文章
4195瀏覽量
143190 -
lvds
+關(guān)注
關(guān)注
2文章
1244瀏覽量
70252 -
引腳
+關(guān)注
關(guān)注
16文章
2120瀏覽量
56042 -
電源紋波
+關(guān)注
關(guān)注
5文章
225瀏覽量
17140 -
參考時鐘
+關(guān)注
關(guān)注
0文章
7瀏覽量
3174
發(fā)布評論請先 登錄
LMK61E2超低抖動可編程振蕩器數(shù)據(jù)表
LMK61PD0A2超低抖動引腳可選振蕩器數(shù)據(jù)表
?LMK61E08 超低抖動可編程振蕩器技術(shù)文檔總結(jié)
?LMK61PD0A2 超低抖動引腳可選振蕩器技術(shù)文檔總結(jié)
評論