chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于Xilinx 16nm Virtex UltraScale+器件VU9P的異構(gòu)計算實例

YCqV_FPGA_EETre ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-06-28 09:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA (現(xiàn)場可編程門陣列)由于其硬件并行加速能力和可編程特性,在傳統(tǒng)通信領(lǐng)域和IC設(shè)計領(lǐng)域大放異彩。一路走來,F(xiàn)PGA并非一個新興的硬件器件,由于其開發(fā)門檻過高,硬件加速算法的發(fā)布和部署保護(hù)要求非常高,F(xiàn)PGA的使用一直是高冷的美人,沒有走入尋常百姓家,導(dǎo)致FPGA的計算潛力還沒有得到深入的挖掘。

接下來,我們來看看阿里云對它進(jìn)行了怎樣的改造。

阿里云ECS的異構(gòu)計算團(tuán)隊和高性能計算團(tuán)隊一直致力于將計算資源"平民化";高性能計算團(tuán)隊在做的E-HPC就是要讓所有云上用戶都能夠瞬間擁有一個小型的超算集群,使得超算不再僅僅是一些超算中心和高校的特權(quán);而我們異構(gòu)計算團(tuán)隊則致力于將目前最快、最新的計算設(shè)備在云上提供給用戶,使得曾經(jīng)高冷的計算資源不再拒人千里之外:我們推出了FPGA云服務(wù)器FaaS 服務(wù), 其中的F1和F2實例已經(jīng)對外提供服務(wù),可以通過一鍵部署的方式把Intel和Xilinx的小規(guī)格的器件計算能力賦予客戶。

今天我們很高興地宣布:新晉的大規(guī)格FPGA實例,基于Xilinx 16nm Virtex UltraScale+ 器件VU9P的異構(gòu)計算實例F3在阿里云上線了!

我們借此機(jī)會,對阿里云FPGA計算服務(wù)(下面簡稱FaaS)本身,以及這次發(fā)布的F3實例的底層硬件架構(gòu)和平臺架構(gòu)做一個技術(shù)解讀。

FaaS

阿里FPGA云服務(wù)器平臺FaaS(FPGA as a Service)在云端提供統(tǒng)一硬件平臺與中間件,可大大降低加速器的開發(fā)與部署成本。加速器開發(fā)商的加速器可以形成服務(wù)提供給加速器用戶,消除加速技術(shù)與最終用戶的硬件壁壘。用戶則能夠在無需了解底層硬件的情況下,直接按需使用加速服務(wù)。

為了給加速器提供方和使用方提供更加高效、統(tǒng)一的開發(fā)及部署平臺,F(xiàn)aaS提供兩大套件:HDK和SDK。

HDK

HDK給所有的加速器開發(fā)者提供統(tǒng)一的FPGA硬件接口,提前幫用戶解決了FPGA開發(fā)中難度最大的高速接口開發(fā)及調(diào)試,例如PCIe、SERDES接口、DDR控制器等等;使得用戶能夠直接得到硬件平臺和FPGA接口的最大性能,不會因為團(tuán)隊開發(fā)能力和經(jīng)驗的欠缺,造成硬件平臺性能浪費(fèi);高效、可靠、統(tǒng)一的接口套件也為云上平臺的安全隔離、設(shè)備穩(wěn)定提供了保障,不會因為用戶的接口設(shè)計問題,造成服務(wù)器宕機(jī);同時可以杜絕用戶在FPGA端對主機(jī)的非法操作,為整個云上安全提供保障。

HDK包括兩個部分,Shell和 Role;Shell部署在靜態(tài)區(qū)域,提供上述統(tǒng)一接口部分。

在提供統(tǒng)一接口、安全性和便捷性的前提下,阿里云FaaS HDK 也盡最大的努力保證用戶設(shè)計的靈活性,Role的概念應(yīng)運(yùn)而生。Role部署在動態(tài)區(qū)域,是在Shell之外,預(yù)先開發(fā)并提供的,用戶可以配合用戶邏輯(Customer Logic)使用。不同于Shell,用戶可以根據(jù)需要,隨時更換Role部分;這種Shell + Role的組合方式,保證了Shell的最輕量化和穩(wěn)定性,又兼顧了統(tǒng)一性、便捷性和靈活性。

SDK

SDK包括兩個部分:

  • 和HDK(Shell+Role)對應(yīng)的主機(jī)端驅(qū)動(Drivers)和軟件庫(Libraries)

  • FPGA管理工具 faascmd套件

驅(qū)動和軟件庫和HDK的Shell以及Role相對應(yīng),和HDK一起,為用戶提供統(tǒng)一及靈活的軟件支持,比如DMA驅(qū)動、寄存器訪問驅(qū)動等等。

faascmd工具套件為用戶提供云上FPGA管理服務(wù),包括安全校驗、FPGA鏡像生成、下載及管理、FPGA加速卡狀態(tài)查詢反饋等功能。公有環(huán)境使用FPGA,需要考慮用戶FPGA文件的安全,faascmd提供的秘鑰及OSS bucket指定機(jī)制,有效保證了用戶的FPGA下載文件的私密性。在線下的開發(fā)及應(yīng)用中,開發(fā)者直接對FPGA進(jìn)行下載操作,但在云上環(huán)境,用戶對公有的FPGA資源直接操作對安全造成較大影響。Faascmd工具會對用戶操作申請和物理FPGA資源進(jìn)行隔離,保證了用戶下載安全的同時,提供給用戶類似線下操作的體驗;同時會對用戶提交的網(wǎng)表進(jìn)行校驗,提高安全、降低風(fēng)險。faascmd同時也提供調(diào)用接口,用戶能很容易地在自己的App中調(diào)用管理工具,結(jié)合自身加速器特性實現(xiàn)各種管理功能。

FaaS 的IP市場

FaaS降低了FPGA開發(fā)者的開發(fā)準(zhǔn)入門檻:云上即開即用的FPGA資源、靈活的付費(fèi)模式使得硬件資源觸手可及;同時簡化了開發(fā)流程,統(tǒng)一了開發(fā)接口,把核心加速邏輯從周邊硬件設(shè)備的接口調(diào)試中隔離出來,使得FPGA的新興應(yīng)用可以只關(guān)注業(yè)務(wù)加速的核心邏輯,快速迭代;在這兩點(diǎn)上,阿里云的FaaS 邁出了FPGA計算資源平民化的第一步。

但即便是大大簡化了開發(fā)流程、提供了觸手可及的硬件資源,F(xiàn)PGA依然有一定的開發(fā)門檻。如何把已有的FPGA 邏輯IP價值最大化,聯(lián)通FPGA加速的需求方和提供方來擴(kuò)大生態(tài)呢?重要的一點(diǎn)就是如何解決在公共云數(shù)據(jù)中心層面保證FPGA加速IP的安全性,特別是對不可信的第三方進(jìn)行輸出和部署這個難題, FaaS是如何解決這個問題的呢?

答案是通過阿里云FaaS的IP市場。技術(shù)上,通過與Xilinx聯(lián)合開發(fā)的定制虛擬化技術(shù)達(dá)到IP加速與部署環(huán)境的強(qiáng)隔離,IP的用戶與IP的網(wǎng)表文件完全隔離,網(wǎng)表文件的傳輸、部署、加速流程全程對用戶都不可見;同時加速計算能力又可以透明地向使用該IP的第三方用戶開放,這是阿里云在FPGA云上加速服務(wù)的另外一個技術(shù)創(chuàng)新。這個創(chuàng)新,完全杜絕了FPGA IP在云上輸出的時候被盜版的可能,提供了非常高的安全保護(hù)機(jī)制。

更加嚴(yán)格的保密機(jī)制也在規(guī)劃中:很快可以通過阿里云的KMS加密服務(wù)對IP進(jìn)行加密保護(hù),每次對IP加載前都需要向KMS服務(wù)獲取秘鑰解密,這樣一來針對IP的使用下載有據(jù)可查;并且使得IP發(fā)布方的IP在數(shù)據(jù)中心內(nèi)部都是安全的,因為沒有了IP提供方的KMS秘鑰,即便是阿里云也無法對加密的網(wǎng)表進(jìn)行解密操作。

在阿里云FaaS IP 市場的幫助下,即便是從來沒有任何FPGA開發(fā)經(jīng)驗的用戶,也可以一鍵從IP市場中獲取相應(yīng)的加速邏輯,并快速部署到對應(yīng)的FPGA器件上面去。我們相信,通過即開即用的硬件資源、統(tǒng)一的軟硬件邏輯開發(fā)接口和IP市場,阿里云能夠真正兌現(xiàn)FPGA計算資源平民化的承諾。

F3硬件架構(gòu)

阿里云FaaS的F3實例在底層硬件上,是使用阿里云自主研發(fā)的高性能單卡雙芯片的VU9P的板卡。這里要劃重點(diǎn)啦:單卡雙芯片。一定有用戶要問為什么要這么設(shè)計呢?單卡雙芯片的硬件設(shè)計有什么好處呢?

首先,對于用戶來說,通過單卡雙芯片這樣的規(guī)格設(shè)計,與阿里云配套自研的服務(wù)器一起,最高可以提供單實例16 塊 VU9P的計算實例。16塊 VU9P是非常高的計算密度了,這是設(shè)計單卡雙芯片的第一個目的:通過提高計算密度,在同等計算單元下集成了更多的加速芯片,能夠有效降低單位計算力的成本,從成本大幅降低和單位實例的垂直計算力提升上,客戶可以雙重受益。

單卡雙芯片的兩個VU9P芯片通過PCIe 橋接入系統(tǒng),那么雙芯片之間的互相通信呢?是不是只能通過PCIe的總線來進(jìn)行呢,答案是否定的,除了FPGA Direct這種通過PCIe互相通信的能力之外,在阿里云的自研的板卡上也是有特殊考慮的。在兩個芯片之間,我們設(shè)計了一個高速互聯(lián)通道,使得兩個FPGA之間可以通過這個特殊的通道以高達(dá)600Gb/s的速率進(jìn)行通信,這個通信技術(shù)我們稱之為FPGA Link。要知道,現(xiàn)在的數(shù)據(jù)中心主流部署的接入交換機(jī)光口通信也只能達(dá)到100Gb/s的通信速率,更高的200Gb/s的交換機(jī)還在試部署中。

試想一下,無需額外的交換機(jī)和光口硬件,兩個FPGA芯片可以通過FPGA Link技術(shù)以超短時延通過6倍于主流光口通信的速率進(jìn)行通信,這個將會以極低的成本幫助用戶開啟大量新的FPGA加速應(yīng)用模式。比如,小規(guī)模的芯片仿真,需要兩個器件才能部署得下的情況,可以將整體仿真模塊拆解之后部署到兩個芯片上,兩個芯片之間的數(shù)據(jù)通路和同步信號通過高速通道互聯(lián);還有其他的應(yīng)用場景,需要把功能模塊部署到兩個FPGA芯片之上,而兩者之間需要大量的數(shù)據(jù)交換,比如視頻轉(zhuǎn)碼場景:把小規(guī)模但是模塊數(shù)目比較多的解碼單元、視頻處理單元部署到一個FPGA之上,把面積占用比較多的編碼單元放到另外一個FPGA上,編解碼模組之間通過高速互聯(lián)交換裸視頻流。這將大大改善部署的難度,以及極大的解耦兩個模塊之間的相互依賴和設(shè)計難度。以上舉了兩個例子,讀者一定能夠舉一反三地想到,其他需要流水線處理并需要大量數(shù)據(jù)交換的場景,阿里云的F3實例的雙芯片實例能夠為客戶提供最大的價值。

不少應(yīng)用場景對板載的DDR存儲還是有要求的。阿里云的F3實例,為每個FPGA搭配了客戶可見的64GB的DDR內(nèi)存,這64GB的DDR分成4個通道,分別連接到VU9P的3個硅單元上面,其中一個通道對應(yīng)的16GB DDR保留常駐,其余3個通道對應(yīng)的48GB存儲以可選的方式可被客戶邏輯加載使用。

目前,我們看到了雙芯片實例除了FPGA Direct技術(shù)和高達(dá)600Gb/s的FPGA Link高速互聯(lián)能力之外,另外值得一提的是:雙芯片的實例與其他的雙芯片實例板卡之間也可以通過400Gb/s的光口進(jìn)行互聯(lián),而且400Gb/s的以太協(xié)議驅(qū)動是通過Xilinx預(yù)置的MAC硬核來加速,不占用邏輯面積;通過以太或者自定義的輕量級通信協(xié)議,能夠在16芯片之間,以及更多的芯片之間搭建2維Mesh或者環(huán)形互聯(lián),進(jìn)一步擴(kuò)展多片互聯(lián)的使用模式和應(yīng)用場景。

最后,上一張圖,讓大家對上面做的硬件的技術(shù)解析有一個更具體的認(rèn)識:

F3邏輯結(jié)構(gòu)

F3邏輯結(jié)構(gòu),技術(shù)分析之前,先給大家上一幅邏輯架構(gòu)圖:

SHELL和ROLE概念

★SHELL:

Shell是FPGA的靜態(tài)區(qū)域,內(nèi)部包含用戶PCIe、管理PCIEe、板卡管理系統(tǒng)和一個DDR訪問通道。為了提高板卡的安全和穩(wěn)定性,用戶無權(quán)修改SHELL區(qū)域。

★ROLE:

我們在設(shè)計中提出了Role的概念,Role和Shell是類似的封裝。而Role跟Custom Logic一起在動態(tài)區(qū)域。Role的提出使我們可以更加輕量化Shell。我們通過Role實現(xiàn)了同一個Shell既可以支持OpenCL開發(fā),也可以支持RTL開發(fā);最后就是Role的再次抽象降低了用戶對于FPGA的開發(fā)門檻。我們提供基礎(chǔ)的Role,也允許用戶自行設(shè)計Role。我們希望更多第三方的設(shè)計者通過分享自己Role,使得FaaS平臺更加精彩。

ROLE內(nèi)部結(jié)構(gòu)簡介

Interconnect:該部分主要是提供給用戶四路DDR通道的訪問和USER_PCIe對四路DDR通路的訪問。 該模塊幫助用戶隔離了時鐘域,使用戶邏輯在同一個時鐘域上對4路DDR通道進(jìn)行訪問。

Inter chip interconnect: FPGA 單卡雙芯片間互聯(lián)通路;

Card interconnect: FPGA 卡間互聯(lián)通路;

Custom Logic:用戶自定義邏輯部分;

Custom Logic介紹

用戶邏輯是屬于Role的一部分,屬于動態(tài)加載區(qū)域。 為了方便用戶標(biāo)準(zhǔn)化使用,我們在RTL設(shè)計中使用了標(biāo)準(zhǔn)的AXI-4和AXI-LITE接口。

1.我們將詳細(xì)介紹用戶接口,其列表如下:

接口

Name

Direction

Clock Domain

Description

時鐘和復(fù)位

sys_alite_aclk

I

/

寄存器通路時鐘50Mhz

sys_alite_aresetn

I

usr_clk

I

用戶時鐘,300Mhz,該時鐘固定不可配置

usr_rstn

I

kernel_clk_300m

I

用戶時鐘,300Mhz,該時鐘固定可配置

kernel_clk_rstn

I

kernel2_clk_500m

I

用戶時鐘,500Mhz,該時鐘固定可配置

寄存器通路

AXI_LITE

sys_alite_aclk

axi4_alite接口,用戶寄存器傳輸,地址空間0x0~0x7fffff

DDR

AXI4

C0_sys_axi*

/

kernel_clk_300m

dimm0 數(shù)據(jù)交互訪問接口(base addr:0x0000_0000_0000_0000)

C1_sys_axi*

/

dimm0 數(shù)據(jù)交互訪問接口(base addr:0x0000_0004_0000_0000)

C2_sys_axi*

/

dimm0 數(shù)據(jù)交互訪問接口(base addr:0x0000_0008_0000_0000)

C3_sys_axi*

/

dimm0 數(shù)據(jù)交互訪問接口(base addr:0x0000_000c_0000_0000)

Dma

AXI4

Dma_axi_*

/

kernel_clk_300m

用戶邏輯直接dma訪問通路

Interrupt

usr_int_en

I

kernel_clk_300m

中斷使能

usr_int_req

I

中斷請求,最大支持16個中斷

usr_int_ack

O

中斷應(yīng)答

錯誤檢測

ddr_cal_done

I

kernel_clk_300m

dma_4k_r_err_flag

I

dma_4k_w_err_flag

I

注:板間互聯(lián),卡卡互聯(lián)接口邀測階段缺省不提供,需要特殊申請對外開放。

2.AXI-4 and AXI-Lite 限制

AxBURST

Only INCR burst is supported.

AxLOCK

Lock is not supported.

AxCACHE

Memory type is not supported

AxPROT

Protection type is not supported

AxQOS

Quality of Service is not supported

AxREGION

Region identifier is not supported

3. 正如我們在介紹Role中所述,用戶可以定制化Role操作。我們阿里云FaaS團(tuán)隊為了方便用戶更有效的使用平臺,多個Role版本正在發(fā)布中,敬請關(guān)注。降低用戶使用門檻,縮短開發(fā)時間,健全FPGA使用生態(tài)始終是我們的使命。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1654

    文章

    22273

    瀏覽量

    629916
  • 加速器
    +關(guān)注

    關(guān)注

    2

    文章

    835

    瀏覽量

    39707
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2192

    瀏覽量

    129832

原文標(biāo)題:如何將FPGA資源平民化?阿里工程師有了新突破

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    【PCIE725G】青翼凌云科技基于 PCIe x16 總線架構(gòu)的 JFM9VU9P FPGA 高性能數(shù)據(jù)預(yù)處理平臺(100%國產(chǎn)化)

    PCIE725G 是一款基于 PCIe x16 總線架構(gòu)的高性能 FMC 接口信號處理平臺,該平臺支持采用 16nm 工藝 JFM9VU9P FPGA作為主處理器。該板卡支持 1 個 FMC+
    的頭像 發(fā)表于 11-05 17:30 ?529次閱讀
    【PCIE725G】青翼凌云科技基于 PCIe x<b class='flag-5'>16</b> 總線架構(gòu)的 JFM<b class='flag-5'>9VU9P</b> FPGA 高性能數(shù)據(jù)預(yù)處理平臺(100%國產(chǎn)化)

    算力躍升!可嵌入整機(jī)的 6U VPX 異構(gòu)高性能射頻信號處理平臺 AXW23

    AXW23 身上實現(xiàn)了! AXW23是一個將?RFSoC?敏捷前端與?Virtex UltraScale+?的磅礴算力深度融合的?6U VPX?異構(gòu)射頻計算平臺。 先看架構(gòu) 雙芯協(xié)同
    的頭像 發(fā)表于 10-30 17:06 ?412次閱讀
    算力躍升!可嵌入整機(jī)的 6U VPX <b class='flag-5'>異構(gòu)</b>高性能射頻信號處理平臺 AXW23

    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P FPGA+ZYNQ SOC 超寬帶信號處理平臺

    VPX650 是一款基于 6U VPX 系統(tǒng)架構(gòu)的 VU13P FPGA + XC7Z100 SOC 超寬帶信號處理平臺,該平臺采用一片 XilinxVirtex UltraScal
    的頭像 發(fā)表于 10-16 10:48 ?264次閱讀
    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 <b class='flag-5'>VU13P</b> FPGA+ZYNQ SOC 超寬帶信號處理平臺

    fpga開發(fā)板 璞致 Kintex UltraScale Plus PZ-KU3P 與 PZ-KU5P核心板與開發(fā)板用戶手冊

    Xilinx Kintex UltraScale+系列FPGA器件采用FinFET工藝,具有120萬邏輯單元、UltraRAM、100G以太網(wǎng)MAC等資源,功耗比7系列降低60%。璞致電子開發(fā)
    的頭像 發(fā)表于 09-26 10:46 ?567次閱讀
    fpga開發(fā)板 璞致 Kintex <b class='flag-5'>UltraScale</b> Plus PZ-KU3<b class='flag-5'>P</b> 與 PZ-KU5<b class='flag-5'>P</b>核心板與開發(fā)板用戶手冊

    PCIe數(shù)據(jù)卡設(shè)計資料第611篇-基于VU9P的雙路5Gsps AD 雙路6Gsps DA PCIe數(shù)據(jù)卡

    PCIe數(shù)據(jù)卡, VU9P, VU9P板卡, VU9P處理板, VU9P核心板
    的頭像 發(fā)表于 09-19 09:36 ?332次閱讀
    PCIe數(shù)據(jù)卡設(shè)計資料第611篇-基于<b class='flag-5'>VU9P</b>的雙路5Gsps AD 雙路6Gsps DA PCIe數(shù)據(jù)卡

    【PZ-VU13P-KFB】——Virtex UltraScale + 架構(gòu)下的超高速信號處理標(biāo)桿,實現(xiàn)高性能系統(tǒng)的部署。

    璞致電子推出PZ-VU13P-KFB高端FPGA開發(fā)板,基于Xilinx Virtex UltraScale+ XCVU13P芯片,集成37
    的頭像 發(fā)表于 07-24 09:05 ?575次閱讀
    【PZ-<b class='flag-5'>VU13P</b>-KFB】——<b class='flag-5'>Virtex</b> <b class='flag-5'>UltraScale</b> + 架構(gòu)下的超高速信號處理標(biāo)桿,實現(xiàn)高性能系統(tǒng)的部署。

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計算標(biāo)桿

    璞致電子推出PZ-ZU15EG-KFB異構(gòu)計算開發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-R5F
    的頭像 發(fā)表于 07-22 09:47 ?673次閱讀
    【PZ-ZU15EG-KFB】——ZYNQ <b class='flag-5'>UltraScale</b> + <b class='flag-5'>異構(gòu)</b>架構(gòu)下的智能邊緣<b class='flag-5'>計算</b>標(biāo)桿

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的器件——SU10P
    的頭像 發(fā)表于 06-18 10:32 ?1982次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA 開始量產(chǎn)出貨

    能效提升3倍!異構(gòu)計算架構(gòu)讓AI跑得更快更省電

    電子發(fā)燒友網(wǎng)報道(文/李彎彎)異構(gòu)計算架構(gòu)通過集成多種不同類型的處理單元(如CPU、GPU、NPU、FPGA、DSP等),針對不同計算任務(wù)的特點(diǎn)進(jìn)行分工協(xié)作,從而在性能、能效和靈活性之間實現(xiàn)最優(yōu)平衡
    的頭像 發(fā)表于 05-25 01:55 ?3417次閱讀

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    。Ultrascale+采用16ns,有3個系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進(jìn),如時鐘資源與架構(gòu),本文將重點(diǎn)介紹Ultrascale
    的頭像 發(fā)表于 04-24 11:29 ?2036次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>Ultrascale</b>系列FPGA的時鐘資源與架構(gòu)解析

    AI 應(yīng)用場景全覆蓋!解碼超高端 VU+ FPGA 開發(fā)平臺 AXVU13F

    UltraScale+ XCVU13P16nm工藝)FPGA 芯片,但從原先最大支持 16G DDR4 SODIMM 內(nèi)存條插槽升級為最大支持 32G ,并且支持多達(dá) 4 個 FM
    的頭像 發(fā)表于 02-13 17:56 ?903次閱讀
    AI 應(yīng)用場景全覆蓋!解碼超高端 <b class='flag-5'>VU</b>+ FPGA 開發(fā)平臺 AXVU13F

    異構(gòu)計算的概念、核心、優(yōu)勢、挑戰(zhàn)及考慮因素

    異構(gòu)計算就像是一支由“多才多藝”處理器組成的團(tuán)隊,每個成員都有自己的強(qiáng)項和責(zé)任。 ? 什么是異構(gòu)計算????? “異構(gòu)計算”指的是在同一個計算平臺中,部署多種不同類型的處理單元(比如
    的頭像 發(fā)表于 01-13 11:43 ?1637次閱讀

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊.pdf》資料免費(fèi)下載
    發(fā)表于 12-30 14:37 ?3次下載

    ALINX 發(fā)布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 綜合開發(fā)平臺

    ALINX 正式發(fā)布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 綜合開發(fā)平臺?AXVU13P! 這款搭載 AMD 16nm 工藝 XCVU13
    的頭像 發(fā)表于 12-20 16:46 ?1316次閱讀
    ALINX 發(fā)布 AXVU13<b class='flag-5'>P</b>:AMD <b class='flag-5'>Virtex</b> <b class='flag-5'>UltraScale+</b> 高端 FPGA PCle 3.0 綜合開發(fā)平臺

    【一文看懂】什么是異構(gòu)計算?

    隨著人工智能、深度學(xué)習(xí)、大數(shù)據(jù)處理等技術(shù)的快速發(fā)展,計算需求的復(fù)雜性不斷提升。傳統(tǒng)的單一計算架構(gòu)已難以滿足高效處理復(fù)雜任務(wù)的要求,異構(gòu)計算因此應(yīng)運(yùn)而生,成為現(xiàn)代計算領(lǐng)域的一個重要方向。
    的頭像 發(fā)表于 12-04 01:06 ?3601次閱讀
    【一文看懂】什么是<b class='flag-5'>異構(gòu)計算</b>?