主板終結(jié)是一種最為常見的終結(jié)主板內(nèi)干擾信號的方法。 在每一條信號傳輸路徑的末端,都會安置一個終結(jié)電阻,它具備一定的阻值可以吸收反射回來的電子。但是DDR2 內(nèi)存的工作頻率偏高,這種主板終結(jié)的方法并不能有效的阻止干擾信號。若硬要采用主板終結(jié)的方法得到純凈的 DDR2 時鐘信號會花費巨額的制造成本。
ODT 是 On-Die Termination 的縮寫,其意思為內(nèi)部核心終結(jié)。從 DDR2 內(nèi)存開始內(nèi)部集成了終結(jié)電阻器,主板上的終結(jié)電路被移植到了內(nèi)存芯片中。在內(nèi)存芯片工作時系統(tǒng)會把終結(jié)電阻器屏蔽,而對于暫時不工作的內(nèi)存芯片則打開終結(jié)電阻器以減少信號的反射。由此DDR2 內(nèi)存控制器可以通過 ODT 同時管理所有內(nèi)存引腳的信號終結(jié)。并且阻抗值也可以有多種選擇。并且內(nèi)存控制器可以根據(jù)系統(tǒng)內(nèi)干擾信號的強度自動調(diào)整阻值的大小。
其實 ODT 技術的具體內(nèi)部構(gòu)造并不十分復雜。在內(nèi)存各種引腳與內(nèi)存模組的內(nèi)部緩沖器中間設有一個 EMRS 擴展模式寄存器,通過其內(nèi)部的一個控制引腳可以控制 ODT 的阻抗值,一旦 ODT 接到一個設置指令,它就會一直保持這個阻值狀態(tài)。直到接到另一個設置指令才會轉(zhuǎn)換到另一種阻值狀態(tài)。
整個 ODT 的設置和控制都要通過 EMRS 中那個控制引腳來完成。因此這個引腳的響應速度成為了 ODT 技術中的關鍵因素。ODT 工作時有兩種基本模式:斷電模式和其他模式。其中其他模式還包括激活模式和備用模式。 ODT 從工作到關閉所用的時差叫做 tAONPD 延遲,最少僅 2 個時鐘周期就可以完成,最多 5 個時鐘周期。
ODT 從關閉到工作所用的時差叫做tAOFPD 延遲,最少僅 2 個時鐘周期完成,最大需要五個時鐘周期。由于開啟和休眠的切換如此迅速,內(nèi)存可以在不影響性能的前提下充分的進行“休息”。ODT 技術的優(yōu)勢非常明顯。第一,去掉了主板上的終結(jié)電阻器等電器元件,這樣會大大降低主板的制造成本,并且也使主板的設計更加簡潔。第二,由于它可以迅速的開啟和關閉空閑的內(nèi)存芯片,在很大程度上減少了內(nèi)存閑置時的功率消耗。第三,芯片內(nèi)部終結(jié)也要比主板終結(jié)更及時有效,從而減少了內(nèi)存的延遲等待時間。這也使得進一步提高 DDR2 內(nèi)存的工作頻率成為可能。

DOT示意圖
在我們的電路設計中,按照 DDR3 的標準,在 ZQ 腳上是通過 240ohm,1%的電阻拉低來計算 ODT 阻抗的。如下圖。

原理圖設置示意圖
-
控制器
+關注
關注
114文章
17717瀏覽量
191376 -
電阻器
+關注
關注
22文章
4238瀏覽量
65138 -
內(nèi)存芯片
+關注
關注
0文章
128瀏覽量
22966
原文標題:什么是ODT(片內(nèi)核心終結(jié)),它是怎么工作的?
文章出處:【微信號:PCBTech,微信公眾號:EDA設計智匯館】歡迎添加關注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
壓印光刻技術是什么 它是如何工作的
DDR3的ODT功能只存在DQ,DQS和DM中,而這三個信號不存在多DRAM顆粒共用情況,有什么實際意義?
Q [17:0]和CQ輸出需要FPGA/ASIC端的ODT嗎?
淺析DDR3?ODT
動態(tài)ODT功能
請問虛擬儀器是什么?它是怎樣工作的?
關于ODT與驅(qū)動強度的相關知識介紹
ODT在手,DDR5布線可以任性走?
“ One STM instance (STM_7) is tied to Timestamp ”是什么意思,它是如何工作的?
介紹動態(tài)ODT模式
聊一聊ODT的幾種操作模式
什么是ODT,它是怎么工作的?
評論