同步時序設(shè)計時一下事項應(yīng)值得注意:
異步時鐘域的數(shù)據(jù)轉(zhuǎn)換。
組合邏輯電路的設(shè)計方法。
同步時序電路的時鐘設(shè)計。
同步時序電路的延遲。
同步時序電路的延遲最常用的設(shè)計方法是用分頻或者倍頻的時鐘或者同步計數(shù)器完成所需的延遲,對比較大的和特殊定時要求的延時,一般用高速時鐘產(chǎn)生一個計數(shù)器,根據(jù)計數(shù)產(chǎn)生延遲;對于比較小的延遲,可以用D觸發(fā)器打一下,這樣不僅可以使信號延時了一個時鐘周期,而且完成了信號與時鐘的初次同步。在輸入信號采樣和增加時序約束余量中使用。
另外,還有用行為級方法描述延遲,如“#5 a<=4’0101;”這種常用于仿真測試激勵,但是在電路綜合時會被忽略,并不能起到延遲作用。
Verilog 定義的reg型,不一定綜合成寄存器。在Verilog代碼中最常用的兩種數(shù)據(jù)類型是wire和reg型,一般來說,wire型指定的數(shù)據(jù)和網(wǎng)線通過組合邏輯實現(xiàn),而reg型指定的數(shù)據(jù)不一定就是用寄存器實現(xiàn)。
-
信號
+關(guān)注
關(guān)注
11文章
2871瀏覽量
79289 -
計數(shù)器
+關(guān)注
關(guān)注
32文章
2302瀏覽量
97191 -
同步時序
+關(guān)注
關(guān)注
0文章
12瀏覽量
7994
原文標題:同步時序設(shè)計時應(yīng)值得注意的事項
文章出處:【微信號:ALIFPGA,微信公眾號:FPGA極客空間】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
兩線制接近開關(guān)的幾大要素

請問電視機起振的幾大要素什么?電壓流程是什么順序呢?
哪幾大要點是眼部除皺后必須注意的呢
智能消防巡檢柜應(yīng)用的幾大要求
嵌入式系統(tǒng)設(shè)計時需要注意的技術(shù)要點和實現(xiàn)細節(jié)有哪些?
VPN選購幾大要點
LoRa天線電路設(shè)計四大要點

成功解決FPGA設(shè)計時序問題的三大要點

關(guān)于導(dǎo)熱絕緣片在動力電池應(yīng)用的幾大要點
LED驅(qū)動電源設(shè)計五大要點

評論