chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADC3910Dx/ADC3910Sx 技術(shù)文檔總結(jié)

科技綠洲 ? 2025-10-27 11:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ADC3910Dx 和 ADC3910Sx 是系列超低功耗 10 位 125MSPS 高速單通道和雙通道模數(shù)轉(zhuǎn)換器。高速控制環(huán)路受益于僅 1 個時鐘周期的短延遲。ADC 在 125Msps 時僅消耗 92mW,功耗隨較低采樣率而擴展。

該器件使用 DDR、HDDR、SDR 或串行 CMOS 接口輸出 +1.8V 至 +3.3V 的數(shù)據(jù),以滿足各種接收器要求。該器件使用具有可編程高低閾值、遲滯和事件計數(shù)器的數(shù)字比較器,通過每個通道的事件觸發(fā)中斷來實現(xiàn)模擬監(jiān)控功能。該器件是引腳對引腳兼容的 ADC 系列,具有 8 位和 10 位分辨率以及不同的速度等級。該器件采用 32 引腳 VQFN 封裝,支持 -40 至 +105°C 的工業(yè)溫度范圍。
*附件:adc3910d125.pdf

特性

  • 采樣率高達(dá) 125MSPS
  • 延遲:1 個時鐘周期
  • 低功耗(2 通道):
    • 125MSPS 時為 92mW
    • 25MSPS 時為 59mW
    • PD 模式下為 4mW
  • 小尺寸:32-VQFN (4mm x 4mm)
  • 單通道或雙通道ADC
  • 雙數(shù)字比較器
  • 參考:內(nèi)部或外部
  • 無遺漏代碼,±1 LSB INL
  • 緩沖、差分或單端輸入
  • 輸入帶寬:150MHz (3dB)
  • 1.8V單電源
    • 可選的 3.3VIO 功能
  • 工業(yè)溫度范圍:-40 至 105°C
  • 片上數(shù)字濾波器(可選)
    • 抽取 2、4、8、16
  • 并行(SDR、DDR)和串行CMOS接口
  • 頻譜性能 (fIN = 5MHz):
    • 信噪比:61dBFS
    • SFDR:65dBc

參數(shù)
image.png

方框圖

image.png

一、產(chǎn)品概述

ADC3910Dx(雙通道)與 ADC3910Sx(單通道)是德州儀器推出的10 位高速低功耗模數(shù)轉(zhuǎn)換器(ADC) 系列,核心優(yōu)勢在于低延遲(1 個時鐘周期)、寬采樣率范圍(25~125MSPS)及集成數(shù)字信號處理功能,專為工業(yè)高動態(tài)范圍場景設(shè)計,適用于無線電接收機、激光雷達(dá)(LiDAR)、低延遲控制回路、激光掃描儀、全球定位系統(tǒng)(GPS)及檢測設(shè)備,在保留高精度特性基礎(chǔ)上,通過集成數(shù)字下變頻器(DDC)、統(tǒng)計引擎等模塊,簡化系統(tǒng)設(shè)計并降低功耗。

二、核心特性

(一)高精度與高速性能

  • 分辨率與采樣率 :固定 10 位分辨率(可通過寄存器配置為 8 位),支持 25MSPS(ADC3910D025/S025)、65MSPS(ADC3910D065/S065)、125MSPS(ADC3910D125/S125)三檔采樣率,雙通道型號支持交織模式(FS=2×CLK,僅雙通道),采樣率翻倍;
  • 動態(tài)性能 :輸入頻率 5MHz 時,信噪比(SNR)典型值 60.6dBFS,無雜散動態(tài)范圍(SFDR)典型值 64dBc,總諧波失真(THD)典型值 - 63dBc,輸入帶寬 150MHz(-3dB),支持直流到高頻信號采樣;
  • 直流精度 :微分非線性(DNL)最大 2.1LSB,積分非線性(INL)最大 2.1LSB,增益誤差(外部基準(zhǔn))最大 ±0.2% FSR,溫度漂移(外部基準(zhǔn))-35ppm/°C,確保全溫域(-40~105°C)測量準(zhǔn)確性。

(二)低功耗與靈活供電

  • 功耗優(yōu)化 :雙通道 125MSPS 時功耗僅 97mW,25MSPS 時 59mW;單通道 125MSPS 時 80mW,25MSPS 時 41mW,全局掉電模式功耗僅 4mW,支持分模塊掉電(如關(guān)閉通道 B、參考源)進一步降低功耗;
  • 供電配置 :需雙電源供電,AVDD(模擬 / 核心供電)1.71.9V(典型 1.8V),IOVDD(數(shù)字接口供電)1.715.5V(支持 1.8V/3.3V 邏輯電平),電源序列無強制要求,簡化系統(tǒng)供電設(shè)計。

(三)集成數(shù)字信號處理功能

  1. 數(shù)字下變頻器(DDC)
    • 支持 2/4/8/16 倍實抽取,輸出數(shù)據(jù)率 = 采樣率 / 抽取因子(如 125MSPS 抽取 16 倍后輸出 7.8125MSPS),降低后端處理器帶寬需求;
    • 抽取濾波器阻帶抑制≥70dB,通帶帶寬約為采樣率的 8%(如 125MSPS 抽取 16 倍時通帶 3.125MHz),可放寬外部抗混疊濾波器設(shè)計要求。
  2. 數(shù)字比較器與告警
    • 雙獨立數(shù)字比較器,支持標(biāo)準(zhǔn)比較(閾值 ± 滯回)與斜率比較(相鄰采樣差值),閾值、滯回可編程(8~12 位精度);
    • ALERT 引腳可配置為過范圍告警、比較器閾值觸發(fā)或統(tǒng)計引擎窗口完成信號,支持事件 / 窗口觸發(fā)模式(窗口模式需連續(xù) N 次超限觸發(fā),N=1~8),避免抖動誤告警。
  3. 統(tǒng)計引擎
    • 實時計算采樣數(shù)據(jù)統(tǒng)計值:超閾值樣本計數(shù)(高于 / 低于閾值)、最大值 / 最小值、樣本和、樣本平方和(用于功率計算);
    • 支持 4 個連續(xù)窗口數(shù)據(jù)存儲(當(dāng)前窗口 N 及前 3 個窗口 N-1N-3),窗口大小 256256×21?樣本可調(diào),適用于信號趨勢分析與異常檢測。

(四)靈活的數(shù)字接口與低延遲

  • 接口模式 :支持并行 DDR(默認(rèn))、HDDR、SDR 及串行 CMOS 接口,數(shù)據(jù)格式可選二進制補碼(默認(rèn))或偏移二進制,輸出 lanes 可配置(2/4/8/16 lane),適配不同 FPGA / 處理器接口需求;
  • 低延遲特性 :低延遲模式(數(shù)字功能禁用)下,信號從輸入到數(shù)據(jù)輸出僅需 1 個時鐘周期,啟用數(shù)字功能(如抽取、比較器)時延遲增加(如抽取 16 倍時延遲 270 時鐘周期),滿足實時控制場景需求。

三、器件信息與電氣規(guī)格

(一)型號差異與封裝

型號系列通道數(shù)采樣率(MSPS)封裝工作溫度關(guān)鍵差異
ADC3910Dx雙通道25/65/12532 引腳 VQFN(4mm×4mm)-40~105°C支持交織模式,可關(guān)閉單通道降低功耗
ADC3910Sx單通道25/65/12532 引腳 VQFN(4mm×4mm)-40~105°C僅單通道工作,功耗比同采樣率 Dx 型號低約 20%

(二)熱學(xué)特性(32 引腳 VQFN)

熱參數(shù)單位
結(jié)到環(huán)境熱阻(RθJA)38.1°C/W
結(jié)到頂部外殼熱阻(RθJC (top))37.2°C/W
結(jié)到板熱阻(RθJB)17.9°C/W
結(jié)到頂部特征參數(shù)(ΨJT)1°C/W
結(jié)到板特征參數(shù)(ΨJB)17.9°C/W
結(jié)到底部外殼熱阻(RθJC (bottom))7.8°C/W

(三)核心電氣參數(shù)(TA=-40~105°C,AVDD=1.8V,VREF=1.2V)

參數(shù)ADC3910D125(雙通道,125MSPS)ADC3910S125(單通道,125MSPS)測試條件
AVDD 電流39~44mA25~28mA滿載,內(nèi)部基準(zhǔn)
IOVDD 電流15~18.5mA19~32mADDR 接口,5pF 負(fù)載
功耗(P_DIS)97mW80mWPVDD=3.3V,無抽取
SNR最小 57dBFS,典型 60.6dBFS最小 57dBFS,典型 60.6dBFSFIN=5MHz,AIN=-1dBFS
SFDR最小 57dBc,典型 64dBc最小 57dBc,典型 64dBcFIN=5MHz,AIN=-1dBFS
輸入滿量程(FS)1.9Vpp1.9Vpp差分輸入,共模電壓 1.25V
孔徑抖動(tA)500fs(典型)500fs(典型)方波時鐘,快邊沿

四、功能模塊詳解

(一)模擬輸入與時鐘模塊

  1. 輸入配置
    • 支持差分(默認(rèn))與單端輸入(需寄存器配置,SNR 降低 3dB),差分輸入推薦共模電壓 1.25V(由 VCM 引腳提供),單端輸入需將負(fù)端接 VCM;
    • 輸入電容 7pF(FIN=100kHz),輸入偏置電流 ±50nA(ADC 未轉(zhuǎn)換時),支持 AC/DC 耦合,DC 耦合需匹配輸入共模電壓,AC 耦合需串聯(lián)隔直電容(推薦 0.1μF)。
  2. 采樣時鐘
    • 單端時鐘輸入,頻率范圍 5~125MHz,占空比 45%~55%,推薦低抖動時鐘源(如 OCXO)以優(yōu)化動態(tài)性能;
    • 時鐘可 AC/DC 耦合,AC 耦合需外接電阻分壓使中心電壓 0.9V,DC 耦合中心電壓 0.9V,時鐘邊沿速率推薦 > 1V/ns,減少孔徑抖動影響。

(二)基準(zhǔn)電壓模塊

  • 參考源選擇 :默認(rèn)啟用內(nèi)部 1.2V 基準(zhǔn)(溫度系數(shù) 102ppm/°C),可通過 REF_EN 引腳或寄存器配置為外部 1.2V 基準(zhǔn)(推薦精度 ±1%),外部基準(zhǔn)需在 VREF 引腳并聯(lián) 10μF+0.1μF 濾波電容,且靠近引腳放置;
  • 基準(zhǔn)性能 :內(nèi)部基準(zhǔn)輸出噪聲 0.1~10Hz 帶寬內(nèi) 7.5μVpp,輸出阻抗 0.1Ω,負(fù)載調(diào)整率 4μV/mA,確保全負(fù)載范圍內(nèi)基準(zhǔn)穩(wěn)定。

(三)數(shù)字信號處理模塊

  1. 數(shù)字下變頻器(DDC)
    • 工作模式:實抽?。▋H支持實信號),抽取因子 2/4/8/16 可選,通過寄存器(DECIMATION,0xD4)啟用,抽取后輸出數(shù)據(jù)率降低,Nyquist 帶寬縮?。ㄈ绯槿?16 倍時 Nyquist 帶寬 = FS/32);
    • 數(shù)據(jù)選擇:可選擇 ADC 原始數(shù)據(jù)或 DDC 輸出數(shù)據(jù)用于比較器、統(tǒng)計引擎或輸出,支持通道 A/B 數(shù)據(jù)交叉選擇,適配多通道同步處理場景。
  2. 數(shù)字比較器
    • 比較模式:標(biāo)準(zhǔn)比較(基于閾值,支持滯回)與斜率比較(基于相鄰采樣差值,需關(guān)閉滯回),閾值范圍 04095(12 位),滯回 04095(12 位)可編程;
    • 告警配置:ALERT 引腳可配置為推挽 / 開漏輸出,告警觸發(fā)源包括過范圍、比較器閾值、統(tǒng)計窗口完成等,支持告警極性反轉(zhuǎn)與粘性告警(需手動清除)。
  3. 統(tǒng)計引擎
    • 數(shù)據(jù)統(tǒng)計:實時統(tǒng)計每個窗口內(nèi)樣本數(shù)(高于 / 低于閾值)、最大值 / 最小值、樣本和(28 位精度)、樣本平方和(40 位精度),支持 4 個窗口數(shù)據(jù)緩存;
    • 窗口配置:窗口大小 = 256×(1~21?)樣本,可選擇連續(xù)采集或單次采集(1SHOT 模式),適用于周期性信號分析與異常檢測。

(四)數(shù)字接口與控制

  1. 多接口模式
    • 并行模式 :支持 DDR(默認(rèn),雙沿采樣)、HDDR(通道 A/B 分 lane 輸出)、SDR(單沿采樣),數(shù)據(jù) lanes 12 路(D0~D11),DCLK 為數(shù)據(jù)時鐘,DCLK/FCLK 為反相時鐘或幀時鐘;
    • 串行模式 :支持 2/4/8/16 lane 串行 CMOS 輸出,序列化因子 2/4/8/16 可選,輸出數(shù)據(jù)率 = FS / 序列化因子,適配高速串行接口的 FPGA / 處理器;
    • 數(shù)據(jù)格式 :默認(rèn)二進制補碼,可通過寄存器(FORMAT_DIG,0x30A)配置為偏移二進制,輸出分辨率可配置為 8/10/12/16 位,適配不同后端處理需求。
  2. SPI 配置接口
    • 支持 20MHz SPI 時鐘,通過 SEN(片選,低有效)、SCLK(時鐘)、SDIO(數(shù)據(jù) I/O)配置寄存器,寄存器地址 15 位,數(shù)據(jù) 8 位,支持寄存器讀寫與軟件復(fù)位;
    • 關(guān)鍵配置寄存器:參考源選擇(DEV_CFG_4,0x30B)、抽取因子(DECIMATION,0xD4)、比較器閾值(COMP_THRESHOLD_HI/LO,0xC80xCF)、統(tǒng)計窗口大小(STATS_WINDOW_SIZE,0xA00xA3)。

五、典型應(yīng)用場景

(一)激光雷達(dá)(LiDAR)接收系統(tǒng)

  • 應(yīng)用架構(gòu) :激光發(fā)射信號經(jīng)目標(biāo)反射后,由光電二極管轉(zhuǎn)換為模擬電流,經(jīng)跨阻放大器TIA)放大為電壓信號,再經(jīng)抗混疊濾波器(低通,截止頻率 60MHz)輸入 ADC3910D125 雙通道 ADC,采樣率 125MSPS,通過 DDC 抽取 8 倍(輸出 15.625MSPS),降低 FPGA 處理帶寬;
  • 關(guān)鍵配置 :啟用雙通道交織模式(FS=250MSPS),提升距離分辨率;使用統(tǒng)計引擎實時監(jiān)測回波信號最大值 / 最小值,快速定位目標(biāo);比較器設(shè)置閾值檢測有效回波,觸發(fā) ALERT 引腳通知 FPGA 讀取數(shù)據(jù);
  • 性能優(yōu)化 :采用外部 1.2V 高精度基準(zhǔn)(如 REF5012),降低基準(zhǔn)噪聲影響;時鐘選用低抖動晶振(如 Si5351,抖動 < 100fs),確保 SNR≥60dBFS,滿足遠(yuǎn)距離目標(biāo)檢測需求。

(二)低延遲工業(yè)控制回路

  • 應(yīng)用架構(gòu)傳感器(如壓力、溫度)信號經(jīng)儀表放大器(IA)放大后,輸入 ADC3910S065 單通道 ADC(采樣率 65MSPS),低延遲模式(數(shù)字功能禁用)下 1 個時鐘周期輸出數(shù)據(jù),通過 SDR 接口傳輸至 MCU/FPGA,實現(xiàn)實時控制;
  • 關(guān)鍵配置 :禁用 DDC、比較器等數(shù)字功能,降低延遲;啟用窗口看門狗定時器(WDT),監(jiān)測 ADC 通信狀態(tài),避免數(shù)據(jù)丟失;電源采用 TPS7A4701 LDO(輸出噪聲 1.8μVrms),減少電源噪聲耦合;
  • 故障防護 :配置 ADC 過范圍告警(ALERT 引腳),當(dāng)輸入超量程時觸發(fā) MCU 中斷,切換至備用傳感器,確保控制回路可靠性。

六、設(shè)計指南

(一)電源與去耦

  • AVDD 設(shè)計 :模擬電源需低噪聲,推薦采用 “開關(guān)電源 + LDO” 架構(gòu)(如 TPS62821+TPS7A90),AVDD 引腳旁并聯(lián) 10μF 鉭電容 + 0.1μF 陶瓷電容(X7R 材質(zhì)),且距離引腳 < 5mm,抑制高頻噪聲;
  • IOVDD 設(shè)計數(shù)字電源可與其他數(shù)字器件共享,但需串聯(lián)磁珠(如 0603 封裝,100Ω@100MHz)隔離噪聲,IOVDD 引腳旁并聯(lián) 1μF+0.1μF 陶瓷電容,減少數(shù)字開關(guān)噪聲耦合;
  • 地平面設(shè)計 :模擬地(AGND)與數(shù)字地(DGND)單點連接(推薦在 AVDD LDO 處連接),熱焊盤(VQFN 底部)必須連接 AGND,且打 4 個 0.3mm 過孔(間距 1mm),增強散熱。

(二)PCB 布局要點

  1. 分區(qū)布局
    • 模擬部分(AIN0/AIN1、VREF、VCM)與數(shù)字部分(SPI、GPIO、數(shù)字輸出)分開布局,距離≥5mm,避免數(shù)字噪聲耦合;
    • 高功率器件(如 DC/DC、功率三極管)遠(yuǎn)離模擬引腳,熱敏器件(如基準(zhǔn)、ADC)遠(yuǎn)離發(fā)熱元件(如 LDO、LED),確保溫度測量準(zhǔn)確。
  2. 關(guān)鍵信號處理
    • 模擬輸入:采用差分布線(長度匹配誤差 < 1mm),布線寬度 0.2mm,遠(yuǎn)離時鐘線與數(shù)字線,輸入電容≤100pF(防止振蕩);
    • 時鐘信號:采用阻抗控制布線(50Ω),長度≤50mm,減少過孔(≤2 個),必要時串聯(lián) 50Ω 匹配電阻,靠近 ADC CLK 引腳;
    • 基準(zhǔn)引腳:VREF 引腳濾波電容靠近引腳放置,布線長度≤3mm,避免與數(shù)字線平行,減少噪聲耦合。

(三)初始化配置流程

  1. 上電后等待 POR 完成(<2ms),施加硬件復(fù)位(RESET 引腳高電平≥100ns),復(fù)位后等待 200,000 個時鐘周期(約 3.1μs@65MSPS),確保內(nèi)部校準(zhǔn)完成;
  2. 配置參考源:通過寄存器(DEV_CFG_4,0x30B)選擇內(nèi)部 / 外部基準(zhǔn),外部基準(zhǔn)需在 VREF 引腳并聯(lián)濾波電容;
  3. 配置 ADC 工作模式:設(shè)置采樣率(CLK_TIM_ADJ,0x304~0x305),雙通道可啟用交織模式(INTERLEAVE,0x84),配置輸入模式(差分 / 單端,DEV_CFG_4,0x30B);
  4. 配置數(shù)字功能(可選):啟用 DDC(DECIMATION,0xD4)設(shè)置抽取因子,配置比較器閾值(COMP_THRESHOLD_HI/LO,0xC8~0xCF),啟用統(tǒng)計引擎(STATS_ENABLE,0xA4)設(shè)置窗口大小;
  5. 配置數(shù)字接口:選擇接口模式(DDR/HDDR/SDR,INTERFACE_CFG_1,0x98),設(shè)置數(shù)據(jù)格式(二進制補碼 / 偏移二進制,F(xiàn)ORMAT_DIG,0x30A),啟用輸出(OEN 引腳低電平)。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6102

    瀏覽量

    241092
  • 接收器
    +關(guān)注

    關(guān)注

    15

    文章

    2603

    瀏覽量

    75781
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    742

    瀏覽量

    68277
  • 數(shù)字比較器
    +關(guān)注

    關(guān)注

    0

    文章

    21

    瀏覽量

    8311
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    關(guān)于stm32和AS3910的問題

    目前在制作以stm32做MCU,AS3910作讀卡芯片的一個系統(tǒng),所讀取的卡的類型為ISO15693類型的標(biāo)簽,遇到的問題是,在AS3910以透明模式下與標(biāo)簽進行通訊時,MCU怎樣才能獲取到標(biāo)簽回復(fù)的數(shù)據(jù)
    發(fā)表于 02-22 10:08

    ADM00425可以在多器件隔離系統(tǒng)中評估MCP3910雙通道ADC的性能

    ADM00425,評估板使用MCP3910 ADC實現(xiàn)16位MCU,可以在多器件隔離系統(tǒng)中評估MCP3910雙通道ADC的性能。它配有四個MCP39
    發(fā)表于 07-31 08:37

    用于16位MCU的MCP3910 ADC評估板的使用中文資料概述

    文檔介紹了如何使用用于16位MCU的MCP3910 ADC評估板作為開發(fā)工具在目標(biāo)板上仿真和調(diào)試固件。
    發(fā)表于 06-08 09:28 ?13次下載
    用于16位MCU的MCP<b class='flag-5'>3910</b> <b class='flag-5'>ADC</b>評估板的使用中文資料概述

    CAT-H3910-B128 CAT-H3910-B128 汽車連接器蓋帽

    電子發(fā)燒友網(wǎng)為你提供TE(ti)CAT-H3910-B128相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有CAT-H3910-B128的引腳圖、接線圖、封裝手冊、中文資料、英文資料,CAT-H3910-B128真值表,CAT-H
    發(fā)表于 12-08 07:00

    CAT-H3910-CH8172 CAT-H3910-CH8172 汽車連接器護套

    電子發(fā)燒友網(wǎng)為你提供TE(ti)CAT-H3910-CH8172相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有CAT-H3910-CH8172的引腳圖、接線圖、封裝手冊、中文資料、英文資料,CAT-H3910-CH8172真值表,CAT-H
    發(fā)表于 07-13 16:00

    CAT-H3910-RC1748 CAT-H3910-RC1748 汽車連接器蓋帽

    電子發(fā)燒友網(wǎng)為你提供TE(ti)CAT-H3910-RC1748相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有CAT-H3910-RC1748的引腳圖、接線圖、封裝手冊、中文資料、英文資料,CAT-H3910-RC1748真值表,CAT-H
    發(fā)表于 07-15 18:00

    CAT-H3910-PC1748 CAT-H3910-PC1748 汽車連接器蓋帽

    電子發(fā)燒友網(wǎng)為你提供TE(ti)CAT-H3910-PC1748相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有CAT-H3910-PC1748的引腳圖、接線圖、封裝手冊、中文資料、英文資料,CAT-H3910-PC1748真值表,CAT-H
    發(fā)表于 08-04 14:00

    節(jié)奏 R3910 參數(shù)

    節(jié)奏 R3910 參數(shù)
    發(fā)表于 11-15 20:29 ?0次下載
    節(jié)奏 R<b class='flag-5'>3910</b> 參數(shù)

    ADC3910DxADC3910Sx小型單通道和雙通道ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADC3910DxADC3910Sx小型單通道和雙通道ADC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-12 10:09 ?0次下載
    <b class='flag-5'>ADC3910Dx</b>和<b class='flag-5'>ADC3910Sx</b>小型單通道和雙通道<b class='flag-5'>ADC</b>數(shù)據(jù)表

    ADC3910D125評估模塊

    電子發(fā)燒友網(wǎng)站提供《ADC3910D125評估模塊.pdf》資料免費下載
    發(fā)表于 11-05 09:17 ?0次下載
    <b class='flag-5'>ADC3910</b>D125評估模塊

    Texas Instruments ADC3908Dx/ADC3908Sx 8位高速ADC數(shù)據(jù)手冊

    Texas Instruments ADC3908Dx/ADC3908Sx 8位高速模數(shù)轉(zhuǎn)換器(ADC)是一系列超低功耗8位125MSPS高速雙通道和單通道ADC。僅一個時鐘周期的短延
    的頭像 發(fā)表于 07-17 11:50 ?447次閱讀
    Texas Instruments <b class='flag-5'>ADC3908Dx</b>/<b class='flag-5'>ADC3908Sx</b> 8位高速<b class='flag-5'>ADC</b>數(shù)據(jù)手冊

    德州儀器ADC3910系列:高性能低功耗10位125MSPS ADC技術(shù)解析

    Texas Instruments ADC3910DxADC3910Sx 10位125MSPS模數(shù)轉(zhuǎn)換器 (ADC) 是一系列超低功耗10位125MSPS高速單通道和雙通道模數(shù)轉(zhuǎn)換器。僅一個時鐘
    的頭像 發(fā)表于 09-05 11:23 ?597次閱讀
    德州儀器<b class='flag-5'>ADC3910</b>系列:高性能低功耗10位125MSPS <b class='flag-5'>ADC</b><b class='flag-5'>技術(shù)</b>解析

    Texas Instruments ADC3910D125EVM評估模塊技術(shù)解析

    Texas Instruments ADC3910D125EVM ADC評估模塊(EVM)用于評估ADC3910D125系列高速模數(shù)轉(zhuǎn)換器(ADC)。
    的頭像 發(fā)表于 09-06 11:40 ?727次閱讀
    Texas Instruments <b class='flag-5'>ADC3910</b>D125EVM評估模塊<b class='flag-5'>技術(shù)</b>解析

    ADC3910 系列 10 位低延遲低功耗 ADC 技術(shù)文檔總結(jié)

    ADC3910DxADC3910Sx 是系列超低功耗 10 位 125MSPS 高速單通道和雙通道模數(shù)轉(zhuǎn)換器。高速控制環(huán)路受益于僅 1 個時鐘周期的短延遲。ADC在125Msps時僅消耗
    的頭像 發(fā)表于 10-24 14:21 ?339次閱讀
    <b class='flag-5'>ADC3910</b> 系列 10 位低延遲低功耗 <b class='flag-5'>ADC</b> <b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>

    ADC3910D065 10 位高速低功耗 ADC 技術(shù)文檔總結(jié)

    ADC3910DxADC3910Sx 是系列超低功耗 10 位 125MSPS 高速單通道和雙通道模數(shù)轉(zhuǎn)換器。高速控制環(huán)路受益于僅 1 個時鐘周期的短延遲。ADC在125Msps時僅消耗92mW,功耗隨較低采樣率而變化。
    的頭像 發(fā)表于 10-24 14:36 ?310次閱讀
    <b class='flag-5'>ADC3910</b>D065 10 位高速低功耗 <b class='flag-5'>ADC</b> <b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>