chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

影響SerDes架構發(fā)展的三大關鍵趨勢

新思科技 ? 來源:TechSugar ? 2025-11-07 10:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

以下文章來源于TechSugar

感謝TechSugar對新思科技的關注

半導體產業(yè)幾十年的發(fā)展歷程中,對更高性能、更低功耗與更緊湊設計的追求始終是驅動技術迭代的核心動力。如今,這些追求推動著制程工藝節(jié)點突破物理極限,正式邁入以2nm及以下工藝節(jié)點為標志的埃米級時代。

然而,曾支撐行業(yè)持續(xù)進步的三大關鍵縮放定律——摩爾定律(Moore's Law)、登納德縮放定律(Dennard Scaling)與阿姆達爾定律(Amdahl's Law),已逐漸逼近物理極限。短通道效應、漏電流和功率密度問題的疊加,讓芯片在性能提升與能效優(yōu)化上難以實現預期的突破,半導體行業(yè)的發(fā)展正面臨前所未有的瓶頸。

在此背景下,行業(yè)亟需跳出傳統(tǒng)技術路徑,探索新的技術架構與設計方法來破局,而SerDes(串行器/解串器)設計作為芯片間高速數據傳輸的核心環(huán)節(jié),其技術革新尤為關鍵。在人工智能AI)、高性能計算(HPC)以及下一代通信網絡等先進應用場景中,數據吞吐量呈指數級增長,對SerDes的傳輸速率、能效與可靠性提出了更高要求。

當前,FinFET向GAA(全環(huán)繞柵極)晶體管的技術過渡、背面供電網絡(BSPDN)的興起,以及3D IC技術的日趨成熟,成為影響SerDes架構演進的三大核心趨勢,它們共同推動著SerDes技術向更高性能、更低功耗、更優(yōu)集成度的方向發(fā)展。

影響SerDes架構發(fā)展的三大關鍵趨勢

01 | 從FinFET到GAA的過渡

FinFET(鰭式場效應晶體管)是目前主流的晶體管技術,通過獨特的三維結構,以三面包圍晶體管通道來改進對晶體管通道的控制,大幅改善電路控制并減少漏電流,并縮短晶體管的柵長。

而GAA FET則是一種更先進的三維結構,柵極完全包圍并包裹著每一個納米片/納米線溝道,將晶體管通道完全封閉在柵極上,從而提供更好的電氣控制性能。

GAA架構可以對通道提供更好的靜電控制,減少短通道效應和漏電流;GAA架構的柵極和通道之間表面積的增加,使得晶體管能夠承載更大的驅動電流,從而提高芯片性能;同時,設計人員還可以針對特定應用優(yōu)化GAA架構的柵極寬度,實現功耗和性能平衡。

43765882-ba23-11f0-8c8f-92fbcf53809c.png

▲圖1:從典型FinFET到GAA晶體管的演變

對于SerDes數字組件設計而言,GAA FET帶來的優(yōu)勢尤為顯著,能夠有效優(yōu)化其功耗、性能與面積(PPA)指標。在低功耗應用中,可采用較短的柵極寬度來最大限度地降低功耗;而在高性能系統(tǒng)中,則能通過較長的柵極寬度實現性能最大化。這些優(yōu)勢對于SerDes IP實現更高傳輸速率和更低延遲至關重要。

然而,GAA FET在為數字設計提供優(yōu)勢的同時,也給SerDes中的混合信號模擬元件(如I/O器件)帶來了諸多挑戰(zhàn)。

首先,I/O器件通常需要在較高的電壓(如1.2V或1.5V)下工作,這就需要更長的柵極長度和更厚的柵極電介質,而這種設計可能會導致器件的可靠性問題和性能下降。

其次,為了獲得理想的柵極尺寸,需采用濕法蝕刻與干法蝕刻工藝,這些工藝可能引發(fā)納米級形變,進而會對器件的可靠性產生不利影響。

此外,隨著溝道和柵極氧化層厚度的不斷變薄,薄體效應會逐漸凸顯,從而阻礙器件性能的發(fā)揮,這個問題在高壓應用中尤為突出。

02 | 背面供電網絡(BSPDN)

在高速SerDes IP設計中,電源效率與信號完整性是決定其實現所需數據傳輸速率的兩大關鍵指標。傳統(tǒng)的前端供電網絡(FSPDN)將電源和信號資源放置在芯片的同一側,這種設計在晶體管密度較低的工藝節(jié)點能夠滿足需求,但隨著埃米級時代晶體管密度的大幅提升,其局限性日益凸顯。

一方面,供電路徑的延長與復雜化導致電阻增加,引發(fā)明顯的紅外壓降,造成電源效率下降,影響SerDes的穩(wěn)定運行;另一方面,電源過孔與信號過孔的近距離排布會產生嚴重的耦合效應,導致串擾與信號干擾問題,大幅降低信號完整性,影響數據傳輸的準確性。

此外,隨著晶體管數量的持續(xù)增加,芯片正面用于電源與信號路由的空間愈發(fā)緊張,可擴展性不足的問題逐漸成為制約SerDes性能提升的重要因素。

背面供電網絡通過解耦電源和信號網絡,將電源軌轉移至芯片背面,有效解決了前端供電網絡的諸多痛點。在降低紅外壓降方面,電源軌從芯片正面移至背面后,供電路徑大幅縮短,電阻顯著降低,供電效率得到明顯;在提升功率密度上,背面供電網絡釋放了芯片正面大量的布線空間,使得設計人員能夠在芯片上集成更多的晶體管,提升芯片的功率密度;同時,電源網絡與信號網絡的分離,最大限度地減少了兩者之間的串擾與干擾,信號完整性得到顯著改善。

03 | 向3D集成轉變

傳統(tǒng)2D集成模式下,SerDes的所有模塊均集成在同一平面芯片上,這種設計在帶寬需求較低的場景下具有結構簡單、易于實現的優(yōu)勢。但隨著下游應用對帶寬需求的持續(xù)攀升,為了容納更多的功能模塊與傳輸通道,芯片面積不得不隨之擴大,這導致了互連延遲的上升與功耗的激增,不僅影響了SerDes的傳輸效率,還加劇了散熱壓力,成為制約SerDes性能進一步提升的重要瓶頸。

3D集成技術通過將多片芯片進行垂直堆疊,打破了2D集成的平面限制,為SerDes架構帶來了革命性的變革。設計人員可以根據SerDes不同模塊的功能特性與性能需求,將其拆分至不同的芯片層進行實現,這種分層設計不僅能夠大幅縮小芯片的整體面積,還能顯著縮短模塊之間的互連長度,從而降低互連延遲,提升數據傳輸速度。

43d1e76a-ba23-11f0-8c8f-92fbcf53809c.png

▲圖2:從2D到3.5D的多芯片和3D接口IP影響

在3D集成架構下,SerDes的數字組件與模擬組件均受到不同程度的影響。對于數字組件而言,互連長度的縮短不僅降低了信號傳輸的延遲,還減少了信號在傳輸過程中的能量損耗,顯著提升了電源效率,使得數字組件能夠以更低的功耗實現更高的運算性能。

而對于模擬組件,3D堆疊帶來的挑戰(zhàn)更為突出,芯片層之間的近距離排布容易引發(fā)耦合效應,同時垂直堆疊結構會導致熱量集中,散熱難度加大,這些問題都需要設計人員通過精細化的布局設計,以及散熱方案優(yōu)化,來保障模擬組件的信號完整性與穩(wěn)定運行。

設計技術協(xié)同優(yōu)化(DTCO),應對復雜挑戰(zhàn)的核心策略

隨著埃米級工藝節(jié)點的到來,疊加背面供電網絡與3D集成技術的應用,設計復雜性呈指數級增長。傳統(tǒng)的“先確定工藝、再進行設計”的線性流程,由于設計與工藝之間缺乏有效的協(xié)同,已無法滿足行業(yè)要求,設計工藝協(xié)同優(yōu)化(DTCO)應運而生。

DTCO通過打破設計與工藝之間的壁壘,建立起兩者之間的雙向反饋機制:一方面,根據SerDes的設計需求,推動工藝環(huán)節(jié)進行針對性的優(yōu)化,例如調整晶體管的參數、優(yōu)化布線工藝等;另一方面,工藝環(huán)節(jié)的技術參數與約束條件,又能及時指導設計環(huán)節(jié)進行調整,確保設計方案在實際工藝中具備可實現性,最終實現在PPA指標上的最優(yōu)平衡。

由于SerDes具有“數字-模擬-混合信號共存”的獨特特性,且其對供電穩(wěn)定性、散熱效率以及信號完整性的敏感度遠高于普通邏輯電路,因此針對SerDes應用的DTCO需要聚焦更為精準的策略。

在熱能和功率協(xié)同優(yōu)化方面,設計人員需要對SerDes的平面布局進行全面評估,最大限度地減少熱點區(qū)域的產生;同時,還需優(yōu)化硅通孔(TSV)的分布,實現更高效的熱管理。此外,需要結合不同應用場景下的實際需求,在功耗與性能之間找到最佳平衡點。

其次,在工藝開發(fā)的初期階段,設計團隊就應與代工廠展開緊密協(xié)作,通過聯合驗證確保IP設計方案與工藝節(jié)點的兼容性。同時,執(zhí)行可靠性檢查,包括靜態(tài)老化測試與動態(tài)老化測試等,全面評估SerDes在長期運行過程中的穩(wěn)定性與可靠性。

最后,迭代反饋機制在SerDes DTCO中同樣不可或缺。設計團隊需要根據代工廠提供的工藝模型反饋以及早期硅片測試的結果,持續(xù)對SerDes的設計方案進行優(yōu)化與完善。

新思廣泛IP產品組合,助力SerDes技術革新與行業(yè)轉型

SerDes設計的發(fā)展需要創(chuàng)新的解決方案和先進的設計方法,新思科技憑借其全面且領先的IP產品組合與技術服務,成為推動行業(yè)轉型的重要力量。

新思科技的IP產品矩陣涵蓋了從PCIe 6.0、PCIe 7.0到UALink、224G以太網等全系列高帶寬SerDes IP,同時還包括UCIe、HBM以及CXL等關鍵的高性能計算IP。這些IP產品不僅能夠滿足不同應用場景下對高速數據傳輸的需求,還能幫助客戶大幅縮短產品的研發(fā)周期,加快產品上市時間,同時通過經過充分驗證的IP設計,最大限度地降低客戶在芯片集成過程中的技術風險。

除了豐富的IP產品,新思科技還提供DTCO等先進的設計方法,幫助客戶應對埃米級時代工藝節(jié)點、背面供電網絡以及3D集成帶來的復雜挑戰(zhàn)。

針對SerDes設計的特殊性,新思科技的DTCO方案能夠為客戶提供從工藝優(yōu)化到設計調整的全流程支持,助力客戶實現SerDes在功耗、性能與面積上的最優(yōu)設計。

新思科技的一系列工具與技術的結合,為客戶提供了全方位的支持,助力行業(yè)在埃米級時代實現無縫轉型,同時滿足人工智能時代對芯片性能提出的全新需求。

結語

埃米級工藝時代的到來,標志著半導體行業(yè)正式進入了突破物理極限、探索技術新邊界的關鍵階段。三大傳統(tǒng)縮放定律的失效,雖然給行業(yè)發(fā)展帶來了挑戰(zhàn),但也催生了GAA晶體管、背面供電網絡、3D集成等一系列顛覆性技術,而這些技術的演進又深刻推動著如SerDes設計等領域的革新。

SerDes作為芯片間高速數據傳輸的核心,其性能的提升不僅是突破下游應用算力瓶頸的關鍵,更是支撐人工智能、高性能計算等新興領域發(fā)展的重要基礎。在這一過程中,DTCO成為連接工藝與設計的橋梁,有效解決了復雜技術疊加帶來的難題,而以新思科技為代表的企業(yè)通過提供先進的IP產品與設計工具,為行業(yè)的技術轉型提供了有力支撐。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    336

    文章

    29749

    瀏覽量

    255252
  • 晶體管
    +關注

    關注

    78

    文章

    10144

    瀏覽量

    145554
  • SerDes
    +關注

    關注

    7

    文章

    227

    瀏覽量

    36454
  • FinFET
    +關注

    關注

    12

    文章

    259

    瀏覽量

    91949

原文標題:半導體埃米級時代,SerDes技術破局的三大核心趨勢

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    詳解示波器的大關鍵指標

    這些問題,很可能是因為你沒有真正理解示波器的大關鍵指標:帶寬、采樣率和存儲深度。今天,我們就來徹底搞懂這個參數,讓你的調試工作事半功倍!
    的頭像 發(fā)表于 10-29 17:45 ?2635次閱讀
    詳解示波器的<b class='flag-5'>三</b><b class='flag-5'>大關鍵</b>指標

    未來電源架構發(fā)展趨勢

    的電源模塊齊備了DC-DC轉換器的項基本功能: 隔離、變壓和穩(wěn)壓,工程師可以把電源模塊置在系統(tǒng)電路板上,靠近負載供電。 分布式架構是由較粗糙的DC母線(一般為48V或300V)供電, 再由放置在系統(tǒng)電路板旁
    發(fā)表于 08-31 15:14

    3G終端的關鍵技術和發(fā)展趨勢

    智能終端的方向發(fā)展,在3G系統(tǒng)表現尤為突出。智能終端都對操作系統(tǒng)有一個明確的要求,那就是開放性和通用性。為了適應這種發(fā)展趨勢,大部分移動終端都已經具有多任務的開放式操作系統(tǒng)核心,有的甚至擁有
    發(fā)表于 03-26 08:49

    基于多媒體手機技術應用現狀及發(fā)展趨勢分析

      無線語音通信的普及和日益下降的語音ARPU值正推動無線運營商專注于數據收入模型和服務。向數據收入的轉移將符合無線行業(yè)的幾大關鍵發(fā)展趨勢,其中包括:  1. 開發(fā)移動性高附加值內容,包括移動音樂
    發(fā)表于 09-28 11:49

    新能源汽車電機驅動關鍵技術及發(fā)展趨勢

    `新能源汽車電機驅動關鍵技術及發(fā)展趨勢`
    發(fā)表于 05-12 10:34

    推動物聯網發(fā)展的十大關鍵技術

    業(yè)界為實現這一目標邁出了重要步驟,為2018年有可能成為物聯網真正起飛的一年鋪平了道路。以下是去年推動物聯網發(fā)展的十大關鍵技術。
    發(fā)表于 10-23 10:02

    Java語言學習的六大關鍵

    Java語言學習六大關鍵
    發(fā)表于 01-01 07:59

    蜂窩手機音頻架構的未來發(fā)展趨勢是什么

    蜂窩手機音頻架構的未來發(fā)展趨勢是什么
    發(fā)表于 06-08 06:31

    Gartner: 2010年及未來四大關鍵趨勢及預測

    Gartner: 2010年及未來四大關鍵趨勢及預測 Gartner公司20日在京發(fā)布2010年及未來IT技術趨勢預測。Gartner強調指出,隨著亞洲企業(yè)領航經濟
    發(fā)表于 01-25 09:33 ?766次閱讀

    NI_LabVIEW大關鍵技術提升測試速度與吞吐量

    NI LabVIEW大關鍵技術提升測試速度與吞吐量
    發(fā)表于 03-22 15:02 ?0次下載

    VR硬件發(fā)展大關鍵及頭戴式VR四大硬件指標的介紹

    VR 硬件發(fā)展大關鍵如下:高效能 GPU 提升畫面精致度與游戲舒適度 VR 對畫面運算和處理的要求極高,GPU 是 VR 設備中最關鍵的零部件,其運算能力優(yōu)劣對處理畫面的實時渲染有決
    發(fā)表于 09-14 10:58 ?18次下載

    對2017年VR/AR發(fā)展大關鍵詞的解析

    今年的 VR/AR 發(fā)展可以說既在情理之中,又是意料之外,總結起來就是大關鍵詞。
    的頭像 發(fā)表于 12-27 10:10 ?3814次閱讀

    決定SMT貼片質量好壞的大關鍵工序介紹

    SMT貼片加工生產線上,施加焊錫膏——貼裝元器件——回流焊接是SMT大關鍵工序。他們直接決定了整個SMT貼片的質量好壞。下面介紹一下SMT貼片的大關鍵工序。
    的頭像 發(fā)表于 11-15 10:51 ?6601次閱讀

    2020年云計算發(fā)展大關鍵詞,以及六大關鍵詞背后的重要趨勢

    中國信通院云計算與大數據研究所副所長栗蔚在會上正式發(fā)布并解讀白皮書,披露了中國信通院基于對云計算市場的長期觀察和研究,總結出的2020年云計算發(fā)展大關鍵詞,以及六大關鍵詞背后的重要趨勢
    的頭像 發(fā)表于 08-24 11:02 ?1w次閱讀
    2020年云計算<b class='flag-5'>發(fā)展</b>六<b class='flag-5'>大關鍵</b>詞,以及六<b class='flag-5'>大關鍵</b>詞背后的重要<b class='flag-5'>趨勢</b>

    鴻蒙系統(tǒng)大關鍵特征,成為鴻蒙優(yōu)勢所在

    與安卓系統(tǒng)相比,鴻蒙系統(tǒng)的大關鍵特征,成為其優(yōu)勢所在,甚至可能成為鴻蒙系統(tǒng)與安卓系統(tǒng)競爭的資本。
    的頭像 發(fā)表于 02-19 15:32 ?7198次閱讀