在 DC/DC 變換器(如 Buck 降壓、Boost 升壓電路)的應(yīng)用中,“輸入電壓(Vi)與輸出電壓(Vo)接近”(通常指 | Vi - Vo|<Vi×10%)是典型的 “臨界工況”。此時(shí)輸出電壓易出現(xiàn)紋波增大、波動(dòng)頻繁、控制精度下降等問(wèn)題,其本質(zhì)是 DC/DC 的 “PWM 控制邏輯”“電感能量平衡”“元件非理想特性” 三大核心環(huán)節(jié)的短板被放大,導(dǎo)致電壓調(diào)節(jié)能力失效。本文將從原理層面拆解問(wèn)題根源,結(jié)合拓?fù)鋵?shí)例(Buck/Boost)分析具體影響,并給出優(yōu)化方向。
一、核心矛盾:輸入輸出電壓接近時(shí),DC/DC 的 “調(diào)節(jié)余量” 被大幅壓縮
DC/DC 變換器的輸出電壓穩(wěn)定依賴 “PWM 信號(hào)調(diào)節(jié)占空比(D),進(jìn)而控制電感充放電能量”,其核心公式基于 “伏秒平衡”(電感導(dǎo)通階段的伏秒積 = 關(guān)斷階段的伏秒積),即:
Buck 降壓電路:Vo = Vi × D(D 為 MOS 管導(dǎo)通占空比,0<D<1)
Boost 升壓電路:Vo = Vi / (1 - D)(1 - D 為 MOS 管關(guān)斷占空比,0<1 - D<1)
當(dāng) Vi≈Vo 時(shí),占空比會(huì)進(jìn)入 “極端區(qū)間”——Buck 電路中 D≈1(導(dǎo)通時(shí)間接近開(kāi)關(guān)周期),Boost 電路中 1 - D≈1(關(guān)斷時(shí)間接近開(kāi)關(guān)周期)。此時(shí),PWM 對(duì)占空比的微小調(diào)整都會(huì)導(dǎo)致輸出電壓的劇烈波動(dòng),相當(dāng)于 “用精密扳手?jǐn)Q大間隙的螺絲”,調(diào)節(jié)精度自然下降。
二、四大核心原因:
輸入輸出電壓接近時(shí),DC/DC 的 “控制邏輯 - 能量轉(zhuǎn)換 - 元件特性 - 反饋?lái)憫?yīng)” 全鏈路都會(huì)出現(xiàn)問(wèn)題,具體可拆解為以下四點(diǎn):
1. PWM 控制的 “分辨率瓶頸”:占空比調(diào)節(jié)精度不足
PWM 信號(hào)的調(diào)節(jié)精度由 “控制器的時(shí)鐘頻率(f_clk)” 和 “開(kāi)關(guān)頻率(f_switch)” 決定,即 “占空比分辨率 = f_switch /f_clk”。當(dāng)占空比進(jìn)入極端區(qū)間(如 D≈0.9 或 D≈0.1)時(shí),這種分辨率不足的問(wèn)題會(huì)被無(wú)限放大。
實(shí)例:假設(shè)某 DC/DC 控制器的時(shí)鐘頻率 f_clk=100MHz,開(kāi)關(guān)頻率 f_switch=1MHz,占空比分辨率 = 1MHz/100MHz=0.01(即 1%)。
當(dāng) Vi=12V,Vo=10V(Vi 與 Vo 差距 2V)時(shí),Buck 電路需 D=10/12≈0.833,此時(shí) 1% 的分辨率對(duì)應(yīng) Vo 波動(dòng) = 12V×0.01=0.12V,在可接受范圍;
當(dāng) Vi=12V,Vo=11.5V(Vi 與 Vo 差距 0.5V)時(shí),需 D=11.5/12≈0.958,1% 的分辨率對(duì)應(yīng) Vo 波動(dòng) = 12V×0.01=0.12V,此時(shí) Vo 波動(dòng)占目標(biāo)值的比例從 1.2%(0.12/10)升至 1.04%(0.12/11.5),看似變化不大,但實(shí)際因占空比接近 1,開(kāi)關(guān)管導(dǎo)通時(shí)間已接近開(kāi)關(guān)周期(如 f_switch=1MHz 時(shí),開(kāi)關(guān)周期 Ts=1μs,D=0.958 對(duì)應(yīng)導(dǎo)通時(shí)間 ton=0.958μs),1% 的分辨率意味著 ton 的調(diào)整步長(zhǎng) = 0.01μs,如此短的時(shí)間內(nèi),開(kāi)關(guān)管可能無(wú)法完全導(dǎo)通 / 關(guān)斷,導(dǎo)致實(shí)際占空比與設(shè)定值偏差極大,最終 Vo 波動(dòng)遠(yuǎn)超理論值。
本質(zhì)問(wèn)題:PWM 控制器的 “數(shù)字量化誤差” 在極端占空比下被放大,相當(dāng)于 “用最小刻度 1mm 的尺子量 1cm 的物體,誤差僅 10%;量 1.1cm 的物體,誤差接近 9%”,精度自然下降。
2. 電感能量平衡難題:充放電電流波動(dòng)劇烈
電感是 DC/DC 的 “能量樞紐”,其充放電電流的穩(wěn)定性直接決定輸出電壓穩(wěn)定度。當(dāng) Vi≈Vo 時(shí),電感兩端的 “電壓差(ΔV=L×ΔI/Δt)” 極小,導(dǎo)致充放電電流波動(dòng)(ΔI)急劇增大,能量平衡難以維持。
(1)Buck 電路案例:電感放電時(shí)間過(guò)短,能量補(bǔ)充不足
Buck 電路中,電感充電階段(MOS 管導(dǎo)通)的電壓差 = Vi - Vo,放電階段(MOS 管關(guān)斷)的電壓差 = Vo(續(xù)流二極管導(dǎo)通時(shí),電感向負(fù)載放電,電壓近似為 Vo)。當(dāng) Vi≈Vo 時(shí),充電階段的電壓差(Vi - Vo)趨近于 0,根據(jù) ΔI=ΔV×Δt/L,相同導(dǎo)通時(shí)間(Δt)下,充電電流增長(zhǎng)幅度(ΔI_charge)極??;而放電階段的電壓差(Vo)不變,放電電流下降幅度(ΔI_discharge)不變,導(dǎo)致 “充電能量<放電能量”,電感電流出現(xiàn) “斷崖式下降”,輸出電容只能頻繁放電補(bǔ)充,最終 Vo 紋波增大。
(2)Boost 電路案例:電感充電時(shí)間過(guò)短,能量存儲(chǔ)不足
Boost 電路中,電感充電階段的電壓差 = Vi(MOS 管導(dǎo)通時(shí),電感兩端電壓近似為 Vi),放電階段的電壓差 = Vo - Vi(電感釋放能量與 Vi 疊加)。當(dāng) Vi≈Vo 時(shí),放電階段的電壓差(Vo - Vi)趨近于 0,放電電流下降幅度(ΔI_discharge)極?。欢潆婋A段的電壓差(Vi)不變,充電電流增長(zhǎng)幅度(ΔI_charge)不變,導(dǎo)致 “充電能量>放電能量”,電感電流持續(xù)累積,最終超過(guò)額定值,觸發(fā)過(guò)流保護(hù),或?qū)е螺敵鲭妷?“過(guò)沖”。
關(guān)鍵公式驗(yàn)證:以 Buck 電路為例,電感電流波動(dòng) ΔI= (Vi - Vo)×D×Ts / L。當(dāng) Vi≈Vo 時(shí),(Vi - Vo) 趨近于 0,但 D≈1,Ts=1/f_switch,此時(shí) ΔI 的理論值雖小,但實(shí)際中 “Vi - Vo” 的微小變化(如 Vi 波動(dòng) 5%)會(huì)導(dǎo)致 ΔI 大幅變化(如 5% 的 Vi 波動(dòng)可能引發(fā) 50% 的 ΔI 波動(dòng)),進(jìn)一步加劇輸出不穩(wěn)定。
3. 元件非理想特性:導(dǎo)通壓降 / 延遲的影響被放大
實(shí)際電路中,開(kāi)關(guān)管(MOS 管 / IGBT)、續(xù)流二極管等元件存在 “導(dǎo)通壓降(V_DS、V_F)” 和 “開(kāi)關(guān)延遲(t_on、t_off)”,這些特性在 Vi≈Vo 時(shí)會(huì)從 “可忽略的誤差” 變?yōu)?“主導(dǎo)輸出的關(guān)鍵因素”。
(1)導(dǎo)通壓降的 “抵消效應(yīng)”
Buck 電路:實(shí)際輸出電壓 Vo= (Vi - V_DS)×D - V_F×(1 - D)(V_DS 為 MOS 管導(dǎo)通壓降,V_F 為二極管正向壓降)。當(dāng) Vi≈Vo 且 D≈1 時(shí),(1 - D)≈0,Vo≈(Vi - V_DS)×D。若 Vi=12V,V_DS=0.5V,D=0.95,此時(shí) Vo≈(12-0.5)×0.95≈10.925V,而目標(biāo) Vo=11.5V,偏差達(dá) 0.575V,占目標(biāo)值的 5%,遠(yuǎn)超正常工況(Vi=12V、Vo=10V 時(shí),偏差通常<1%)。
Boost 電路:實(shí)際輸出電壓 Vo= (Vi - V_DS) / (1 - D) - V_F。當(dāng) Vi≈Vo 且 (1 - D)≈0 時(shí),(Vi - V_DS) 被極小的 (1 - D) 放大,若 V_DS=0.5V,(1 - D)=0.05,此時(shí) Vo≈(12-0.5)/0.05 - 0.7≈229.3V,遠(yuǎn)高于目標(biāo) Vo=12.5V,直接導(dǎo)致輸出過(guò)壓。
(2)開(kāi)關(guān)延遲的 “占空比偏差”
開(kāi)關(guān)管的導(dǎo)通延遲(t_on)和關(guān)斷延遲(t_off)會(huì)導(dǎo)致 “實(shí)際占空比” 與 “設(shè)定占空比” 偏差。當(dāng)開(kāi)關(guān)周期 Ts 極短(如高頻 DC/DC 的 Ts=1μs),t_on/t_off(通常為 10-100ns)占 Ts 的比例會(huì)從 “1%-10%” 升至 “10%-100%”(當(dāng) D≈1 時(shí),ton=D×Ts≈Ts,t_on 占 ton 的比例 = 10ns/1μs=1%,看似不大,但實(shí)際會(huì)導(dǎo)致電感充電時(shí)間縮短 1%,在 Vi≈Vo 時(shí),這 1% 的時(shí)間偏差足以讓 Vo 下降 0.1V 以上)。
4. 反饋環(huán)路響應(yīng)不足:無(wú)法及時(shí)修正電壓波動(dòng)
DC/DC 的輸出穩(wěn)定依賴 “反饋環(huán)路”—— 采樣電阻監(jiān)測(cè) Vo,誤差放大器對(duì)比 Vo 與基準(zhǔn)電壓(V_ref),再調(diào)整 PWM 占空比。當(dāng) Vi≈Vo 時(shí),Vo 的波動(dòng)幅度變?。ㄈ鐝?1V 波動(dòng)變?yōu)?0.2V 波動(dòng)),但反饋環(huán)路的 “帶寬(Bandwidth)” 和 “相位裕量(Phase Margin)” 無(wú)法適配這種 “小信號(hào)波動(dòng)”,導(dǎo)致響應(yīng)滯后。
帶寬不足:反饋環(huán)路的帶寬決定了其能響應(yīng)的電壓波動(dòng)頻率。當(dāng) Vi≈Vo 時(shí),Vo 的波動(dòng)頻率通常接近開(kāi)關(guān)頻率(因電感電流波動(dòng)加劇),若環(huán)路帶寬低于開(kāi)關(guān)頻率的 1/5(如開(kāi)關(guān)頻率 1MHz,帶寬<200kHz),則無(wú)法及時(shí)采樣到 Vo 的波動(dòng),調(diào)整指令滯后,形成 “越調(diào)越偏” 的惡性循環(huán)。
相位裕量不足:相位裕量決定了環(huán)路的穩(wěn)定性。當(dāng)占空比進(jìn)入極端區(qū)間,DC/DC 的 “功率級(jí)增益” 會(huì)下降(如 Buck 電路功率級(jí)增益 = Vo/(Vi - Vo),Vi≈Vo 時(shí)增益趨近于無(wú)窮大),導(dǎo)致環(huán)路相位裕量減?。ㄈ鐝?45° 降至 20° 以下),容易引發(fā)振蕩,使 Vo 出現(xiàn)周期性波動(dòng)。
三、不同拓?fù)涞木唧w問(wèn)題:Buck 與 Boost 的差異化
雖然核心原因一致,但 Buck(降壓)和 Boost(升壓)電路在 Vi≈Vo 時(shí)的具體表現(xiàn)存在差異,需針對(duì)性分析:
| 拓?fù)漕愋?/th> | 占空比區(qū)間 | 核心問(wèn)題 | 輸出表現(xiàn) |
|---|---|---|---|
| Buck 電路 | D≈1(導(dǎo)通時(shí)間接近 Ts) | 電感充電能量不足,放電時(shí)間過(guò)短;MOS 管導(dǎo)通壓降抵消 Vi,實(shí)際 Vo 低于目標(biāo)值 | 輸出紋波增大(>50mV),負(fù)載變化時(shí) Vo 驟降 |
| Boost 電路 | 1-D≈1(關(guān)斷時(shí)間接近 Ts) | 電感放電能量不足,充電能量累積;MOS 管關(guān)斷延遲導(dǎo)致實(shí)際占空比偏大,Vo 過(guò)沖 | 輸出電壓過(guò)沖(>10%),易觸發(fā)過(guò)流保護(hù) |
四、解決方案:
要解決 Vi≈Vo 時(shí)的輸出不穩(wěn)定問(wèn)題,需從 “提升控制精度、優(yōu)化電感參數(shù)、選用低損耗元件、增強(qiáng)反饋?lái)憫?yīng)” 四個(gè)維度入手:
1. 提升 PWM 控制精度:高分辨率控制器 + 自適應(yīng)開(kāi)關(guān)頻率
選用高時(shí)鐘頻率控制器:如將 f_clk 從 100MHz 提升至 500MHz,占空比分辨率從 1% 降至 0.2%,減少數(shù)字量化誤差;
自適應(yīng)開(kāi)關(guān)頻率:當(dāng) Vi≈Vo 時(shí),自動(dòng)降低開(kāi)關(guān)頻率(如從 1MHz 降至 200kHz),延長(zhǎng)開(kāi)關(guān)周期 Ts,增大占空比調(diào)整步長(zhǎng)的 “絕對(duì)時(shí)間”(如 D=0.95 時(shí),Ts=5μs,ton=4.75μs,0.2% 分辨率對(duì)應(yīng) ton 調(diào)整步長(zhǎng) = 10ns,相對(duì)誤差從 0.21% 降至 0.02%)。
2. 優(yōu)化電感參數(shù):平衡電流波動(dòng)與儲(chǔ)能能力
Buck 電路:選用低感量、高飽和電流電感(如 L 從 10μH 降至 2μH),根據(jù) ΔI= (Vi - Vo)×D×Ts/L,低感量可增大 ΔI 的理論值,避免電流 “斷崖式下降”;
Boost 電路:選用高感量、低直流電阻(DCR)電感(如 L 從 2μH 升至 10μH),增大儲(chǔ)能能力,避免充電能量過(guò)度累積。
3. 選用低損耗元件:降低非理想特性的影響
開(kāi)關(guān)管:選用低導(dǎo)通壓降(V_DS<0.1V)、快開(kāi)關(guān)速度(t_on/t_off<10ns)的 MOS 管(如 GaN 氮化鎵器件,比傳統(tǒng) Si MOS 管損耗低 50%);
續(xù)流二極管:選用肖特基二極管(V_F<0.3V)或同步整流 MOS 管(替代二極管,V_DS<0.1V),減少正向壓降的抵消效應(yīng)。
4. 增強(qiáng)反饋環(huán)路響應(yīng):寬帶寬 + 高相位裕量設(shè)計(jì)
提升環(huán)路帶寬:通過(guò)優(yōu)化誤差放大器的補(bǔ)償網(wǎng)絡(luò)(如采用 Type III 補(bǔ)償),將帶寬提升至開(kāi)關(guān)頻率的 1/3(如 1MHz 開(kāi)關(guān)頻率對(duì)應(yīng) 300kHz 帶寬),確保能及時(shí)響應(yīng) Vo 波動(dòng);
優(yōu)化相位裕量:通過(guò)增加 “極點(diǎn) - 零點(diǎn)補(bǔ)償”,將相位裕量維持在 45°-60°,避免環(huán)路振蕩,尤其在占空比極端區(qū)間需額外增加 “負(fù)載電流前饋”,提前預(yù)判負(fù)載變化,減少調(diào)整滯后。
五、總結(jié)
輸入與輸出電壓接近時(shí),DC/DC 輸出不穩(wěn)定的本質(zhì)是 “調(diào)節(jié)精度需求超過(guò)了系統(tǒng)能力上限”——PWM 控制的分辨率、電感的能量轉(zhuǎn)換效率、元件的非理想特性、反饋環(huán)路的響應(yīng)速度,在極端占空比下均無(wú)法滿足 “微小電壓差的精準(zhǔn)調(diào)節(jié)” 需求。
在實(shí)際工程中,需避免讓 DC/DC 長(zhǎng)期工作在 Vi≈Vo 的臨界工況(如通過(guò)串聯(lián) / 并聯(lián)電池調(diào)整 Vi,或選用寬電壓范圍的負(fù)載);若無(wú)法避免,則需通過(guò) “高分辨率控制器 + 低損耗元件 + 優(yōu)化環(huán)路” 的組合方案,平衡精度與穩(wěn)定性。這一問(wèn)題也揭示了 DC/DC 設(shè)計(jì)的核心邏輯:沒(méi)有完美的拓?fù)洌挥羞m配工況的最優(yōu)解。
審核編輯 黃宇
-
PWM
+關(guān)注
關(guān)注
116文章
5842瀏覽量
223657 -
變換器
+關(guān)注
關(guān)注
17文章
2158瀏覽量
112030
發(fā)布評(píng)論請(qǐng)先 登錄
DC/DC 與 AC/DC:技術(shù)原理、應(yīng)用場(chǎng)景及優(yōu)劣勢(shì)全解析
基于SiLM6880CB-DG DC-DC降壓變換器:寬壓輸入與高效轉(zhuǎn)換的優(yōu)勢(shì)解析
MC34063是一單片雙極型集成電路,專用 于DC-DC變換器控制部分
JGN8-M18-OP接近開(kāi)關(guān)信號(hào)不穩(wěn)定怎么辦
辰達(dá)MOSFET在DC-DC變換器中的關(guān)鍵作用與優(yōu)化策略
工廠電壓不穩(wěn)定,選 380V 交流穩(wěn)壓器看這里!
DC-DC電源模塊產(chǎn)生高壓輸出的兩種電路解析
無(wú)橋PFC變換器綜述
DC- DC 變換器控制電路
低降電壓變換器的作用,降低變壓器輸出電壓的方法
信號(hào)線電壓不穩(wěn)定原因分析
變頻器輸出出現(xiàn)不穩(wěn)定現(xiàn)象原因及維修

輸入與輸出電壓接近時(shí),DC/DC 變換器輸出不穩(wěn)定的原因與技術(shù)解析
評(píng)論