chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

上拉電阻的作用原理

工程師 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2018-08-30 18:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上拉電阻

上拉電阻,就是將不確定的信號(hào)通過(guò)一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用。上拉電阻一般是一端接電源,一端接芯片管腳的電路中的電阻,下拉電阻一般是指一端接芯片管腳一端接地的電阻。上拉就是將不確定的信號(hào)通過(guò)一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用。下拉同理。也是將不確定的信號(hào)通過(guò)一個(gè)電阻鉗位在低電平。

上拉電阻的作用

1、當(dāng)TTL電路驅(qū)動(dòng)CMOS電路時(shí),如果電路輸出的高電平低于CMOS電路的最低高電平(一般為3.5伏), 這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門電路必須使用上拉電阻,以提高輸出的高電平值。

3、為增強(qiáng)輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。

4、在CMOS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。

5、芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限,增強(qiáng)抗干擾能力。

6、提高總線的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。

7、長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上、下拉電阻是電阻匹配,有效的抑制反射波干擾。

上拉電阻的原理

數(shù)字電路通電初期,由于輸出狀態(tài)的高電平及低電平具有不確定性,為了能夠讓電路狀態(tài)正確,所以需要上拉或下拉電阻,將不確定的電路狀態(tài)穩(wěn)定下來(lái)。

上拉電阻就是就是將電阻接在該電源的狀態(tài)口即可,簡(jiǎn)單的講就是將高的電壓加到該點(diǎn),該店的電位即升高即可。而下拉電阻則是講電阻接到負(fù)極上,也有數(shù)字接地的情況。當(dāng)輸入端口信號(hào)因?yàn)殡娐沸问降牟煌兓?,該變化?huì)反饋到輸出口,從而輸出口獲取一個(gè)狀態(tài),本來(lái)應(yīng)該完成的任務(wù),但是輸入口此時(shí)無(wú)信號(hào),而輸出端卻依然是該狀態(tài)。

上拉電阻的作用原理

上拉電阻典型電阻電路分享

上拉電阻的作用原理

圖2-119所示是上拉電阻電路。這是數(shù)字電路中的反相器,當(dāng)反相器輸入端Ui沒(méi)有輸入低電平時(shí),上拉電阻R1可以使反相器輸入端穩(wěn)定地處于高電平狀態(tài),防止了可能出現(xiàn)的低電平干擾使反相器出現(xiàn)誤動(dòng)作。

如果沒(méi)有上拉電阻R1,反相器輸入端懸空,外界的低電平干擾很容易從輸入端加入到反相器中,從而引起反相器朝輸出高電平方向翻轉(zhuǎn)的誤動(dòng)作。

在接入上拉電阻R1后,電源電壓為+5V時(shí),上拉電阻R1一般取值在4.7~10千歐之間,上拉電阻R1使輸入端為高電平狀態(tài),沒(méi)有足夠的低電平觸發(fā),反相器不會(huì)翻轉(zhuǎn),達(dá)到抗干擾的目的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電阻
    +關(guān)注

    關(guān)注

    88

    文章

    5700

    瀏覽量

    177027
  • 上拉電阻
    +關(guān)注

    關(guān)注

    5

    文章

    366

    瀏覽量

    31456
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    請(qǐng)問(wèn)STM32新出的芯片USB還需要電阻嗎?

    我記得F103的USB需要個(gè)電阻,STM32新出的芯片USB還需要電阻嗎?例如H5系列
    發(fā)表于 07-18 06:40

    CYW5557x 的內(nèi)部/下拉電阻值是多少?

    CYW5557x 的內(nèi)部/下拉電阻值是多少? 我想知道的值是帶引腳(GPIO_1 和 GPIO_12)的電阻值, 以及其他 GPIO
    發(fā)表于 07-17 07:03

    用STM32F407的IO去驅(qū)動(dòng)5V的外部電阻,請(qǐng)問(wèn)VDD_FT的電壓范圍是多少?

    目前想用STM32F407的IO去驅(qū)動(dòng)5V的外部電阻,看手冊(cè)5V容忍的VDD_FT且有保護(hù)二極管。 請(qǐng)問(wèn)VDD_FT的電壓范圍是多少? 開漏輸出時(shí),PA8口的
    發(fā)表于 07-10 06:03

    CYBT-343026-01與主機(jī)MCU連接時(shí),I2S或UART接口是否需要電阻?

    CYBT-343026-01 與主機(jī) MCU 連接時(shí),I2S 或 UART 接口是否需要電阻?
    發(fā)表于 07-02 08:05

    電路設(shè)計(jì)基礎(chǔ):電阻、下拉電阻分析

    電阻、下拉電阻在電子元器件間中,并不存在上電阻和下拉
    的頭像 發(fā)表于 05-22 11:45 ?1221次閱讀
    電路設(shè)計(jì)基礎(chǔ):<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>、下拉<b class='flag-5'>電阻</b>分析

    嵌入式硬件雜談:推挽、開漏、高阻態(tài)、電阻

    對(duì)于嵌入式硬件這個(gè)龐大的知識(shí)體系而言,太多離散的知識(shí)點(diǎn)很容易疏漏,因此對(duì)于這些容易忘記甚至不明白的知識(shí)點(diǎn)做成一個(gè)梳理,供大家參考以及學(xué)習(xí),本文主要針對(duì)推挽、開漏、高阻態(tài)、電阻這些知識(shí)點(diǎn)的學(xué)習(xí)
    的頭像 發(fā)表于 04-17 19:31 ?1464次閱讀
    嵌入式硬件雜談:推挽、開漏、高阻態(tài)、<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>

    一次性說(shuō)清電阻和下拉電阻

    在電子元件領(lǐng)域,電阻與下拉電阻并非獨(dú)立的物理實(shí)體,而是依據(jù)電阻在不同電路場(chǎng)景中的功能定義。它們的本質(zhì)仍是普通
    的頭像 發(fā)表于 04-03 19:34 ?1067次閱讀
    一次性說(shuō)清<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>

    電阻在電路中的作用匯總

    電阻在提高總線的抗電磁干擾能力方面起到關(guān)鍵作用。當(dāng)管腳懸空時(shí),總線容易受到外界電磁干擾的影響。通過(guò)接上電子,可以有效地減少這種干擾。
    發(fā)表于 02-07 15:53

    電阻的工作原理詳解

    在電子電路中,電阻起著非常重要的作用,其工作原理基于基本的電學(xué)定律,主要用于在特定的電路場(chǎng)景下將信號(hào)電平拉高。 首先,需要了解電路中的電平概念。在數(shù)字電路中,信號(hào)電平通常分為高電平
    的頭像 發(fā)表于 02-05 17:40 ?1166次閱讀

    電阻阻值怎么選擇

    在電子電路設(shè)計(jì)中,電阻是一種常用的元件,它的阻值選擇至關(guān)重要,需要綜合考慮多個(gè)因素來(lái)確定合適的阻值。 一、功耗因素 功耗是選擇
    的頭像 發(fā)表于 02-05 17:25 ?1085次閱讀

    如何選擇I2C總線電阻

    I2C總線是一種廣泛使用的串行通信協(xié)議,它允許多個(gè)設(shè)備通過(guò)兩條線(數(shù)據(jù)線SDA和時(shí)鐘線SCL)進(jìn)行通信。為了確保數(shù)據(jù)信號(hào)的穩(wěn)定性和減少反射,I2C總線的數(shù)據(jù)線SDA和時(shí)鐘線SCL都需要適當(dāng)?shù)?b class='flag-5'>上電阻
    的頭像 發(fā)表于 01-17 15:43 ?896次閱讀

    I2C總線上電阻阻值如何確定?

    時(shí)一直保持高電平狀態(tài),稱為電阻??偩€的電阻各有不同
    的頭像 發(fā)表于 12-27 11:34 ?2167次閱讀
    I2C總線上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>阻值如何確定?

    SN74AVCH8T245的pin2引腳DIR Datasheet要求其至VCCA,其電阻取值是多少?

    嗎?如果此芯片用于JTAG,有推薦的TI ESD器件嗎? 2:SN74AVCH8T245 的pin 2引腳DIR Datasheet要求其至VCCA,其
    發(fā)表于 12-04 07:50

    I2C總線為什么要接上電阻

    I2C為什么要接上電阻?因?yàn)樗情_漏輸出。 為什么是開漏輸出? I2C協(xié)議支持多個(gè)主設(shè)備與多個(gè)從設(shè)備在一條總線上,如果不用開漏輸出,而用推挽輸出,會(huì)出現(xiàn)主設(shè)備之間短路的情況。所以總線一般會(huì)使用開漏
    的頭像 發(fā)表于 11-20 10:07 ?1511次閱讀
    I2C總線為什么要接上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>

    上下拉電阻的使用方法

    電阻是把一個(gè)信號(hào)通過(guò)一個(gè)電阻接到電源(Vcc),下拉電阻是一個(gè)信號(hào)通過(guò)一個(gè)電阻接到地(GND
    的頭像 發(fā)表于 11-07 10:22 ?2823次閱讀
    上下拉<b class='flag-5'>電阻</b>的使用方法