chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用RAM模塊與FPGA器件實(shí)現(xiàn)短幀數(shù)字通信系統(tǒng)設(shè)計(jì)

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-05-23 08:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 引 言

通信技術(shù)的發(fā)展,對(duì)于系統(tǒng)可靠性的要求不斷提高,特別在移動(dòng)通信領(lǐng)域,數(shù)字信號(hào)的傳輸過程常會(huì)伴隨有各類的干擾源,從而使得信號(hào)產(chǎn)生失真,影響通信質(zhì)量。糾錯(cuò)編碼技術(shù)可以糾正信道中的隨機(jī)干擾產(chǎn)生的數(shù)字信息序列的隨機(jī)錯(cuò)誤。但是,僅利用糾錯(cuò)編碼技術(shù),對(duì)于傳輸過程中的突發(fā)性干擾,需要借助于很長的碼字,這樣會(huì)增加編譯碼器的復(fù)雜性,同時(shí)也會(huì)產(chǎn)生較大的時(shí)延。

交織技術(shù)作為一項(xiàng)改善通信系統(tǒng)性能的方式,將數(shù)據(jù)按照一定的規(guī)則打亂,把原先聚集成片的誤碼分散,使得突發(fā)性錯(cuò)誤轉(zhuǎn)化為隨機(jī)性錯(cuò)誤,這樣,糾錯(cuò)后的誤碼個(gè)數(shù)則在糾錯(cuò)碼的糾錯(cuò)范圍內(nèi),接收端就可以用較短的碼字進(jìn)行糾錯(cuò)。

2 交織器的性能分析

2.1 交織器類型的選擇原則

常用的交織器主要有3種:矩陣分組式、偽隨機(jī)式和半偽隨機(jī)式。

矩陣分組式交織器,由于序列較短的偽隨機(jī)數(shù)之間的相關(guān)特性較大,對(duì)于實(shí)時(shí)性要求高、信息幀較短的通信系統(tǒng),性能優(yōu)于偽隨機(jī)和半偽隨機(jī)式交織器。

隨著信息幀長度的增加,交織長度也相應(yīng)增長,此時(shí)若采用矩陣分組交織器,交織前后信息序列的不動(dòng)點(diǎn)增多,偽隨機(jī)數(shù)產(chǎn)生更加均勻,交織前后的序列相關(guān)性減小,所以對(duì)于譯碼精度要求較高的通信系統(tǒng),應(yīng)采用隨機(jī)交織器。半偽隨機(jī)交織方式則為折衷的方案。

2.2 矩陣分組交織原理

分組交織器的結(jié)構(gòu)較為簡單,他是一個(gè)m×n的矩陣。他按行的順序?qū)懭氪鎯?chǔ)器,再按列的順序讀出。根據(jù)讀出方式的不同,分組交織器可分為兩種不同的類型:A型分組交織器和B型分組交織器。按行寫入,按列的先后順序逐列讀出,稱為A型交織器;按行寫入,按列的倒序讀出,即從最后一列向第一列讀出,而對(duì)于每一列則是按照從最后一行向第一行的順序讀出,稱為B型交織器。

如圖1所示,假設(shè)信息比特的輸入順序是:d11,d12,…,d1n,d21,d22,…,d2n,…,dm1,dm2,…,dmn。對(duì)于A型分組交織器,讀出順序?yàn)椋篸11,d21,…,dm1,d12,d22,…,dm2,…,d1n,d2n,…,dmn;對(duì)于B型分組交織器,讀出順序?yàn)椋篸mn,…,d2n,d1n,…,dm2,…,d22,d12,dm1,…,d2l,d11。

對(duì)于任何長度l≤m的突發(fā)錯(cuò)誤經(jīng)交織后成為至少被n-1位隔開的一些單個(gè)獨(dú)立差錯(cuò)。

3 交織器的設(shè)計(jì)

本節(jié)針對(duì)CDMA2000的話音標(biāo)準(zhǔn)速率為9.6 kb/s,相應(yīng)每幀數(shù)據(jù)長度為192 b。給出了用可編程邏輯器件來實(shí)現(xiàn)A型分組比特交織器。采用的軟件開發(fā)環(huán)境是Max+PlusⅡ,采用自頂向下(Top-Down)的設(shè)計(jì)方法。

采用RAM模塊與FPGA器件實(shí)現(xiàn)短幀數(shù)字通信系統(tǒng)設(shè)計(jì)

3.1 交織形式的選擇

交織形式的選擇應(yīng)保證傳輸?shù)臄?shù)字序列在交織前后不動(dòng)點(diǎn)最少,并且相關(guān)性最小。CDMA2000中每幀的數(shù)據(jù)長度分別為192 b,每幀大約為20 ms。那么可選用的交織長度只能與此大致相當(dāng)。文獻(xiàn)計(jì)算比較了12×16,13×15,14×14三種交織型式,如表1所示。分析可知,我們的設(shè)計(jì)應(yīng)采用12組碼字進(jìn)行交織,每組16 b碼長,交織長度為192 b。

采用RAM模塊與FPGA器件實(shí)現(xiàn)短幀數(shù)字通信系統(tǒng)設(shè)計(jì)

3.2 整體設(shè)計(jì)

本設(shè)計(jì)以RAM塊作為主體模塊,交織器的實(shí)現(xiàn)主要由3部分組成:地址產(chǎn)生模塊、控制模塊和作為交織數(shù)據(jù)存儲(chǔ)的交織寄存器模塊。

為了保證對(duì)于傳輸數(shù)據(jù)序列交織的連續(xù)性,選取了2片RAM塊用來進(jìn)行交織存儲(chǔ)。采用乒乓的工作方式,如此反復(fù)循環(huán),在保證傳輸實(shí)時(shí)性的條件下,就完成了數(shù)據(jù)的交織。

圖2示出了具體的交織器的實(shí)現(xiàn)原理框圖。該系統(tǒng)有6個(gè)輸入信號(hào),分別為輸入數(shù)據(jù)時(shí)鐘信號(hào)(DatainCLK),系統(tǒng)工作允許信號(hào)(en),系統(tǒng)清零信號(hào)(sclr),輸出數(shù)據(jù)時(shí)鐘信號(hào)(Dataout CLK),輸出數(shù)據(jù)允許信號(hào)(Dataout en)和待交織信息序列。該系統(tǒng)有一個(gè)輸出信號(hào),為交織后的信息序列。

采用RAM模塊與FPGA器件實(shí)現(xiàn)短幀數(shù)字通信系統(tǒng)設(shè)計(jì)

3.3 讀寫地址產(chǎn)生模塊

圖3給出了應(yīng)用Max+PlusⅡ軟件對(duì)交織器讀/寫地址產(chǎn)生器進(jìn)行設(shè)計(jì)的具體的電路連接圖。

采用RAM模塊與FPGA器件實(shí)現(xiàn)短幀數(shù)字通信系統(tǒng)設(shè)計(jì)

圖4給出了選用Max+PlusⅡ軟件菜單命令File/Create Default Symbol,生成的讀/寫地址產(chǎn)生器的邏輯符號(hào)。這樣該讀/寫地址產(chǎn)生器就可以像其他邏輯符號(hào)一樣,在圖形設(shè)計(jì)文件中任意調(diào)用。該邏輯符號(hào)的輸出除了8位讀/寫地址外,還有一個(gè)進(jìn)位信號(hào)CAR。該進(jìn)位信號(hào)供控制模塊產(chǎn)生控制信號(hào)使用。

采用RAM模塊與FPGA器件實(shí)現(xiàn)短幀數(shù)字通信系統(tǒng)設(shè)計(jì)

3.4 交織器的整體電路

圖5給出了應(yīng)用Max+PlusⅡ軟件實(shí)現(xiàn)的交織器設(shè)計(jì)的整體邏輯原理圖。

3個(gè)二選一的選擇器。其中有2個(gè)選擇器在控制信號(hào)的作用下分別完成對(duì)2片RAM讀/寫地址的選擇,因?yàn)?片RAM的讀寫順序正好相反,所以應(yīng)對(duì)控制信號(hào)進(jìn)行相應(yīng)的取非操作。另一個(gè)選擇器完成對(duì)2片RAM輸出數(shù)據(jù)進(jìn)行選擇,選擇器的最終輸出數(shù)據(jù)作為交織后的數(shù)據(jù)。由于數(shù)據(jù)在存入和讀出RAM時(shí)引入了一個(gè)半周期的延時(shí),所以應(yīng)用了2個(gè)D觸發(fā)器dffc2來消除使能信號(hào)與時(shí)鐘之間的延時(shí)。數(shù)據(jù)輸出端的D觸發(fā)器mdff是為了消除輸出信號(hào)的毛刺而設(shè)計(jì)的。

根據(jù)系統(tǒng)的工作原理,設(shè)計(jì)出控制時(shí)序,進(jìn)行仿真的結(jié)果如圖6所示。

系統(tǒng)仿真時(shí)輸入交織器的串行碼組為0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1交替序列,由A型分組交織器的工作原理可知,得到的交織后的輸出數(shù)據(jù)為O,1交替的序列。該波形仿真結(jié)果表明交織器正常工作。從圖6中可以看出,該交織器從待交織數(shù)據(jù)輸入到交織后輸出有7.79μs的延時(shí)存在。圖中在7.79μs以前,輸出的數(shù)據(jù)為0是因?yàn)镽AM塊中的初始數(shù)據(jù)為O。

采用RAM模塊與FPGA器件實(shí)現(xiàn)短幀數(shù)字通信系統(tǒng)設(shè)計(jì)

3.5 解交織器的設(shè)計(jì)

解交織是交織的逆過程,這決定了解交織器和交織器對(duì)于交織數(shù)據(jù)在交織矩陣中的讀/寫順序正好相反。在解交織器的設(shè)計(jì)中.改動(dòng)的部分只是在2片RAM的讀/寫選擇信號(hào)前分別加了一個(gè)非門。從而可以完成解交織數(shù)據(jù)按交織地址寫入,按順序地址讀出,進(jìn)而完成解交織過程,恢復(fù)出原始數(shù)字信息序列。

4 結(jié) 語

短幀數(shù)字通信系統(tǒng)適合采用矩陣式分組交織,本文以CDMA2000語音傳輸標(biāo)準(zhǔn)下短幀為例,給出了具體的12×16的A型分組比特交織器和解交織器。在實(shí)際中,該設(shè)計(jì)方案在不增加系統(tǒng)復(fù)雜度的情況下,只需對(duì)相應(yīng)的模塊進(jìn)行修改,很容易實(shí)現(xiàn)交織深度和形式的改動(dòng),具有重要的參考價(jià)值。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618682
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9353

    瀏覽量

    377687
  • 移動(dòng)通信
    +關(guān)注

    關(guān)注

    10

    文章

    2690

    瀏覽量

    71035
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于fpga數(shù)字通信系統(tǒng)數(shù)字復(fù)接器建模與設(shè)計(jì)

    基于fpga數(shù)字通信系統(tǒng)數(shù)字復(fù)接器建模與設(shè)計(jì)
    發(fā)表于 04-15 21:58

    基于DSP和FPGA的高速串行通信系統(tǒng)設(shè)計(jì)

    基于DSP和FPGA的高速串行通信系統(tǒng)設(shè)計(jì)
    發(fā)表于 03-16 15:47

    模擬通信系統(tǒng)數(shù)字通信系統(tǒng)

    和傳輸、組成數(shù)字多路通信(系統(tǒng))、組成數(shù)字網(wǎng)等,數(shù)字化技術(shù)有助于通信設(shè)備 小型化、微型化、抗干擾
    發(fā)表于 09-29 10:53

    怎么在Matlab中實(shí)現(xiàn)數(shù)字通信FPGA硬件設(shè)計(jì)?

    System Generator for DSP的特點(diǎn)是什么?如何使用System Generator for DSP實(shí)現(xiàn)系統(tǒng)級(jí)建模?怎么在Matlab中實(shí)現(xiàn)數(shù)字通信
    發(fā)表于 04-29 06:20

    采用MATLAB的FHSS通信系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

    采用MATLAB的FHSS通信系統(tǒng)設(shè)計(jì)實(shí)現(xiàn) 本文利用MATLAB高級(jí)程序設(shè)計(jì)語言實(shí)現(xiàn)了FHSS通信
    發(fā)表于 02-23 09:30 ?56次下載

    基于CPLD的幀交織器設(shè)計(jì)實(shí)現(xiàn)

    幀數(shù)字通信系統(tǒng)適合采用矩陣式分組交織,本文以CDMA2000 語音傳輸標(biāo)準(zhǔn)下幀為例,給出了具體的1216 的A 型分組比特交織器和解交織
    發(fā)表于 05-14 15:28 ?27次下載
    基于CPLD的<b class='flag-5'>短</b>幀交織器設(shè)計(jì)<b class='flag-5'>實(shí)現(xiàn)</b>

    基于CPLD FPGA數(shù)字通信系統(tǒng)建模與設(shè)計(jì)

    本書主要介紹了基于cpld/fpga數(shù)字通信系統(tǒng)的設(shè)計(jì)原理與建模方法。從通信系統(tǒng)的組成、eda概述及建模的概念開始(第1~2章),圍繞
    發(fā)表于 09-13 15:29 ?140次下載
    基于CPLD <b class='flag-5'>FPGA</b>的<b class='flag-5'>數(shù)字通信</b><b class='flag-5'>系統(tǒng)</b>建模與設(shè)計(jì)

    verilog通信系統(tǒng)設(shè)計(jì)

    verilog通信系統(tǒng)設(shè)計(jì),利用FPGA實(shí)現(xiàn)通信系統(tǒng)設(shè)計(jì)。
    發(fā)表于 05-31 16:08 ?17次下載

    FPGA和Si4463的跳頻語音通信系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

    FPGA和Si4463的跳頻語音通信系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)
    發(fā)表于 08-31 11:05 ?15次下載
    <b class='flag-5'>FPGA</b>和Si4463的跳頻語音<b class='flag-5'>通信系統(tǒng)設(shè)計(jì)</b>與<b class='flag-5'>實(shí)現(xiàn)</b>

    CPLD_FPGA數(shù)字通信系統(tǒng)建模與設(shè)計(jì)

    CPLD_FPGA數(shù)字通信系統(tǒng)建模與設(shè)計(jì)
    發(fā)表于 09-04 11:10 ?14次下載
    CPLD_<b class='flag-5'>FPGA</b>的<b class='flag-5'>數(shù)字通信</b><b class='flag-5'>系統(tǒng)</b>建模與設(shè)計(jì)

    基于FPGA的無線通信系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

    基于FPGA的無線通信系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)
    發(fā)表于 06-16 09:59 ?46次下載

    數(shù)字通信的優(yōu)點(diǎn)有哪些 數(shù)字通信系統(tǒng)的組成

    數(shù)字通信是一種數(shù)字信號(hào)在通信系統(tǒng)中傳輸?shù)倪^程,數(shù)字信號(hào)通常是經(jīng)過抽樣、量化和編碼后形成的二進(jìn)制序列。數(shù)字
    發(fā)表于 05-09 17:17 ?6363次閱讀

    數(shù)字通信和模擬通信的區(qū)別

    實(shí)現(xiàn)保密通信和計(jì)算機(jī)管理。不足之處是占用的信道頻帶較寬。模擬通信抗干擾能力弱。   2、系統(tǒng)不同:模擬通信
    發(fā)表于 05-10 09:31 ?1.3w次閱讀

    數(shù)字通信的利與弊 數(shù)字通信系統(tǒng)作用

    的誤碼率。   靈活性:數(shù)字通信可以通過軟件升級(jí)等方式,實(shí)現(xiàn)功能的擴(kuò)展和升級(jí),從而提高了系統(tǒng)的靈活性。   互聯(lián)性:數(shù)字通信可以通過互聯(lián)網(wǎng)等方式,
    發(fā)表于 05-10 16:08 ?6457次閱讀

    基于MATLAB的通信系統(tǒng)設(shè)計(jì)

    通信系統(tǒng)設(shè)計(jì)領(lǐng)域,MATLAB作為一款強(qiáng)大的數(shù)學(xué)計(jì)算與仿真軟件,廣泛應(yīng)用于信號(hào)處理、通信系統(tǒng)建模與仿真等方面。本文將詳細(xì)介紹一個(gè)基于MATLAB的通信系統(tǒng)設(shè)計(jì)方案,包括
    的頭像 發(fā)表于 07-18 15:52 ?2662次閱讀