深入解析DS90CR216A/DS90CR286A LVDS接收器:特性、應用與設(shè)計要點
在高速數(shù)據(jù)傳輸?shù)念I(lǐng)域中,LVDS(低電壓差分信號)技術(shù)憑借其低功耗、高抗干擾能力和高速傳輸?shù)奶匦?,成為了眾多應用場景下的理想選擇。德州儀器(TI)推出的DS90CR216A和DS90CR286A系列LVDS接收器,在視頻顯示、汽車信息娛樂等領(lǐng)域展現(xiàn)出了卓越的性能。今天,我們就來深入了解一下這兩款器件的特性、應用以及設(shè)計要點。
文件下載:ds90cr286a.pdf
一、產(chǎn)品概述
DS90CR286A和DS90CR286A - Q1能夠?qū)⑺膫€LVDS數(shù)據(jù)流轉(zhuǎn)換為并行的28位LVCMOS數(shù)據(jù),而DS90CR216A則可將三個LVDS數(shù)據(jù)流轉(zhuǎn)換為并行的21位LVCMOS數(shù)據(jù)。這些接收器內(nèi)部集成了PLL(鎖相環(huán)),可鎖定20至66 MHz的輸入LVDS時鐘,確保在接收器時鐘輸出的上升沿對輸出的LVCMOS數(shù)據(jù)進行穩(wěn)定采樣。此外,它們還具備PWR DWN引腳,可在無有效輸入數(shù)據(jù)時將設(shè)備置于低功耗模式。
二、產(chǎn)品特性亮點
2.1 性能卓越
- 寬時鐘頻率支持:支持20至66 MHz的移位時鐘,能夠適應不同的應用場景和數(shù)據(jù)傳輸速率要求。
- 低功耗設(shè)計:在66 MHz的最壞情況下,接收器功耗小于270 mW(典型值),且在電源關(guān)閉模式下功耗小于200 μW(最大值),有效降低了系統(tǒng)的整體功耗。
- 高ESD防護:ESD額定值大于7 kV(HBM)和700 V(EIAJ),增強了器件的可靠性和抗靜電能力,減少了因靜電放電而損壞的風險。
- 50%占空比輸出時鐘:接收器輸出時鐘的占空比為50%,為后續(xù)電路提供了穩(wěn)定的時鐘信號,有利于數(shù)據(jù)的準確采樣和處理。
2.2 設(shè)計優(yōu)勢
- 無需外部PLL組件:內(nèi)部PLL無需外部組件,簡化了電路設(shè)計,降低了設(shè)計成本和電路板空間。
- 兼容LVDS標準:與TIA/EIA - 644 LVDS標準兼容,保證了與其他LVDS設(shè)備的良好互操作性。
- 多種封裝選擇:提供低外形的56引腳或48引腳DGG(TSSOP)封裝,可根據(jù)不同的應用需求進行靈活選擇。
2.3 環(huán)境適應性
支持 - 40°C至85°C的工作溫度范圍,并且有汽車級Q等級可供選擇(AEC - Q100 Grade 3合格),能夠適應各種惡劣的工作環(huán)境,滿足汽車等特殊應用的要求。
三、廣泛的應用場景
3.1 視頻顯示
在各類視頻顯示設(shè)備中,如液晶顯示器、數(shù)字電視等,DS90CR216A和DS90CR286A可有效解決高速并行LVCMOS接口在傳輸數(shù)據(jù)時面臨的EMI(電磁干擾)和電纜尺寸問題,實現(xiàn)高效、穩(wěn)定的視頻數(shù)據(jù)傳輸。
3.2 汽車信息娛樂
汽車內(nèi)部的信息娛樂系統(tǒng)對數(shù)據(jù)傳輸?shù)目煽啃院头€(wěn)定性要求極高。這兩款接收器憑借其低功耗、高抗干擾能力和寬溫度范圍適應性,能夠在汽車復雜的電磁環(huán)境中可靠工作,為駕駛員和乘客提供清晰、流暢的多媒體體驗。
3.3 工業(yè)打印與成像
在工業(yè)打印機和成像設(shè)備中,高速、準確的數(shù)據(jù)傳輸是保證打印質(zhì)量和成像效果的關(guān)鍵。DS90CR216A和DS90CR286A能夠滿足這些設(shè)備對數(shù)據(jù)傳輸速率和精度的要求,確保圖像和文字的準確打印和顯示。
3.4 數(shù)字視頻傳輸
在數(shù)字視頻監(jiān)控、視頻會議等系統(tǒng)中,需要將高清視頻數(shù)據(jù)快速、準確地傳輸?shù)斤@示終端。這兩款接收器能夠支持高分辨率視頻數(shù)據(jù)的傳輸,為用戶提供高質(zhì)量的視頻圖像。
3.5 機器視覺
機器視覺系統(tǒng)需要實時處理大量的圖像數(shù)據(jù),對數(shù)據(jù)傳輸?shù)乃俣群头€(wěn)定性要求苛刻。DS90CR216A和DS90CR286A的高性能特點能夠保證機器視覺系統(tǒng)準確、高效地工作。
四、關(guān)鍵設(shè)計要點
4.1 電源設(shè)計
- 電源去耦:為確保電源穩(wěn)定,減少電源噪聲對器件性能的影響,建議在每個VCC和接地平面之間使用三個并聯(lián)的去耦電容(多層陶瓷表面貼裝型),電容值分別為0.1 μF、0.01 μF和0.001 μF,優(yōu)先選擇0402尺寸的電容。
- 電源布線:設(shè)計時應采用寬的電源和接地走線,并確保每個電容都有獨立的過孔連接到接地平面。如果電路板空間有限,應優(yōu)先對PLL的VCC進行濾波和去耦,其次是LVDS的VCC引腳,最后是邏輯VCC引腳。
4.2 布局設(shè)計
- 信號完整性:在高速設(shè)計中,信號完整性至關(guān)重要。要確保差分對走線緊密耦合,以消除其他信號的干擾,并充分利用差分信號的共模噪聲抵消效果。
- 走線長度匹配:對于給定的差分對,應保持信號走線長度相等,以減少信號傳輸延遲和失真。
- 減少阻抗不連續(xù):通過減少信號走線上的過孔數(shù)量,避免出現(xiàn)90°角,使用45°彎角等方式,降低阻抗不連續(xù)性,減少信號反射。
- 阻抗匹配:匹配所選物理介質(zhì)的差分阻抗,并確保該阻抗與接收器輸入端跨接在差分對上的終端電阻值一致。
- 縮短LVDS輸入走線:盡量使用短的走線來連接LVDS輸入,以減少信號衰減和干擾。
4.3 電纜設(shè)計
- 信號線纜選擇:發(fā)射器和接收器之間的電纜接口需支持差分LVDS對,DS90CR216A需要四對信號線,DS90CR286A需要五對信號線。理想的電纜接口應在整個路徑上保持100 - Ω的恒定差分阻抗。
- 電纜 skew控制:為了在接收器端維持足夠的數(shù)據(jù)采樣窗口,建議電纜skew保持在150 ps以下(假設(shè)時鐘頻率為66 MHz)。根據(jù)應用和數(shù)據(jù)速率的不同,可選擇不同類型的電纜,如對于較低數(shù)據(jù)速率和較短電纜長度(< 2 m)的應用,電纜的電氣性能要求相對較低;而對于高速或長距離應用,則需要選擇性能更優(yōu)的電纜,如雙同軸電纜,其在長達五米的距離內(nèi)可實現(xiàn)高達1.386 Gbps(DS90CR216A)和1.848 Gbps(DS90CR286A)的數(shù)據(jù)傳輸。
4.4 數(shù)據(jù)映射與RSKM設(shè)計
- 數(shù)據(jù)映射:在設(shè)計時,需要確保LVCMOS輸出與終端顯示的RGB映射要求相匹配。對于8 - bit RGB數(shù)據(jù),有兩種常見的映射拓撲:LSBs映射到RxIN3±和MSBs映射到RxIN3±。不同的映射方式適用于不同的應用場景,需要根據(jù)具體需求進行選擇。
- RSKM(接收器偏斜余量)設(shè)計:評估系統(tǒng)中RSKM的可用性是設(shè)計接收器的關(guān)鍵因素之一。由于電纜skew、時鐘抖動和ISI(符號間干擾)的影響,實際系統(tǒng)中的LVDS發(fā)射器和接收器的脈沖和選通位置會存在一定的范圍。為了提高RSKM性能,可通過調(diào)整LVDS時鐘與LVDS數(shù)據(jù)的相對位置來改善發(fā)射器和接收器的設(shè)置和保持時間。例如,當左位余量小于右位余量時,可延遲LVDS時鐘;當右位余量小于左位余量時,可均勻延遲所有LVDS數(shù)據(jù)對。在與第三方OpenLDI發(fā)射器配合使用時,必須根據(jù)Tx脈沖位置和Rx選通位置計算skew余量預算(RSKM),以確保無錯誤傳輸。
五、總結(jié)
DS90CR216A和DS90CR286A系列LVDS接收器以其卓越的性能、廣泛的應用場景和靈活的設(shè)計特點,為電子工程師在高速數(shù)據(jù)傳輸領(lǐng)域提供了優(yōu)秀的解決方案。在實際設(shè)計過程中,我們需要充分考慮電源設(shè)計、布局設(shè)計、電纜設(shè)計以及數(shù)據(jù)映射和RSKM等關(guān)鍵要點,以確保系統(tǒng)的穩(wěn)定運行和高性能表現(xiàn)。希望通過本文的介紹,能幫助大家更好地理解和應用這兩款器件,在電子設(shè)計中取得更好的成果。大家在使用過程中遇到過哪些問題呢?歡迎在評論區(qū)分享交流。
-
LVDS接收器
+關(guān)注
關(guān)注
0文章
42瀏覽量
5646
發(fā)布評論請先 登錄
深入解析DS90CR216A/DS90CR286A LVDS接收器:特性、應用與設(shè)計要點
評論