chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9554 - 1:高性能時(shí)鐘翻譯器的深度解析

h1654155282.3538 ? 2026-03-23 09:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AD9554 - 1:高性能時(shí)鐘翻譯器的深度解析

在電子工程領(lǐng)域,時(shí)鐘信號(hào)的穩(wěn)定性和準(zhǔn)確性對(duì)于系統(tǒng)的正常運(yùn)行至關(guān)重要。AD9554 - 1作為一款低環(huán)路帶寬時(shí)鐘翻譯器,為眾多系統(tǒng)提供了抖動(dòng)清理和同步功能,尤其適用于同步光網(wǎng)絡(luò)(SONET/SDH)等對(duì)時(shí)鐘要求極高的應(yīng)用場(chǎng)景。下面,我們就來(lái)深入了解一下這款芯片。

文件下載:AD9554-1.pdf

1. 芯片特性

1.1 穩(wěn)定性與兼容性

AD9554 - 1支持GR - 1244 Stratum 3穩(wěn)定性,在保持模式下能提供穩(wěn)定的時(shí)鐘輸出。它還支持平滑的參考切換,幾乎不會(huì)對(duì)輸出相位產(chǎn)生干擾,并且滿足Telcordia GR - 253抖動(dòng)生成、傳輸和容限要求,適用于高達(dá)OC - 192的SONET/SDH系統(tǒng)。此外,它還支持ITU - T G.8262同步以太網(wǎng)從時(shí)鐘以及多種ITU - T標(biāo)準(zhǔn)。

1.2 功能多樣性

芯片具備自動(dòng)/手動(dòng)保持和參考切換功能,自適應(yīng)時(shí)鐘功能允許在OTN映射/解映射應(yīng)用中動(dòng)態(tài)調(diào)整反饋分頻器。其采用四數(shù)字鎖相環(huán)(DPLL)架構(gòu),擁有四個(gè)參考輸入(單端或差分),4×4交叉點(diǎn)允許任何參考輸入驅(qū)動(dòng)任何PLL。輸入?yún)⒖碱l率范圍從2 kHz到1000 MHz,參考驗(yàn)證和頻率監(jiān)測(cè)精度可達(dá)2 ppm,還具備可編程的輸入?yún)⒖记袚Q優(yōu)先級(jí)。

1.3 輸出特性

芯片有4個(gè)差分時(shí)鐘輸出,每個(gè)差分對(duì)可配置為HCSL、LVDS兼容或LVPECL兼容。輸出頻率范圍為430 kHz到941 MHz,數(shù)字PLL中可編程的18位整數(shù)和24位小數(shù)反饋分頻器以及可編程的環(huán)路帶寬從0.1 Hz到4 kHz,為不同應(yīng)用提供了靈活的配置選項(xiàng)。

2. 應(yīng)用領(lǐng)域

AD9554 - 1的應(yīng)用范圍廣泛,涵蓋了網(wǎng)絡(luò)同步(包括同步以太網(wǎng)和同步數(shù)字體系(SDH)到光傳輸網(wǎng)絡(luò)(OTN)的映射/解映射)、參考時(shí)鐘抖動(dòng)清理、SONET/SDH時(shí)鐘(高達(dá)OC - 192,包括FEC)、Stratum 3保持、抖動(dòng)清理和相位瞬態(tài)控制、電纜基礎(chǔ)設(shè)施、數(shù)據(jù)通信以及專業(yè)視頻等領(lǐng)域。

3. 工作原理

3.1 系統(tǒng)時(shí)鐘(SYSCLK)

SYSCLK電路為芯片的其余部分提供低抖動(dòng)、穩(wěn)定的高頻時(shí)鐘。XOA和XOB引腳連接到內(nèi)部SYSCLK乘法器,可通過(guò)連接晶體諧振器或低頻時(shí)鐘源來(lái)合成系統(tǒng)時(shí)鐘。SYSCLK乘法器是一個(gè)整數(shù) - N設(shè)計(jì),帶有集成VCO,可將低頻時(shí)鐘輸入轉(zhuǎn)換為所需的系統(tǒng)時(shí)鐘頻率(2250 MHz到2415 MHz)。

3.2 數(shù)字鎖相環(huán)(DPLL)

芯片包含四個(gè)獨(dú)立的DPLL核心,每個(gè)核心獨(dú)立運(yùn)行。DPLL的信號(hào)鏈從參考信號(hào)開(kāi)始,經(jīng)過(guò)R分頻器和交叉點(diǎn)開(kāi)關(guān)后進(jìn)入DPLL。TDC/相位頻率檢測(cè)器(PFD)產(chǎn)生數(shù)字字序列并傳遞給數(shù)字環(huán)路濾波器,數(shù)字環(huán)路濾波器產(chǎn)生的數(shù)字字序列驅(qū)動(dòng)Σ - Δ調(diào)制器,使其頻率和相位與輸入信號(hào)鎖定。

3.3 模擬鎖相環(huán)(APLL)

四個(gè)輸出模擬PLL(APLL)為DPLL輸出提供頻率上變頻和噪聲濾波。APLL的參考輸入是DPLL的輸出,反饋分頻器是整數(shù)分頻器,環(huán)路濾波器部分集成,帶有一個(gè)外部15 nF電容器連接到內(nèi)部LDO。

3.4 時(shí)鐘分配

AD9554 - 1有四個(gè)相同的時(shí)鐘分配部分,包括P分頻器和通道分頻器。P分頻器將VCO輸出頻率降低到≤1.25 GHz,并保持50%的占空比;通道分頻器是10位整數(shù)分頻器,可產(chǎn)生約50%的占空比。

4. 寄存器編程

寄存器編程是配置AD9554 - 1的關(guān)鍵步驟。評(píng)估軟件包含一個(gè)編程向?qū)Ш蛨D形用戶界面(GUI),可根據(jù)用戶的輸入和輸出頻率確定DPLL、APLL和SYSCLK的最佳配置,并生成一個(gè)易于使用文本編輯器讀取的寄存器設(shè)置文件(.STP)。用戶可以獨(dú)立配置PLL_0到PLL_3,先編程通用寄存器,再獨(dú)立配置特定于每個(gè)PLL的寄存器。

5. 參考輸入與切換

5.1 參考輸入物理連接

四個(gè)參考時(shí)鐘接收器對(duì)(REFA、(REFA)到REFD、(REFD))提供了參考時(shí)鐘的接入。輸入接收器采用遲滯設(shè)計(jì),以適應(yīng)上升和下降沿緩慢的輸入信號(hào),在差分或單端操作模式下,可接受交流或直流耦合的輸入信號(hào)。

5.2 參考監(jiān)測(cè)

參考監(jiān)測(cè)功能依賴于穩(wěn)定的系統(tǒng)時(shí)鐘。每個(gè)參考輸入都有一個(gè)專用的監(jiān)測(cè)器,用于測(cè)量參考周期,并根據(jù)寄存器中設(shè)置的參數(shù)確定參考的有效性。參考驗(yàn)證定時(shí)器可設(shè)置故障參考恢復(fù)為有效所需的時(shí)間。

5.3 參考切換

AD9554 - 1的參考切換功能非常靈活,通過(guò)復(fù)雜的優(yōu)先級(jí)算法和基于寄存器的控制,用戶可以選擇五種操作模式:自動(dòng)恢復(fù)模式、自動(dòng)非恢復(fù)模式、手動(dòng)帶自動(dòng)回退模式、手動(dòng)帶保持回退模式和無(wú)保持回退的全手動(dòng)模式。

6. 性能指標(biāo)

6.1 電源與功耗

芯片的電源分為VDD和VDD_SP兩組,VDD可連接到1.5 V或1.8 V的公共電源,VDD_SP可連接到1.5 V、1.8 V或2.5 V的電源。典型配置下的功耗約為0.92 W(系統(tǒng)時(shí)鐘為49.152 MHz晶體,四個(gè)DPLL激活,兩個(gè)19.44 MHz輸入?yún)⒖继幱诓罘帜J?,四個(gè)交流耦合輸出驅(qū)動(dòng)器在21 mA模式下,輸出頻率為644.53125 MHz)。

6.2 輸出特性

輸出時(shí)鐘的頻率范圍為430 kHz到941 MHz,不同驅(qū)動(dòng)模式下的輸出幅度和上升/下降時(shí)間等參數(shù)有所不同。例如,在14 mA模式下,輸出頻率范圍為0.430到941 MHz,上升/下降時(shí)間(20%到80%)為125到190 ps。

6.3 抖動(dòng)性能

在不同的輸入和輸出頻率條件下,芯片的抖動(dòng)生成性能表現(xiàn)良好。例如,當(dāng)fREF = 19.44 MHz,fOUT = 622.08 MHz,fLOOP = 50 Hz帶寬時(shí),5 kHz到20 MHz的集成RMS抖動(dòng)為381 fs。

7. 引腳配置與功能

芯片采用56引腳(8 mm×8 mm)LFCSP封裝,引腳包括電源引腳、參考輸入引腳、時(shí)鐘輸出引腳、控制引腳等。每個(gè)引腳都有特定的功能,例如,REFA - REFD為參考輸入引腳,OUT0B - OUT3B為時(shí)鐘輸出引腳,SDIO/SDA和SCLK/SCL用于串行通信等。

總結(jié)

AD9554 - 1是一款功能強(qiáng)大、性能優(yōu)越的時(shí)鐘翻譯器,適用于多種對(duì)時(shí)鐘穩(wěn)定性和準(zhǔn)確性要求較高的應(yīng)用場(chǎng)景。通過(guò)深入了解其特性、工作原理、寄存器編程和性能指標(biāo)等方面,電子工程師可以更好地應(yīng)用這款芯片,設(shè)計(jì)出更加穩(wěn)定和高效的系統(tǒng)。在實(shí)際應(yīng)用中,還需要根據(jù)具體需求進(jìn)行合理的配置和調(diào)試,以充分發(fā)揮芯片的優(yōu)勢(shì)。你在使用AD9554 - 1的過(guò)程中遇到過(guò)哪些問(wèn)題呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和見(jiàn)解。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電子工程
    +關(guān)注

    關(guān)注

    1

    文章

    146

    瀏覽量

    17613
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AD9554高性能多服務(wù)線路卡自適應(yīng)時(shí)鐘轉(zhuǎn)換

    AD9554高性能多服務(wù)線路卡自適應(yīng)時(shí)鐘轉(zhuǎn)換 在電子工程領(lǐng)域,時(shí)鐘轉(zhuǎn)換是確保系統(tǒng)精確同步和
    的頭像 發(fā)表于 03-23 09:45 ?38次閱讀

    AD9517-4:高性能多輸出時(shí)鐘發(fā)生器深度解析

    AD9517-4:高性能多輸出時(shí)鐘發(fā)生器深度解析 在現(xiàn)代電子系統(tǒng)中,時(shí)鐘信號(hào)的穩(wěn)定性和低抖動(dòng)特性對(duì)于系統(tǒng)的
    的頭像 發(fā)表于 03-22 17:10 ?925次閱讀

    AD9518-1高性能時(shí)鐘發(fā)生器深度剖析與應(yīng)用指南

    AD9518-1高性能時(shí)鐘發(fā)生器深度剖析與應(yīng)用指南 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運(yùn)行的關(guān)鍵組件。今天,我們將深入探討一款
    的頭像 發(fā)表于 03-22 17:10 ?909次閱讀

    AD9517-1高性能12輸出時(shí)鐘發(fā)生器深度解析

    AD9517-1高性能12輸出時(shí)鐘發(fā)生器深度解析 在電子工程師的日常設(shè)計(jì)工作中,時(shí)鐘發(fā)生器
    的頭像 發(fā)表于 03-22 16:50 ?876次閱讀

    AD9516-1高性能14輸出時(shí)鐘發(fā)生器深度解析

    AD9516-1高性能14輸出時(shí)鐘發(fā)生器深度解析 在電子設(shè)備的設(shè)計(jì)中,時(shí)鐘信號(hào)的穩(wěn)定性和低抖
    的頭像 發(fā)表于 03-22 16:30 ?487次閱讀

    CDC340:高性能1線轉(zhuǎn)8線時(shí)鐘驅(qū)動(dòng)器深度解析

    CDC340:高性能1線轉(zhuǎn)8線時(shí)鐘驅(qū)動(dòng)器深度解析 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)器是確保系統(tǒng)
    的頭像 發(fā)表于 02-10 15:50 ?327次閱讀

    CDCVF2509:高性能PLL時(shí)鐘驅(qū)動(dòng)器深度解析

    CDCVF2509:高性能PLL時(shí)鐘驅(qū)動(dòng)器深度解析 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)器性能對(duì)整個(gè)系統(tǒng)
    的頭像 發(fā)表于 02-10 14:25 ?163次閱讀

    CDCVF25081:高性能鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器深度解析

    CDCVF25081:高性能鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器深度解析 引言 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)器起著至關(guān)重要的作用,它直接影響著系統(tǒng)的穩(wěn)定性和
    的頭像 發(fā)表于 02-10 14:20 ?162次閱讀

    CDCM7005:高性能時(shí)鐘同步與抖動(dòng)清理深度解析

    CDCM7005:高性能時(shí)鐘同步與抖動(dòng)清理深度解析 在電子設(shè)計(jì)領(lǐng)域,
    的頭像 發(fā)表于 02-10 11:15 ?177次閱讀

    深度解析 LMK1C110x 時(shí)鐘緩沖高性能與低抖動(dòng)的完美融合

    深度解析 LMK1C110x 時(shí)鐘緩沖高性能與低抖動(dòng)的完美融合 在電子工程師的日常設(shè)計(jì)中,
    的頭像 發(fā)表于 02-08 09:50 ?219次閱讀

    深度解析LMK1D1204P:高性能LVDS時(shí)鐘緩沖的卓越之選

    深度解析LMK1D1204P:高性能LVDS時(shí)鐘緩沖的卓越之選 在電子設(shè)計(jì)領(lǐng)域,
    的頭像 發(fā)表于 02-06 17:20 ?2236次閱讀

    低抖動(dòng)高性能之選:LMK1D210xL LVDS時(shí)鐘緩沖深度解析

    低抖動(dòng)高性能之選:LMK1D210xL LVDS時(shí)鐘緩沖深度解析 在電子工程領(lǐng)域,
    的頭像 發(fā)表于 02-06 14:40 ?216次閱讀

    CDCE421A:高性能低相位噪聲時(shí)鐘發(fā)生器深度解析

    CDCE421A:高性能低相位噪聲時(shí)鐘發(fā)生器深度解析 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘發(fā)生器性能對(duì)整個(gè)系
    的頭像 發(fā)表于 02-05 14:35 ?266次閱讀

    PCA9554:8位I2C和SMBus I/O擴(kuò)展深度解析

    PCA9554:8位I2C和SMBus I/O擴(kuò)展深度解析 在電子設(shè)計(jì)領(lǐng)域,I/O擴(kuò)展是一種常見(jiàn)且實(shí)用的組件,它能為微控制
    的頭像 發(fā)表于 12-27 13:45 ?895次閱讀

    AD9554四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)時(shí)鐘轉(zhuǎn)換技術(shù)手冊(cè)

    AD9554 是一款低環(huán)路帶寬時(shí)鐘轉(zhuǎn)換,可針對(duì)包括同步光纖網(wǎng)絡(luò)(SONET/SDH)的許多系統(tǒng)提供抖動(dòng)清除和同步功能。 AD9554產(chǎn)生的輸出時(shí)鐘
    的頭像 發(fā)表于 04-10 11:51 ?1091次閱讀
    <b class='flag-5'>AD9554</b>四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時(shí)鐘</b>轉(zhuǎn)換<b class='flag-5'>器</b>技術(shù)手冊(cè)