chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)與工藝規(guī)范 PCB Layout工程師一次講透

拍明芯城 ? 2026-04-10 15:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為一名PCB Layout工程師,印制電路板(PCB)設(shè)計(jì)是吃飯的本事。不僅要兢兢業(yè)業(yè)“拉線”,而且要有“全局意識(shí)”,清楚整個(gè)流程是怎么樣的。通常來(lái)說(shuō),電路板的設(shè)計(jì)主要包含前期準(zhǔn)備、PCB設(shè)計(jì)和后期處理三部分。

一、前期準(zhǔn)備

1、明確設(shè)計(jì)的目標(biāo),對(duì)選用的器件類型進(jìn)行甄選,對(duì)整體方案進(jìn)行確認(rèn),拿出書面設(shè)計(jì)方案來(lái);

2、準(zhǔn)備器件的原理圖封裝庫(kù)和PCB封裝庫(kù)。每個(gè)元器件都必須要有封裝,如果基礎(chǔ)庫(kù)中沒(méi)有就要從網(wǎng)上另外尋覓,仍然沒(méi)有找到現(xiàn)成可以用的就只能自己繪制了??梢允褂靡恍┓庋b生成軟件來(lái)進(jìn)行這項(xiàng)工作。需要注意的是一定要將封裝放到指定的目錄下;

二、PCB設(shè)計(jì)

這一部分是電路板設(shè)計(jì)的主體部分,但如果前面方案都有問(wèn)題的話會(huì)給后面帶來(lái)很多障礙,所以一個(gè)好的方案是成功了一半。接下來(lái)就是按部就班的進(jìn)行設(shè)計(jì)了。

1、原理圖設(shè)計(jì)

原理圖設(shè)計(jì)的工作量不是很大,但重要性毋庸置疑,一個(gè)正確的原理圖才是整個(gè)電路板功能的保證;

2、創(chuàng)建原理圖網(wǎng)表

原理圖繪制之后,就要把網(wǎng)表生成出來(lái),為了之后導(dǎo)入PCB繪制軟件使用。如果是用cadence的話,生成的網(wǎng)表文件包含3個(gè)文件:pstxnet.dat/ pstxprt.dat/ pstchip.dat;

3、創(chuàng)建機(jī)械設(shè)計(jì)圖

設(shè)置PCB外框及高度限制等相關(guān)信息,產(chǎn)生新的機(jī)械圖文件并保存到指定目錄;

4、讀取原理圖網(wǎng)表

將原理圖網(wǎng)表讀到Allegro等PCB軟件中;

5、設(shè)置PCB板的基本信息

開(kāi)始布局布線之前一定要先設(shè)置好PCB板的板層、柵格間距、顏色及設(shè)計(jì)約束等;

6、PCB布局

除十分簡(jiǎn)單的原理圖外,建議根據(jù)原理圖的功能分布進(jìn)行合理的手動(dòng)布局;

7、PCB布線

手動(dòng)布線時(shí)間長(zhǎng),但更加精細(xì),符合實(shí)際要求;自動(dòng)布線速度快但會(huì)使用較多的過(guò)控。一般建議手動(dòng)布線或者兩種方法結(jié)合進(jìn)行;

8、放置測(cè)試點(diǎn)

在合適的位置放置一些電壓測(cè)試點(diǎn),方便電路板制成之后進(jìn)行快速測(cè)試確認(rèn);

9、頂層和底層的鋪銅

這一步不是必須的,但幾乎是所有成熟設(shè)計(jì)都會(huì)進(jìn)行的。這樣不僅可以加固電路板,防止翹曲,而且還能夠增強(qiáng)PCB板的屏蔽性能,提高PCB板的抗干擾能力;

10、約束規(guī)則檢查

在布局布線之前設(shè)計(jì)了一些約束規(guī)則的話,此時(shí)要進(jìn)入約束表進(jìn)行查驗(yàn),是否所有走線設(shè)計(jì)等都符合規(guī)則;三步即可建立一份PCB設(shè)計(jì)的checklist:

①、資料輸入階段

  • 在流程上接收到的資料是否齊全(包括:原理圖、*.brd文件、料單、PCB設(shè)計(jì)說(shuō)明以及PCB設(shè)計(jì)或更改要求、標(biāo)準(zhǔn)化要求說(shuō)明、工藝設(shè)計(jì)說(shuō)明等文件)。

  • 確認(rèn)PCB模板是最新的。

  • 時(shí)鐘器件布局是否合理。

  • 確認(rèn)模板的定位器件位置無(wú)誤。

  • PCB設(shè)計(jì)說(shuō)明以及PCB設(shè)計(jì)或更改要求、標(biāo)準(zhǔn)化是否明確。

  • 確認(rèn)外形圖上的禁止布放器件和布線區(qū)已在PCB模板上體現(xiàn)。

  • 比較外形圖,確認(rèn)PCB所標(biāo)注尺寸及公差無(wú)誤, 金屬化孔和非金屬化孔定義準(zhǔn)確。

  • 確認(rèn)PCB模板準(zhǔn)確無(wú)誤后最好鎖定該結(jié)構(gòu)文件,以免誤操作被移動(dòng)位置。

②、布局后檢查階段

1、器件檢查

  • 確認(rèn)所有器件封裝是否與公司統(tǒng)一庫(kù)一致,是否已更新封裝庫(kù)(用viewlog檢查運(yùn)行結(jié)果)如果不一致,一定要更新Symbols。

  • 母板與子板,單板與背板,確認(rèn)信號(hào)對(duì)應(yīng),位置對(duì)應(yīng),連接器方向及絲印標(biāo)識(shí)正確,且子板有防誤插措施,子板與母板上的器件不應(yīng)產(chǎn)生干涉。

  • 元器件是否100%放置。

  • 打開(kāi)器件TOP和BOTTOM層的place-bound, 查看重疊引起的DRC是否允許。

  • Mark點(diǎn)是否足夠且必要。

  • 較重的元器件,應(yīng)該布放在靠近PCB支撐點(diǎn)或支撐邊的地方,以減少PCB的翹曲。

  • 確認(rèn)所有器件封裝是否與公司統(tǒng)一庫(kù)一致,是否已更新封裝庫(kù)(用viewlog檢查運(yùn)行結(jié)果)如果不一致,一定要更新Symbols。

  • 母板與子板,單板與背板,確認(rèn)信號(hào)對(duì)應(yīng),位置對(duì)應(yīng),連接器方向及絲印標(biāo)識(shí)正確,且子板有防誤插措施,子板與母板上的器件不應(yīng)產(chǎn)生干涉。

  • 元器件是否100%放置。

  • 打開(kāi)器件TOP和BOTTOM層的place-bound, 查看重疊引起的DRC是否允許。

  • Mark點(diǎn)是否足夠且必要。

  • 較重的元器件,應(yīng)該布放在靠近PCB支撐點(diǎn)或支撐邊的地方,以減少PCB的翹曲。

  • 與結(jié)構(gòu)相關(guān)的器件布好局后最好鎖住,防止誤操作移動(dòng)位置。

  • 壓接插座周圍5mm范圍內(nèi),正面不允許有高度超過(guò)壓接插座高度的元件,背面不允許有元件或焊點(diǎn)。

  • 確認(rèn)器件布局是否滿足工藝性要求(重點(diǎn)關(guān)注BGA、PLCC、貼片插座)。

  • 金屬殼體的元器件,特別注意不要與其它元器件相碰,要留有足夠的空間位置。

  • 接口相關(guān)的器件盡量靠近接口放置,背板總線驅(qū)動(dòng)器盡量靠近背板連接器放置。

  • 波峰焊面的CHIP器件是否已經(jīng)轉(zhuǎn)換成波峰焊封裝。

  • 手工焊點(diǎn)是否超過(guò)50個(gè)。

  • 在PCB上軸向插裝較高的元件,應(yīng)該考慮臥式安裝。留出臥放空間。并且考慮固定方式,如晶振的固定焊盤。

  • 需要使用散熱片的器件,確認(rèn)與其它器件有足夠間距,并且注意散熱片范圍內(nèi)主要器件的高度。

2、功能檢查

  • 數(shù)?;旌习宓?a target="_blank">數(shù)字電路模擬電路器件布局時(shí)是否已經(jīng)分開(kāi),信號(hào)流是否合理。

  • A/D轉(zhuǎn)換器跨模數(shù)分區(qū)放置。

  • 時(shí)鐘器件布局是否合理。

  • 高速信號(hào)器件布局是否合理。

  • 端接器件是否已合理放置(源端匹配串阻應(yīng)放在信號(hào)的驅(qū)動(dòng)端;中間匹配的串阻放在中間位置;終端匹配串阻應(yīng)放在信號(hào)的接收端)

  • 信號(hào)線以不同電平的平面作為參考平面,當(dāng)跨越平面分割區(qū)域時(shí),參考平面間的連接電容是否靠近信號(hào)的走線區(qū)域。

  • 保護(hù)電路的布局是否合理,是否利于分割。單板電源保險(xiǎn)絲是否放置在連接器附近,且前面沒(méi)有任何電路元件。

  • 確認(rèn)強(qiáng)信號(hào)與弱信號(hào)(功率相差30dB)電路分開(kāi)布設(shè)。

  • IC器件的去耦電容數(shù)量及位置是否合理。

  • 是否按照設(shè)計(jì)指南或參考成功經(jīng)驗(yàn)放置可能影響EMC實(shí)驗(yàn)的器件。如:面板的復(fù)位電路要稍靠近復(fù)位按鈕。

3、發(fā)熱

  • 對(duì)熱敏感的元件(含液態(tài)介質(zhì)電容、晶振)盡量遠(yuǎn)離大功率的元器件、散熱器等熱源。

  • 布局是否滿足熱設(shè)計(jì)要求,散熱通道(根據(jù)工藝設(shè)計(jì)文件來(lái)執(zhí)行)。

4、電源

  • 是否IC電源距離IC過(guò)遠(yuǎn)。

  • LDO及周圍電路布局是否合理。

  • 模塊電源等周圍電路布局是否合理。

  • 電源的整體布局是否合理。

5、規(guī)則設(shè)置

  • 是否所有仿真約束都已經(jīng)正確加到Constraint Manager中。

  • 是否正確設(shè)置物理和電氣規(guī)則(注意電源網(wǎng)絡(luò)和地網(wǎng)絡(luò)的約束設(shè)置)。

  • Test Via、Test Pin的間距設(shè)置是否足夠。

  • 疊層的厚度和方案是否滿足設(shè)計(jì)和加工要求。

  • 所有有特性阻抗要求的差分線阻抗是否已經(jīng)經(jīng)過(guò)計(jì)算,并用規(guī)則控制。

③、布線后檢查階段

1、數(shù)模

  • 數(shù)字電路和模擬電路的走線是否已分開(kāi),信號(hào)流是否合理。

  • A/D、D/A以及類似的電路如果分割了地,那么電路之間的信號(hào)線是否從兩地之間的橋接點(diǎn)上走(差分線例外)。

  • 必須跨越分割電源之間間隙的信號(hào)線應(yīng)參考完整的地平面。

  • 如果采用地層設(shè)計(jì)分區(qū)不分割方式,要確保數(shù)字信號(hào)和模擬信號(hào)分區(qū)布線。

2、時(shí)鐘和高速部分

  • 高速信號(hào)線的阻抗各層是否保持一致。

  • 高速差分信號(hào)線和類似信號(hào)線,是否等長(zhǎng)、對(duì)稱、就近平行地走線。

  • 確認(rèn)時(shí)鐘線盡量走在內(nèi)層。

  • 確認(rèn)時(shí)鐘線、高速線、復(fù)位線及其它強(qiáng)輻射或敏感線路是否已盡量按3W原則布線。

  • 時(shí)鐘、中斷、復(fù)位信號(hào)、百兆/千兆以太網(wǎng)、高速信號(hào)上是否沒(méi)有分叉的測(cè)試點(diǎn)。

  • LVDS等低電平信號(hào)與TTL/CMOS信號(hào)之間是否盡量滿足了10H(H為信號(hào)線距參考平面的高度)。

  • 時(shí)鐘線以及高速信號(hào)線是否避免穿越密集通孔過(guò)孔區(qū)域或器件引腳間走線。

  • 時(shí)鐘線是否已滿足(SI約束)要求(時(shí)鐘信號(hào)走線是否做到少打過(guò)孔、走線短、參考平面連續(xù),主要參考平面盡量是GND;若換層時(shí)變換了GND主參考平面層,在離過(guò)孔200mil范圍之內(nèi)是GND過(guò)孔;若換層時(shí)變換不同電平的主參考平面,在離過(guò)孔200mil范圍之內(nèi)是否有去耦電容)。

  • 差分對(duì)、高速信號(hào)線、各類BUS是否已滿足(SI約束)要求。

3、EMC與可靠性

  • 對(duì)于晶振,是否在其下布一層地;是否避免了信號(hào)線從器件管腳間穿越;對(duì)高速敏感器件,是否避免了信號(hào)線從器件管腳間穿越。

  • 單板信號(hào)走線上不能有銳角和直角(一般成 135 度角連續(xù)轉(zhuǎn)彎,射頻信號(hào)線最好采用圓弧形或經(jīng)過(guò)計(jì)算以后的切角銅箔)。

  • 對(duì)于雙面板,檢查高速信號(hào)線是否與其回流地線緊挨在一起布線;對(duì)于多層板,檢查高速信號(hào)線是否盡量緊靠地平面走線。

  • 對(duì)于相鄰的兩層信號(hào)走線,盡量垂直走線。

  • 避免信號(hào)線從電源模塊共模電感、變壓器、濾波器下穿越。

  • 盡量避免高速信號(hào)在同一層上的長(zhǎng)距離平行走線。

  • 板邊緣還有數(shù)字地、模擬地、保護(hù)地的分割邊緣是否有加屏蔽過(guò)孔;多個(gè)地平面是否用過(guò)孔相連;過(guò)孔距離是否小于最高頻率信號(hào)波長(zhǎng)的1/20。

  • 浪涌抑制器件對(duì)應(yīng)的信號(hào)走線是否在表層短且粗。

  • 確認(rèn)電源、地層無(wú)孤島、無(wú)過(guò)大開(kāi)槽、無(wú)由于通孔隔離盤過(guò)大或密集過(guò)孔所造成的較長(zhǎng)的地平面裂縫、無(wú)細(xì)長(zhǎng)條和通道狹窄現(xiàn)象。

  • 是否在信號(hào)線跨層比較多的地方,放置了地過(guò)孔(至少需要兩個(gè)地平面)。

4、電源和地

  • 如果電源/地平面有分割,盡量避免分割開(kāi)的參考平面上有高速信號(hào)的跨越。

  • 確認(rèn)電源、地能承載足夠的電流。過(guò)孔數(shù)量是否滿足承載要求(估算方法:外層銅厚1oz時(shí)1A/mm線寬,內(nèi)層0.5A/mm線寬,短線電流加倍)。

  • 對(duì)于有特殊要求的電源,是否滿足了壓降的要求。

  • 為降低平面的邊緣輻射效應(yīng),在電源層與地層間要盡量滿足20H原則(條件允許的話,電源層的縮進(jìn)得越多越好)。

  • 如果存在地分割,分割的地是否不構(gòu)成環(huán)路。

  • 相鄰層不同的電源平面是否避免了交疊放置。

  • 保護(hù)地、-48V地及GND的隔離是否大于2mm。

  • -48V地是否只是-48V的信號(hào)回流,沒(méi)有匯接到其他地;如果做不到請(qǐng)?jiān)趥渥谡f(shuō)明原因。

  • 靠近帶連接器面板處是否布10~20mm的保護(hù)地,并用雙排交錯(cuò)孔將各層相連。

  • 電源線與其他信號(hào)線間距是否距離滿足安規(guī)要求。

5、禁布區(qū)

  • 金屬殼體器件和散熱器件下,不應(yīng)有可能引起短路的走線、銅皮和過(guò)孔。

  • 安裝螺釘或墊圈的周圍不應(yīng)有可能引起短路的走線、銅皮和過(guò)孔。

  • 設(shè)計(jì)要求中預(yù)留位置是否有走線。

  • 非金屬化孔內(nèi)層離線路及銅箔間距應(yīng)大于0.5mm(20mil),外層0.3mm(12mil),單板起拔扳手軸孔內(nèi)層離線路及銅箔間距應(yīng)大于2mm(80mil)。

  • 銅皮和線到板邊 推薦為大于2mm 最小為0.5mm。

  • 內(nèi)層地層銅皮到板邊 1 ~ 2 mm, 最小為0.5mm。

6、焊盤出線

  • 對(duì)于兩個(gè)焊盤安裝的CHIP元件(0805及其以下封裝),如電阻、電容,與其焊盤連接的印制線最好從焊盤中心位置對(duì)稱引出,且與焊盤連接的印制線必須具有一樣的寬度,對(duì)于線寬小于0.3mm(12mil)的引出線可以不考慮此條規(guī)定。

  • 與較寬印制線連接的焊盤,中間最好通過(guò)一段窄的印制線過(guò)渡(0805及其以下封裝)。

  • 線路應(yīng)盡量從SOIC、PLCC、QFP、SOT等器件的焊盤的兩端引出。

7、絲印

  • 器件位號(hào)是否遺漏,位置是否能正確標(biāo)識(shí)器件。

  • 器件位號(hào)是否符合公司標(biāo)準(zhǔn)要求。

  • 確認(rèn)器件的管腳排列順序、第1腳標(biāo)志、器件的極性標(biāo)志、連接器的方向標(biāo)識(shí)的正確性。

  • 母板與子板的插板方向標(biāo)識(shí)是否對(duì)應(yīng)。

  • 背板是否正確標(biāo)識(shí)了槽位名、槽位號(hào)、端口名稱、護(hù)套方向。

  • 確認(rèn)設(shè)計(jì)要求的絲印添加是否正確。

  • 確認(rèn)已經(jīng)放置有防靜電和射頻板標(biāo)識(shí)(射頻板使用)。

8、編碼/條碼

  • 確認(rèn)PCB編碼正確且符合公司規(guī)范。

  • 確認(rèn)單板的PCB編碼位置和層面正確(應(yīng)該在A面左上方,絲印層)。

  • 確認(rèn)背板的PCB編碼位置和層面正確(應(yīng)該在B右上方,外層銅箔面)。

  • 確認(rèn)有條碼激光打印白色絲印標(biāo)示區(qū)。

  • 確認(rèn)條碼框下面沒(méi)有連線和大于0.5mm導(dǎo)通孔。

  • 確認(rèn)條碼白色絲印區(qū)外20mm范圍內(nèi)不能有高度超過(guò)25mm的元器件。

9、過(guò)孔

  • 在回流焊面,過(guò)孔不能設(shè)計(jì)在焊盤上(常開(kāi)窗的過(guò)孔與焊盤的間距應(yīng)大于0.5mm (20mil),綠油覆蓋的過(guò)孔與焊盤的間距應(yīng)大于0.1 mm (4mil),方法:將Same Net DRC打開(kāi),查DRC,然后關(guān)閉Same Net DRC)。

  • 過(guò)孔的排列不宜太密,避免引起電源、地平面大范圍斷裂。

  • 鉆孔的過(guò)孔孔徑最好不小于板厚的1/10。

10、工藝

  • 器件布放率是否100%,布通率是否100%(沒(méi)有達(dá)到100%的需要在備注中說(shuō)明)。

  • Dangling線是否已經(jīng)調(diào)整到最少,對(duì)于保留的Dangling線已做到一一確認(rèn)。

  • 工藝科反饋的工藝問(wèn)題是否已仔細(xì)查對(duì)。

11、大面積銅箔

  • 對(duì)于Top、bottom上的大面積銅箔,如無(wú)特殊的需要,應(yīng)用網(wǎng)格銅(單板用斜網(wǎng),背板用正交網(wǎng),線寬0.3mm (12 mil)、間距0.5mm (20mil))。

  • 大面積銅箔區(qū)的元件焊盤,應(yīng)設(shè)計(jì)成花焊盤,以免虛焊;有電流要求時(shí),則先考慮加寬花焊盤的筋,再考慮全連接。

  • 大面積布銅時(shí),應(yīng)該盡量避免出現(xiàn)沒(méi)有網(wǎng)絡(luò)連接的死銅(孤島)。

  • 大面積銅箔還需注意是否有非法連線,未報(bào)告的DRC。

12、測(cè)試點(diǎn)

  • 各種電源、地的測(cè)試點(diǎn)是否足夠(每2A電流至少有一個(gè)測(cè)試點(diǎn))。

  • 確認(rèn)沒(méi)有加測(cè)試點(diǎn)的網(wǎng)絡(luò)都是經(jīng)確認(rèn)可以進(jìn)行精簡(jiǎn)的。

  • 確認(rèn)沒(méi)有在生產(chǎn)時(shí)不安裝的插件上設(shè)置測(cè)試點(diǎn)。

  • Test Via、Test Pin是否已Fix(適用于測(cè)試針床不變的改板)。

13、DRC

  • Test via 和Test pin 的Spacing Rule應(yīng)先設(shè)置成推薦的距離,檢查DRC,若仍有DRC存在,再用最小距離設(shè)置檢查DRC。

  • 打開(kāi)約束設(shè)置為打開(kāi)狀態(tài),更新DRC,查看DRC中是否有不允許的錯(cuò)誤。

  • 確認(rèn)DRC已經(jīng)調(diào)整到最少,對(duì)于不能消除DRC要一一確認(rèn)。

14、光學(xué)定位點(diǎn)

  • 確認(rèn)有貼裝元件的PCB面已有光學(xué)定位符號(hào)。

  • 確認(rèn)光學(xué)定位符號(hào)未壓線(絲印和銅箔走線)。

  • 光學(xué)定位點(diǎn)背景需相同,確認(rèn)整板使用光學(xué)點(diǎn)其中心離邊≥5mm。

  • 確認(rèn)整板的光學(xué)定位基準(zhǔn)符號(hào)已賦予坐標(biāo)值(建議將光學(xué)定位基準(zhǔn)符號(hào)以器件的形式放置),且是以毫米為單位的整數(shù)值。

  • 管腳中心距<0.5mm的IC,以及中心距小于0.8 mm(31 mil)的BGA器件,應(yīng)在元件對(duì)角線附近位置設(shè)置光學(xué)定位點(diǎn)

15、阻焊檢查

  • 確認(rèn)是否有特殊需求類型的焊盤都正確開(kāi)窗(尤其注意硬件的設(shè)計(jì)要求)。

  • BGA下的過(guò)孔是否處理成蓋油塞孔。

  • 除測(cè)試過(guò)孔外的過(guò)孔是否已做開(kāi)小窗或蓋油塞孔。

  • 光學(xué)定位點(diǎn)的開(kāi)窗是否避免了露銅和露線。

  • 電源芯片、晶振等需銅皮散熱或接地屏蔽的器件,是否有銅皮并正確開(kāi)窗。由焊錫固定的器件應(yīng)有綠油阻斷焊錫的大面積擴(kuò)散。

16、鉆孔圖

  • Notes的PCB板厚、層數(shù)、絲印的顏色、翹曲度,以及其他技術(shù)說(shuō)明是否正確。

    疊板圖的層名、疊板順序、介質(zhì)厚度、銅箔厚度是否正確;是否要求作阻抗控制,描述是否準(zhǔn)確;疊板圖的層名與其光繪文件名是否一致。

  • 將設(shè)置表中的Repeat code 關(guān)掉,鉆孔精度應(yīng)設(shè)置為2-5。

  • 孔表和鉆孔文件是否最新(改動(dòng)孔時(shí),必須重新生成)。

  • 孔表中是否有異常的孔徑,壓接件的孔徑是否正確;孔徑公差是否標(biāo)注正確。

  • 要塞孔的過(guò)孔是否單獨(dú)列出,并標(biāo)注“filled vias”。

17、光繪

  • 光繪文件輸出盡量采用RS274X格式,且精度應(yīng)設(shè)置為5:5。

  • art_aper.txt 是否已最新(274X可以不需要)。

  • 輸出光繪文件的log文件中是否有異常報(bào)告。

  • 負(fù)片層的邊緣及孤島確認(rèn)。

  • 使用光繪檢查工具檢查光繪文件是否與PCB 相符(改板要使用比對(duì)工具進(jìn)行比對(duì))。

18、文件齊套

  • PCB文件:產(chǎn)品型號(hào)_規(guī)格_單板代號(hào)_版本號(hào).brd。

  • 背板的襯板設(shè)計(jì)文件:產(chǎn)品型號(hào)_規(guī)格_單板代號(hào)_版本號(hào)-CB[-T/B].brd。

  • PCB加工文件:PCB編碼.zip(含各層的光繪文件、光圈表、鉆孔文件及ncdrill.log;拼板還需要有工藝提供的拼板文件*.dxf),背板還要附加襯板文件:PCB編碼-CB[-T/B].zip(含drill.art、*.drl、ncdrill.log)。

  • 工藝設(shè)計(jì)文件:產(chǎn)品型號(hào)_規(guī)格_單板代號(hào)_版本號(hào)-GY.doc。

  • SMT坐標(biāo)文件:產(chǎn)品型號(hào)_規(guī)格_單板代號(hào)_版本號(hào)-SMT.txt(輸出坐標(biāo)文件時(shí),確認(rèn)選擇 Body center,只有在確認(rèn)所有SMD器件庫(kù)的原點(diǎn)是器件中心時(shí),才可選Symbol origin)。

  • PCB板結(jié)構(gòu)文件:產(chǎn)品型號(hào)_規(guī)格_單板代號(hào)_版本號(hào)-MCAD.zip(包含結(jié)構(gòu)工程師提供的.DXF與.EMN文件)。

  • 測(cè)試文件:產(chǎn)品型號(hào)_規(guī)格_單板代號(hào)_版本號(hào)-TEST.ZIP(包含testprep.log 和 untest.lst或者*.drl測(cè)試點(diǎn)的坐標(biāo)文件)。

  • 歸檔圖紙文件:產(chǎn)品型號(hào)規(guī)格-單板名稱-版本號(hào).pdf(包括:封面、首頁(yè)、各層絲印、各層線路、鉆孔圖、背板含有襯板圖)。

19、標(biāo)準(zhǔn)化

  • 確認(rèn)封面、首頁(yè)信息正確。

  • 確認(rèn)圖紙序號(hào)(對(duì)應(yīng)PCB各層順序分配)正確的。

  • 確認(rèn)圖紙框上PCB編碼是正確的。

三、后期處理

1、調(diào)整板圖文字

添加并調(diào)整絲印,并在板子上添加一些必要的提示信息和公司logo等內(nèi)容;

2、輸出光繪文件

生成正確的光繪文件,就可以用該文件發(fā)送制版廠商進(jìn)行加工了;

3、 文檔歸檔

常用的報(bào)表有:元器件清單、電路板接口接線表、打印出電路原理圖和PCB板圖。

wKgZPGnCO0iALZ60AADrEqaT2W8829.jpgwKgZPGnCO0mAfuN5AAH5D5SvVeU853.jpgwKgZPGnCO0mAbm16AAEHkfMaKzc286.jpgwKgZPGnCO0mAPHC_AADrc-s30sY749.jpgwKgZPGnCO0mARrTOAAE_8anbxYA773.jpgwKgZPGnCO0mAEny5AAEBH_0fX58473.jpgwKgZPGnCO0mAU1k4AAEXnmBkaXQ871.jpgwKgZPGnCO0mAIWrvAAEeSRcAQpw947.jpgwKgZPGnCO0qAHZwsAAEyIEgfnLQ331.jpgwKgZPGnCO0qAfTY3AAEy8AIzPpg218.jpgwKgZPGnCO0qAD5VQAAC3kUyGt3w705.jpgwKgZPGnCO0qAANnzAAFXJEFgF4w621.jpgwKgZPGnCO0qAA7cnAAGAGnaD5fI747.jpgwKgZPGnCO0qAGoGZAAE_3HVWA_A337.jpgwKgZPGnCO0uAJcAJAAI1Atf70EI593.jpgwKgZPGnCO0uAXcwCAAGluKz0l1U121.jpgwKgZPGnCO0uAT_gTAAIMbZPWtuU008.jpgwKgZPGnCO0uAKgNlAAIYWI5gRTM568.jpgwKgZPGnCO0uAOiCLAAHesaAC6b0752.jpgwKgZPGnCO0uARrMZAAI8pSFljMA668.jpgwKgZPGnCO0yAZvpnAAEZ6P4p61U026.jpgwKgZPGnCO0yAKktEAAFtLu1faSY709.jpgwKgZPGnCO0yABWUWAAHklSdyv9E085.jpgwKgZPGnCO0yAbTJrAAIFGjXrtL4782.jpgwKgZPGnCO0yACsBuAAFINbzEQdw909.jpgwKgZPGnCO0yAUPjqAAE4ujs7DT8102.jpgwKgZPGnCO02AMau-AAI3fD03Tfg701.jpgwKgZPGnCO02AXK_cAAD_6mzYPRQ561.jpgwKgZPGnCO02AdTvgAAJHXSRQ0k4832.jpgwKgZPGnCO02AaM_QAADXWr5X6Do335.jpgwKgZPGnCO02AeynFAADmXQLZDek236.jpgwKgZPGnCO02AWDCWAAJiMH0rfJU689.jpgwKgZPGnCO02AGjA2AAImXnyiToM113.jpgwKgZPGnCO06AS5qjAAFQOHI5rTI691.jpgwKgZPGnCO06AWaqoAAJ2PCkAie4448.jpgwKgZPGnCO06AJ4jAAAD360IpJ9c502.jpgwKgZPGnCO06APvZDAAE-eRUgDXI212.jpgwKgZPGnCO06APwTPAAFo4bf7mYk809.jpgwKgZPGnCO06APhRkAAFjiOna_3M000.jpgwKgZPGnCO0-Ac7nbAAD6j6ncGkA735.jpgwKgZPGnCO0-AeBLaAAGo30gXWJA594.jpgwKgZPGnCO0-AVgsMAACq0LYhGU4241.jpgwKgZPGnCO0-AWnSxAAEe9_AIR0A342.jpgwKgZPGnCO0-AGH2VAADzNSwzXWU366.jpgwKgZPGnCO0-AI25JAADxxeg7HTc660.jpgwKgZPGnCO0-AAF14AAFCC3YJTEU573.jpgwKgZPGnCO1CAQbFkAAETRsLbLJI070.jpgwKgZPGnCO1CAPtkzAAEpEZO2BPk351.jpgwKgZPGnCO1CAb1q7AAD3pvTxUy8124.jpgwKgZPGnCO1CAB1bFAADd-CJHXPk439.jpgwKgZPGnCO1CAfrWjAADV2TxThaY919.jpgwKgZPGnCO1CAXPuQAADPyUckooI912.jpgwKgZPGnCO1GAFUrkAAEx9T9Rqms670.jpgwKgZPGnCO1GAJRIYAAC1PUxbtLY541.jpgwKgZPGnCO1GAbAeOAACvVwGtTDk381.jpgwKgZPGnCO1GAJ2-iAADZXjZd5jE527.jpgwKgZPGnCO1GAYCgQAADj7Ofw1aU940.jpgwKgZPGnCO1GAPESUAADZQFKJBLw601.jpgwKgZPGnCO1GAY0dIAADr7Q-KDHs548.jpgwKgZPGnCO1KAEkbrAADDb-t-5EU589.jpgwKgZPGnCO1KAN6QwAAGU2Lq77kY475.jpgwKgZPGnCO1KAF5ZBAADzPQs_yJ8114.jpgwKgZPGnCO1KAFTD7AADIBOXt2Oc599.jpgwKgZPGnCO1KARx6OAADF0IMHyyA021.jpgwKgZPGnCO1OAEsxmAAD-jGFIAdw154.jpgwKgZPGnCO1OAXKM_AAEMrqPzHAM364.jpgwKgZPGnCO1OAUxs2AAEs8xbCJfw998.jpgwKgZPGnCO1OAYHs2AAFNLCX1wxk371.jpgwKgZPGnCO1OAfYCLAAD-10Nkw54050.jpgwKgZPGnCO1OAcUH1AAE0I4NcGGw864.jpgwKgZPGnCO1SAAcrXAACxJY2I_-U013.jpgwKgZPGnCO1SAa9r1AACyTjQdREY192.jpgwKgZPGnCO1SAFU0CAADANhW8m18171.jpgwKgZPGnCO1SAAoFKAADDH-ZnMMs111.jpgwKgZPGnCO1SAGCo7AAD9fV6kNAM022.jpgwKgZPGnCO1SALe4yAAE888muxWA360.jpgwKgZPGnCO1WANpGeAAEQojpk4n0930.jpgwKgZPGnCO1WAcJPMAAFISQqgGgo652.jpgwKgZPGnCO1WASSBRAAFBChltWoc495.jpgwKgZPGnCO1WABKs3AADPcBMLRd4112.jpgwKgZPGnCO1WAKZLFAADqas7Ziuk305.jpgwKgZPGnCO1aAB_jqAACvj9H5gbk470.jpgwKgZPGnCO1aAKML4AADfmDg-qdI058.jpgwKgZPGnCO1aAClWEAAEs9iyxjIA676.jpgwKgZPGnCO1aAA7xUAAD4IYAnOZ8158.jpgwKgZPGnCO1aAI4vMAAE7Hb52Tf0226.jpgwKgZPGnCO1aAfniDAAIC4WbSgOA511.jpgwKgZPGnCO1eAf2H7AAEJqSyjTjk967.jpgwKgZPGnCO1eAOhC_AAFhsIZzEpU468.jpgwKgZPGnCO1eAS23XAAE4oVhkKXE807.jpgwKgZPGnCO1eAW8AnAAEID2JFlZY369.jpgwKgZPGnCO1eAZpWDAAFUzfjZJXs497.jpgwKgZPGnCO1eAJspGAADl3YPoh4M741.jpgwKgZPGnCO1iAQilwAAFbIGcVHBk567.jpgwKgZPGnCO1iAF7sSAAFijfI2lO0667.jpg

免責(zé)聲明:1、我們尊重知識(shí)產(chǎn)權(quán),本公眾號(hào)圖文、數(shù)據(jù)、視頻等內(nèi)容有援引網(wǎng)絡(luò)或其他公開(kāi)資料,版權(quán)歸屬原作者、原發(fā)表出處。若版權(quán)所有方對(duì)本公眾號(hào)的引用持有異議,敬請(qǐng)文末留言或私信我們,我們保證及時(shí)予以處理。2、本公眾號(hào)提供的內(nèi)容僅供讀者交流學(xué)習(xí)和參考,不涉及商業(yè)目的。【微信公眾號(hào):拍明芯城】

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4417

    文章

    23961

    瀏覽量

    426060
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4938

    瀏覽量

    95736
  • PCB工藝
    +關(guān)注

    關(guān)注

    2

    文章

    39

    瀏覽量

    15532
  • Pcb layout
    +關(guān)注

    關(guān)注

    6

    文章

    104

    瀏覽量

    30163
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    EMC PCB設(shè)計(jì)總結(jié)

    EMC PCB設(shè)計(jì)總結(jié)
    發(fā)表于 03-23 14:52 ?13次下載

    什么是BSP工程師

    、嵌入式系統(tǒng) 要明白什么是嵌入式軟件工程師,我們先從嵌入式系統(tǒng)(嵌入式設(shè)備)說(shuō)起。維基百科上對(duì)嵌入式系統(tǒng)的定義如下: 嵌入式系統(tǒng)(Embedded System),是種嵌入機(jī)械或電氣系統(tǒng)內(nèi)部
    發(fā)表于 01-13 06:54

    從“燒板”到一次成功:硬件工程師必須掌握的PCB設(shè)計(jì)與SMT工藝避坑指南

    PCB設(shè)計(jì)、SMT、PCBA,
    的頭像 發(fā)表于 01-08 09:22 ?244次閱讀

    一次回流工藝的核心邏輯

    回流工藝是通過(guò)兩分步高溫焊接,解決復(fù)雜封裝中多層級(jí)器件互連、敏感器件與大功率器件共存焊接難題的核心技術(shù),核心邏輯為“高溫打底、低溫疊加”。其主要應(yīng)用于PoP堆疊封裝、SiP系統(tǒng)級(jí)封裝、汽車電子
    的頭像 發(fā)表于 12-25 11:37 ?1819次閱讀
    <b class='flag-5'>一次</b><b class='flag-5'>講</b><b class='flag-5'>透</b>二<b class='flag-5'>次</b>回流<b class='flag-5'>工藝</b>的核心邏輯

    工程師必備:PCB防抄板的5大物理加密技術(shù)

      站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)如何防止被抄板?PCB設(shè)計(jì)防抄板實(shí)戰(zhàn)指南。在電子行業(yè),PCB抄板(逆向工程)現(xiàn)象普遍存在,
    的頭像 發(fā)表于 09-20 16:48 ?1596次閱讀

    作為PCB質(zhì)檢工程師,我為什么在用手持式面銅測(cè)試儀?

    攜,而且難以適應(yīng)復(fù)雜的現(xiàn)場(chǎng)環(huán)境。這種便捷性不僅提高了檢測(cè)效率,還增強(qiáng)了客戶滿意度和團(tuán)隊(duì)的專業(yè)形象。 在“交期越來(lái)越短、銅厚要求越來(lái)越嚴(yán)”的今天,手持式面銅測(cè)試儀把“事后檢測(cè)”變成“過(guò)程控制”,讓PCB質(zhì)檢工程師一次擁有了“邊走
    發(fā)表于 08-11 11:59

    PCB設(shè)計(jì)工藝規(guī)范

    作為PCB Layout工程師,印制電路板(PCB)設(shè)計(jì)是吃飯的本事。不僅要兢兢業(yè)業(yè)“拉線”,而且要有“全局意識(shí)”,清楚整個(gè)流程是怎么樣
    的頭像 發(fā)表于 08-04 17:22 ?1591次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>與<b class='flag-5'>工藝</b><b class='flag-5'>規(guī)范</b>

    PCB絲印極性標(biāo)記的實(shí)用設(shè)計(jì)技巧

    。 、PCB絲印極性標(biāo)記常見(jiàn)的問(wèn)題 在為眾多客戶提供DFA(設(shè)計(jì)用于裝配)審核服務(wù)的實(shí)踐中,我們發(fā)現(xiàn)工程師們的絲印極性標(biāo)記習(xí)慣各異。部分工程師采用直觀的 ** “+/-” 符號(hào)標(biāo)記正
    發(fā)表于 07-09 11:43

    初級(jí)工程師PCB設(shè)計(jì)技巧(PPT版)

    目錄第章:PCB 概述第二章:PCB 設(shè)計(jì)流程及PCB Layout 設(shè)計(jì)第三章: PROTEL 常用操作第四章:
    發(fā)表于 06-26 15:50

    技術(shù)資訊 I 面向初級(jí)工程師PCB 設(shè)計(jì)規(guī)范

    工程師和電路板設(shè)計(jì)新手而言,掌握PCB設(shè)計(jì)規(guī)范至關(guān)重要。本文將深入解析常見(jiàn)的PCB設(shè)計(jì)規(guī)范和制造商要求,并概括介紹PCB設(shè)計(jì)規(guī)范中的關(guān)鍵基礎(chǔ)知識(shí)。線距和線寬是實(shí)現(xiàn)
    的頭像 發(fā)表于 06-13 16:28 ?1794次閱讀
    技術(shù)資訊 I 面向初級(jí)<b class='flag-5'>工程師</b>的 <b class='flag-5'>PCB</b> 設(shè)計(jì)<b class='flag-5'>規(guī)范</b>

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    ,類似的工作重要且繁瑣,占據(jù)大量的工作時(shí)間。如何才能有效解決這種繁瑣的文件管理?我們的xL-BST工具中“PCB設(shè)計(jì)鍵歸檔”功能可以完美解決這問(wèn)題,能夠幫助工程師
    的頭像 發(fā)表于 05-26 16:17 ?879次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,效率倍增!

    【華秋DFM】V4.6正式上線:工程師PCB設(shè)計(jì)“好搭子”來(lái)了!

    ,如同給工程師的設(shè)計(jì)進(jìn)行了一次全方位的 “體檢”,能夠及時(shí)發(fā)現(xiàn)潛在的問(wèn)題,并給出詳細(xì)的提示和建議。這有助于工程師在設(shè)計(jì)初期就將問(wèn)題扼殺在搖籃中,降低后期修改的成本和風(fēng)險(xiǎn),提高設(shè)計(jì)的整體質(zhì)量和可制造性
    發(fā)表于 05-22 16:07

    【華秋DFM】V4.6正式上線:工程師PCB設(shè)計(jì)“好搭子”來(lái)了!

    作為深耕PCB設(shè)計(jì)檢查的專業(yè)工具,華秋DFM歷經(jīng)多年迭代,已從最初的基礎(chǔ)設(shè)計(jì)檢查工具發(fā)展為覆蓋全流程的智能制造解決方案。通過(guò)持續(xù)優(yōu)化1200+細(xì)項(xiàng)檢查規(guī)則,累計(jì)服務(wù)超40萬(wàn)工程師用戶,成為行業(yè)公認(rèn)
    的頭像 發(fā)表于 05-22 11:40 ?1730次閱讀
    【華秋DFM】V4.6正式上線:<b class='flag-5'>工程師</b>的<b class='flag-5'>PCB設(shè)計(jì)</b>“好搭子”來(lái)了!

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì)中,DDR模塊是絕對(duì)繞不過(guò)去的關(guān)。無(wú)論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號(hào)反射、時(shí)序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?3174次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計(jì)</b>要點(diǎn)