chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用QUARTUSⅡ開發(fā)系統(tǒng)實現(xiàn)CCD驅(qū)動電路的設(shè)計

電子設(shè)計 ? 來源:郭婷 ? 作者:電子設(shè)計 ? 2019-08-07 08:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 、引言

CCD(Charge Coupled Devices——電荷耦合器件)具有尺寸小、精度高、功耗低、壽命長及電子自掃描等優(yōu)點,在圖像傳感和非接觸測量領(lǐng)域得到廣泛的應(yīng)用。由于CCD的轉(zhuǎn)換效率、信噪比等光電特性只有在合適的時序驅(qū)動下才能達(dá)到設(shè)計所規(guī)定的最佳值,輸出穩(wěn)定可靠的信號,因此,驅(qū)動電路的設(shè)計也就成為其應(yīng)用中的關(guān)鍵問題之一。不同廠家、不同型號CCD器件的驅(qū)動時序各不相同,使CCD的驅(qū)動電路很難規(guī)范化和產(chǎn)品化。筆者設(shè)計的基于FPGA的驅(qū)動電路是可再編程的,如果要改變驅(qū)動電路的時序,增加或減少某些功能,只需對器件重新編程,在不改變?nèi)魏斡布那闆r下可實現(xiàn)驅(qū)動電路的更新?lián)Q代。

2 、CCD工作參數(shù)和時序分析

根據(jù)工程項目的技術(shù)要求,本系統(tǒng)選用日本TOSHIBA公司的TCDl208AP型電路作為傳感器。該器件具有優(yōu)良的光電特性,有2 160個像元,其驅(qū)動信號的時序如圖l所示。

采用QUARTUSⅡ開發(fā)系統(tǒng)實現(xiàn)CCD驅(qū)動電路的設(shè)計

由TCDl208AP的時序圖可以看出,TCDl208AP采用二相驅(qū)動脈沖工作,時序脈沖驅(qū)動電路提供4路工作脈沖,即光積分脈沖SH,電荷轉(zhuǎn)移脈沖φ1、φ2,輸出復(fù)位脈沖RS。系統(tǒng)提供的主時鐘頻率CLK為4 MHz,設(shè)定數(shù)據(jù)輸出頻率為1 MHz。TCDl208AP的典型最佳工作頻率為l MHz,該器件具有2160位有效像元,正常工作時要有52個虛設(shè)單元輸出(DUMMY 0UTPUTS)信號(含暗電流信號)。因為該器件是二列并行傳輸,所以在一個周期內(nèi)至少要有1 106(2 212/2=1 106)個φ1脈沖,即TSH》1106Tφ1。另外,由時序圖可以看出,當(dāng)SH信號為高電平期間,CCD積累的信號電荷包通過轉(zhuǎn)移柵進(jìn)入移位寄存器,移位脈沖φ1、φ2要求保持一個高和低的電平狀態(tài)。

3 、FPGA器件的選擇

根據(jù)設(shè)計要求和工程需要,本設(shè)計選用Altera公司Cyclone系列產(chǎn)品中的EPlCl2Q240C8型嵌入式可編程邏輯器件。EPlCl2Q240C8采用基于1.5 V、0.13μm及全層銅SRAM工藝,其密度增加至20 060個邏輯元件(LE),RAM增加至288 KB。它具有用于時鐘的鎖相環(huán)、DDR SDR和快速周期RAM(FCRAM)存儲器所需的專用雙數(shù)據(jù)率(DDR)接口,具有在系統(tǒng)可編程特性。其配置方式有被動型和主動型,被動型配置是在上電后由計算機(jī)通過編譯后產(chǎn)生sof文件利用專用的下載電纜配置電路。主動型配置是在上電后由專門的可編程配置電路(EPCS4)自動對EP1C12Q240C8電路進(jìn)行配置。

4 、CCD驅(qū)動電路設(shè)計

驅(qū)動電路的功能是產(chǎn)生保證產(chǎn)生CCD器件正常工作的轉(zhuǎn)移時鐘、傳輸時鐘、采樣保持時鐘、復(fù)位時鐘、信號處理電路和A/D轉(zhuǎn)換電路所需要的同步脈沖、像元時鐘和箝位脈沖。只有驅(qū)動脈沖與CCD的良好配合才能充分發(fā)揮CCD的光電轉(zhuǎn)換特性,輸出穩(wěn)定可靠的光電信號。

以前采用數(shù)字邏輯電路來設(shè)計線陣CCD驅(qū)動電路,由于采用多個計數(shù)器、觸發(fā)器和門電路,電路復(fù)雜,抗干擾能力差,而且時序較難配合,不易調(diào)試。如果采用FPGA驅(qū)動方法產(chǎn)生驅(qū)動信號,系統(tǒng)用同一時鐘對這4路驅(qū)動信號進(jìn)行控制,以保證相互之間的確定時間關(guān)系,然后使用分頻器對時鐘脈沖分頻以產(chǎn)生各路驅(qū)動信號所需的波形,產(chǎn)生如圖1所示的驅(qū)動信號就方便得多。

該系統(tǒng)的設(shè)計采用Altera公司的QUARTUSⅡ開發(fā)系統(tǒng)。QUARTUSⅡ開發(fā)系統(tǒng)是一種全集成化的可編程邏輯設(shè)計環(huán)境,它支持硬件描述語言(VHDL)、狀態(tài)圖和原理圖三種輸入方式,執(zhí)行編譯、邏輯綜合、仿真以及編程等功能。設(shè)計過程包括4個階段:設(shè)計輸入、設(shè)計實現(xiàn)、設(shè)計驗證和器件編程,如圖2所示。整個流程是一個輸入、實現(xiàn)、驗證的遞歸過程,直到設(shè)計正確和完整。

采用QUARTUSⅡ開發(fā)系統(tǒng)實現(xiàn)CCD驅(qū)動電路的設(shè)計

原理圖輸入方式簡單直觀,也是最常用的。如采用硬件描述語言的輸入方式如VHDL或Verilog,其可移植性和可讀性都好,但綜合形成的數(shù)據(jù)格式文件往往比原理圖輸入方式更占可編程器件的資源。為了提高芯片的利用率,同時采用原理圖輸入方式還可以生成新的特殊功能模塊,鑒于系統(tǒng)規(guī)模不大,因此采用原理圖輸入方式進(jìn)行本系統(tǒng)的設(shè)計。由于TCDl208AP是二相驅(qū)動方式,根據(jù)TCDl208AP驅(qū)動信號的時序關(guān)系,可以確定φl=φ2=0.5 MHz,輸出復(fù)位脈沖RS=l MHz。

在確定了SH、φ1、φ2和RS的參數(shù)后,可以根據(jù)它們之間的時序關(guān)系設(shè)計硬件邏輯框圖。各路脈沖分別為RS=1 MHz,占空比為l:4,方波;φ1=φ2=0.5 MHz,占空比為1:l,方波,φ1、φ2在并行轉(zhuǎn)移時有一個大于SH=1的寬脈沖。其中的各個模塊采用VHDL語言進(jìn)行設(shè)計,如圖3所示。

采用QUARTUSⅡ開發(fā)系統(tǒng)實現(xiàn)CCD驅(qū)動電路的設(shè)計

編譯后,最后得到仿真的波形結(jié)果如圖4所示。

采用QUARTUSⅡ開發(fā)系統(tǒng)實現(xiàn)CCD驅(qū)動電路的設(shè)計

5 、結(jié)束語

本設(shè)計采用QUARTUSⅡ開發(fā)系統(tǒng)實現(xiàn)編程,完成了電路功能的設(shè)計、時序綜合與分析及文本和圖形輸入,并根據(jù)工程需要將結(jié)果下載到Altera公司的Cyclone系列FPGA芯片EPlCl2Q240C8中產(chǎn)生CCD驅(qū)動時序,不但得到了良好的CCD輸出效果,而且大大簡化電路設(shè)計,提高可靠性,降低功耗,加快研發(fā)速度。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 傳感器
    +關(guān)注

    關(guān)注

    2573

    文章

    53868

    瀏覽量

    779989
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22207

    瀏覽量

    626918
  • 驅(qū)動電路
    +關(guān)注

    關(guān)注

    158

    文章

    1597

    瀏覽量

    110852
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    基于共模扼流圈的高速CCD驅(qū)動電路設(shè)計方案

    為了降低CCD驅(qū)動電路的功耗,提出了基于共模扼流圈的CCD驅(qū)動電路設(shè)計方案。該方案
    發(fā)表于 10-24 15:54 ?4087次閱讀
    基于共模扼流圈的高速<b class='flag-5'>CCD</b><b class='flag-5'>驅(qū)動</b><b class='flag-5'>電路</b>設(shè)計方案

    基于DSP和FPGA的CCD圖像采集系統(tǒng)設(shè)計與實現(xiàn)

    為了實現(xiàn)—是彈武器瞄準(zhǔn)自動化,本文設(shè)計了基于DSP和FPGA的高速高精確度雙通道CCD圖像采集系統(tǒng),采用QUartuBn在AJtera的FPGA器件CYCLONEII上設(shè)計了
    發(fā)表于 11-07 14:54

    如何設(shè)計CCD的硬件驅(qū)動電路?

    CCD驅(qū)動電路實現(xiàn)CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片
    發(fā)表于 10-21 06:05

    采用FPGA的高速CCD相機(jī)的時鐘發(fā)生器

    采用IL2E2 TDI CCD 做為傳感器,與計算機(jī)構(gòu)成了成像系統(tǒng),并在計算機(jī)CRT 上顯示出圖像。主要介紹高速CCD 相機(jī)的工作時鐘產(chǎn)生電路
    發(fā)表于 07-04 16:02 ?44次下載

    1024位CCD驅(qū)動電路

    1024位CCD驅(qū)動電路
    發(fā)表于 02-06 00:22 ?1135次閱讀
    1024位<b class='flag-5'>CCD</b><b class='flag-5'>驅(qū)動</b><b class='flag-5'>電路</b>

    4096位CCD驅(qū)動電路

    4096位CCD驅(qū)動電路
    發(fā)表于 02-06 00:23 ?1013次閱讀
    4096位<b class='flag-5'>CCD</b><b class='flag-5'>驅(qū)動</b><b class='flag-5'>電路</b>

    基于μPD795的CCD相機(jī)系統(tǒng)驅(qū)動電路的設(shè)計

    基于μPD795的CCD相機(jī)系統(tǒng)驅(qū)動電路的設(shè)計 0 引 言   電荷耦合器件(CCD)是一種轉(zhuǎn)換式圖像傳感器,是以電荷作為信號的MO
    發(fā)表于 12-01 09:52 ?1686次閱讀
    基于μPD795的<b class='flag-5'>CCD</b>相機(jī)<b class='flag-5'>系統(tǒng)</b>中<b class='flag-5'>驅(qū)動</b><b class='flag-5'>電路</b>的設(shè)計

    基于FPGA-SPARTAN芯片的CCD的硬件驅(qū)動電路設(shè)計

      CCD驅(qū)動電路實現(xiàn)CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片
    發(fā)表于 08-30 09:58 ?1536次閱讀
    基于FPGA-SPARTAN芯片的<b class='flag-5'>CCD</b>的硬件<b class='flag-5'>驅(qū)動</b><b class='flag-5'>電路</b>設(shè)計

    基于DSP和FPGA的CCD圖像采集系統(tǒng)設(shè)計與實現(xiàn)

    捅要:為了實現(xiàn)是彈武器瞄準(zhǔn)自動化,本文設(shè)計了基于DSP和FPGA的高速高精確度雙通道CCD圖像采集系統(tǒng)采用QUartuBn在AJtera的FPGA器件CYCLONEII上設(shè)計了
    發(fā)表于 02-25 13:48 ?190次下載

    CPLD實現(xiàn)線陣CCD驅(qū)動電路

    采用MAXⅡ器件的EPM240T100C5N為控制核心,以TCD1500C為例,設(shè)計了基于CPLD的線陣CCD驅(qū)動電路,完成了硬件電路的原理
    發(fā)表于 11-03 15:24 ?129次下載

    利用VHDL硬件描述語言和FPGA技術(shù)完成驅(qū)動時序電路實現(xiàn)

    CCD驅(qū)動 電路實現(xiàn)CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片
    發(fā)表于 11-24 18:55 ?2017次閱讀
    利用VHDL硬件描述語言和FPGA技術(shù)完成<b class='flag-5'>驅(qū)動</b>時序<b class='flag-5'>電路</b>的<b class='flag-5'>實現(xiàn)</b>

    使用FPGA實現(xiàn)線陣CCD驅(qū)動時序及模擬信號處理的設(shè)計說明

    的時序控制。最后,利用quartus7.2軟件平臺結(jié)合VHDL語言進(jìn)行開發(fā),對所需驅(qū)動脈沖進(jìn)行仿真設(shè)計。仿真結(jié)果表明,該驅(qū)動電路簡單、功耗小
    發(fā)表于 11-21 16:58 ?14次下載
    使用FPGA<b class='flag-5'>實現(xiàn)</b>線陣<b class='flag-5'>CCD</b><b class='flag-5'>驅(qū)動</b>時序及模擬信號處理的設(shè)計說明

    使用FPGA設(shè)計CCD驅(qū)動傳輸電路的資料說明

    設(shè)計出高幀頻的成像系統(tǒng),以及能否實現(xiàn)兩個CCD相機(jī)的同步采集。CCD工業(yè)相機(jī)的關(guān)鍵技術(shù)在于CCD驅(qū)動
    發(fā)表于 11-26 15:35 ?27次下載
    使用FPGA設(shè)計<b class='flag-5'>CCD</b><b class='flag-5'>驅(qū)動</b>傳輸<b class='flag-5'>電路</b>的資料說明

    CCD驅(qū)動電路的4種常用方式介紹和使用單片機(jī)設(shè)計CCD驅(qū)動電路的說明

    介紹了CCD驅(qū)動電路的4種常用方式及其優(yōu)缺點,詳細(xì)闡述了基于高速超微型單片機(jī)C8051F300的CCD驅(qū)動
    發(fā)表于 11-26 16:58 ?28次下載
    <b class='flag-5'>CCD</b><b class='flag-5'>驅(qū)動</b><b class='flag-5'>電路</b>的4種常用方式介紹和使用單片機(jī)設(shè)計<b class='flag-5'>CCD</b><b class='flag-5'>驅(qū)動</b><b class='flag-5'>電路</b>的說明

    如何使用FPGA實現(xiàn)全幀CCD驅(qū)動的設(shè)計

    設(shè)計平臺,使用VHDL語言對驅(qū)動時序發(fā)生器進(jìn)行了硬件描述,采用QuartusⅡ5.0對所設(shè)計的驅(qū)動時序發(fā)生器進(jìn)行了仿真,針對Altera公司的FPGA器件EP1C3T144C8進(jìn)行了適
    發(fā)表于 01-26 15:57 ?12次下載
    如何使用FPGA<b class='flag-5'>實現(xiàn)</b>全幀<b class='flag-5'>CCD</b><b class='flag-5'>驅(qū)動</b>的設(shè)計