chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

具有確定性延遲性能的JESD204B轉(zhuǎn)換器的應(yīng)用

電子設(shè)計 ? 來源:郭婷 ? 作者:電子設(shè)計 ? 2019-04-04 08:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

對于需要一系列同步模數(shù)轉(zhuǎn)換器(ADC)的高速信號采樣和處理應(yīng)用,解偏斜和轉(zhuǎn)換器的延遲變化匹配是至關(guān)重要的。圍繞該特性展開的系統(tǒng)設(shè)計極為關(guān)鍵,因為從模擬采樣點到處理模塊之間的任何延遲失配都會使性能下降。對于交錯式處理而言,樣本對齊同樣是必需的;在交錯式處理時,一個轉(zhuǎn)換器樣本后緊跟另一個樣本,且時間僅為一個時鐘周期中的一小部分。

JESD204B 第三代高速串行轉(zhuǎn)換器接口的一個重要特性,是其能夠確立系統(tǒng)中每個轉(zhuǎn)換器的確定性延遲。正確理解并利用該特性,便可在單系統(tǒng)中針對多個ADC創(chuàng)建同步或交錯采樣系統(tǒng)。

由于確定性延遲是相對較新的轉(zhuǎn)換器接口特性,系統(tǒng)設(shè)計人員經(jīng)常就如何建立、目標(biāo)信號以及如何部署為同步或交錯式處理等方面存有諸多疑問。下文的部分常見問題與解答針對多個與FPGA一同采樣的JESD204B轉(zhuǎn)換器并使用確定性延遲進行系統(tǒng)設(shè)計而言。

什么是確定性延遲,它在JESD204B中是如何定義的?

JESD204B鏈路的確定性延遲定義為串行數(shù)據(jù)從發(fā)送器(ADC或源端FPGA)的并行幀數(shù)據(jù)輸入傳播至接收器(DAC或接收端FPGA)并行去幀數(shù)據(jù)輸出所需的時間。該時間通常以分辨率為幀時鐘周期或以器件時鐘進行測量。

JESD204B的確定性延遲規(guī)格沒有考慮到ADC模擬前端內(nèi)核或DAC后端模擬內(nèi)核的情況。它只基于輸入和輸出JESD204B數(shù)字幀的數(shù)據(jù)。不僅兩個有源器件在這種延遲計算中作為函數(shù)使用,與兩個器件接口的空間信號路由也將作為函數(shù)參與計算。這意味著每條鏈路的確定性延遲在多轉(zhuǎn)換器系統(tǒng)中,可能較大或較小,具體取決于JESD204B通道的路由長度及其各自的延遲情況。接收器的緩沖器延遲有助于彌補路由造成的延遲差異(圖1)。

具有確定性延遲性能的JESD204B轉(zhuǎn)換器的應(yīng)用

與簡單的串行鏈路配置不同——比如低壓差分信號(LVDS)——JESD204B接口將數(shù)據(jù)樣本打包為定義幀。幾個或多個樣本的每一個幀邊界在鏈路握手或初始通道對齊序列(ILAS)階段均由來自發(fā)送器的特殊控制字符標(biāo)記。更大的已定義幀群——稱為多幀——在ILAS階段同樣采用相應(yīng)的控制字符標(biāo)記。然而,該序列完成后,便不再需要控制字符,并且可以獲取鏈路的全帶寬。幀邊界和多幀邊界分別與幀時鐘和多幀時鐘重合。

JESD204B子類與確定性延遲的關(guān)系意味著什么?

JESD204B協(xié)議的三個子類定義了鏈路的確定性延遲。子類0向后兼容JESD204 和JESD204A,不支持確定性延遲。子類1通過稱為SYSREF的系統(tǒng)參考信號支持確定性延遲。子類2通過對~SYNC信號的雙重使用支持確定性延遲,并同樣允許接收器初始化握手ILAS例程。精確將SYSREF與~SYNC以相對于時鐘的時間關(guān)系對齊的能力表明目標(biāo)系統(tǒng)所需的子類。

確定性延遲如何用作多個轉(zhuǎn)換器的采樣對齊?

對于子類1而言,幀時鐘和多幀時鐘將于出現(xiàn)系統(tǒng)參考邊沿(SYSREF)時在每個器件內(nèi)部對齊。檢測到SYSREF邊沿時,這些時鐘與該點時間對齊。由于這些時鐘對每個器件而言都是內(nèi)部的,它們在發(fā)送器內(nèi)的邊界可利用控制字符通過串行鏈路通信。

每個接收器相對其自身時鐘——這些時鐘具有相同的名稱——并相對所有發(fā)送器間接解碼發(fā)送器幀和多幀時鐘位置。這使得接收器可以解偏斜相對較早到達的數(shù)據(jù)樣本,從而利用緩沖器延遲,以最后到達的數(shù)據(jù)匹配鏈路(圖2)。

具有確定性延遲性能的JESD204B轉(zhuǎn)換器的應(yīng)用

對于同步采樣而言,這些數(shù)據(jù)鏈路可在FPGA內(nèi)按時間排列。對于交錯采樣而言,每個鏈路都能以其對應(yīng)的相對相位延遲進行偏置。確定性延遲可通過按時間對每個鏈路進行測量而加以識別,即從接收器多幀時鐘邊沿到每個對應(yīng)鏈路的多幀控制字符。此處需注意,每個鏈路的確定性延遲必須不能超過一個多幀時鐘周期(圖3)。

具有確定性延遲性能的JESD204B轉(zhuǎn)換器的應(yīng)用

確定性延遲是否等同于總轉(zhuǎn)換器延遲?

ADC的總延遲表示其輸入一個模擬樣本、處理、并從器件輸出數(shù)字信號所需的時間。類似地,DAC的總延遲表示從數(shù)字樣本數(shù)據(jù)輸入器件直到模擬輸出相應(yīng)樣本的時間。通常,對這兩者都以分辨率為采樣時鐘周期進行測量,因為它們與頻率有關(guān)。它與單個轉(zhuǎn)換器元件內(nèi)的模擬處理架構(gòu)部分相關(guān)。這在原理上與JESD204B鏈路部署中描述的確定性延遲的定義有所不同;該定義表明其與三個元件有關(guān)。

對齊多個轉(zhuǎn)換器的解偏斜預(yù)算最大是多少?

在ILAS處理階段,發(fā)送器發(fā)送多幀控制字符,標(biāo)記多幀時鐘邊界。接收器識別這些字符,并創(chuàng)建自有局部多幀時鐘,與上游鏈路的所有發(fā)送器對齊。對于采用多個接收器的大型陣列系統(tǒng),多幀時鐘同樣需在所有這些器件中對齊。因此,任意轉(zhuǎn)換器鏈路的確定性延遲都不可超過單個多幀時鐘周期。這是鏈路上的總偏斜時間預(yù)算。

多幀時鐘的持續(xù)時間通常為采樣時鐘周期的數(shù)十倍。它甚至還能通過設(shè)置參數(shù)變量,在鏈路握手期間調(diào)節(jié)為更長或更短。

該特性能否在ADC或DAC上正確對齊至同樣的模擬采樣點?有沒有其它要求?

確定性延遲按照以JESD204B成幀器時間為順序的時間點,提供樣本對齊方式。除此時間之外,ADC還將具有更多延遲時鐘周期,可用來處理來自JESD204B成幀器以前的前端模擬樣本。轉(zhuǎn)換器供應(yīng)商必須指定該時間周期位于成幀器之前,長度為時鐘長度。相反,解幀器處理樣本并以模擬形式輸出后,DAC將需要額外的時鐘周期。

在有效模擬樣本數(shù)據(jù)可用以前,對齊過程需多長時間?

SYSREF邊沿發(fā)送至轉(zhuǎn)換器和FPGA,開啟對齊過程。此事件后,需要完成多個多幀時鐘周期以及ILAS序列,才能獲取有效樣本數(shù)據(jù)。這與許多采樣時鐘周期的相對時間等效。特定的持續(xù)時間可能取決于轉(zhuǎn)換器內(nèi)部的JESD204B內(nèi)核特有確定性延遲,該數(shù)據(jù)由供應(yīng)商提供。在該時間內(nèi),鏈路關(guān)斷,不傳輸有效數(shù)據(jù)。在絕對時間內(nèi),持續(xù)時間將是采樣時鐘頻率的函數(shù)。

對于系統(tǒng)設(shè)計而言,實現(xiàn)同步采樣最大的挑戰(zhàn)在哪里?

在子類1中,實現(xiàn)低至樣本級的同步或交錯處理所遇到的最大挑戰(zhàn)之一,是在多個轉(zhuǎn)換器中按序?qū)RSYSREF的使能邊沿。此外,每個SYSREF邊沿都要滿足其對應(yīng)采樣時鐘的建立和保持時間要求。這將消耗一部分可用的時序裕量。主動、獨立地偏斜SYSREF和時鐘之間的精細相位將有助于實現(xiàn)轉(zhuǎn)換器上的時序收斂。

SYSREF是單次事件還是重復(fù)事件?每種情況下分別需要了解什么?

SYSREF對齊邊沿可以是單次脈沖、周期信號、帶隙周期信號或重復(fù)非周期信號。它將根據(jù)系統(tǒng)的需要,以及源端的時鐘與SYSREF之間的相位偏斜時序靈敏度而定。對于重復(fù)SYSREF信號而言,幀和多幀時鐘將在每次事件發(fā)生時重新對齊。然而,由于目標(biāo)是保持一組對齊的時鐘,重復(fù)周期SYSREF信號的使能邊沿應(yīng)當(dāng)在多幀時鐘邊界下降。由于時鐘應(yīng)當(dāng)已經(jīng)在第一個SYSREF邊沿后對齊,因此這樣可以防止不必要的重復(fù)對齊。

周期性SYSREF信號的一個不利影響,就是可能會耦合至目標(biāo)模擬信號。這便是為什么不建議始終采用周期信號的原因;僅在萬不得已時才使用周期信號。如果使用了周期性SYSREF,則必須仔細地將其與ADC模擬前端正確隔離。

SYSREF偏斜調(diào)節(jié)至單時鐘周期以內(nèi)的方法有哪些?

理想情況下,用于每個轉(zhuǎn)換器和FPGA的SYSREF和時鐘可精確路由,其時序裕量滿足所有元件的苛刻建立時間和保持時間要求。但隨著高性能轉(zhuǎn)換器的采樣速度不斷增長,僅通過精密印刷電路板(PCB)路由已無法始終滿足時序收斂要求。不同器件的引腳間差異以及電源和溫度偏差會在高速轉(zhuǎn)換器陣列上產(chǎn)生一個相對較大的時序偏斜??赡苄枰呒墪r序調(diào)節(jié)功能來提供主動SYSREF相位偏斜。

例如,來自ADC的警報可以識別SYSREF邊沿是否鎖存至建立時間并保持在阻擋時序窗口中。如果確實如此,那么對于哪個時鐘邊沿(時鐘[N]或時鐘[N+1])用于時序參考將存在不確定性。取決于何處檢測到SYSREF邊沿,相對于SYSREF的采樣CLK邊沿相位在時鐘源處可能存在延遲,以保持有效時序條件,滿足建立和保持時間要求。

另一種方法是利用采樣時鐘的下一個下降沿(而非上升沿)來獲取相位裕量的半周期。系統(tǒng)中的所有轉(zhuǎn)換器均能以這種方式進行調(diào)整,前提是時鐘源針對相應(yīng)的SYSREF和CLK具有獨立的相位調(diào)整(圖4)。

具有確定性延遲性能的JESD204B轉(zhuǎn)換器的應(yīng)用

支持子類1和子類2的轉(zhuǎn)換器需要使用確定性延遲功能嗎?

如JESD204B規(guī)格定義,子類1和子類2是僅有支持確定性延遲的子類。在子類1中,SYSREF信號定義確定性延遲。在子類2中,~SYNC信號定義該延遲。然而,某些轉(zhuǎn)換器供應(yīng)商創(chuàng)建了子類0部署,用來支持樣本對齊的同步方案。這種情況下,不使用轉(zhuǎn)換器和FPGA之間的多幀時鐘對齊步驟。

利用附加的輔助信息(稱為控制位),可在樣本級采用時間戳機制標(biāo)記SYSREF的出現(xiàn)情況。與SYSREF邊沿重合的每一個樣本均以唯一控制位標(biāo)記。在FPGA內(nèi),所有擁有此時間戳的鏈路可以延遲至等于最長路徑然后互相對齊,與轉(zhuǎn)換器之間的延遲差別無關(guān)(圖5和圖6)。

具有確定性延遲性能的JESD204B轉(zhuǎn)換器的應(yīng)用

具有確定性延遲性能的JESD204B轉(zhuǎn)換器的應(yīng)用

小結(jié)

雖然確定性延遲是JESD204B中較為復(fù)雜的一項特性,但若善加利用便可成為高性能信號處理系統(tǒng)設(shè)計中的一項強大特性。來自ADC陣列的樣本可通過緩沖器延遲在FPGA內(nèi)部對齊并解偏斜,從而實現(xiàn)同步或交錯采樣。JESD204B子類識別對于理解系統(tǒng)的時序?qū)R能力非常重要。時序收斂于SYSREF以及系統(tǒng)ADC的CLK輸入引腳對于實現(xiàn)樣本的時間對齊而言極為關(guān)鍵。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9065

    瀏覽量

    151824
  • 緩沖器
    +關(guān)注

    關(guān)注

    6

    文章

    2056

    瀏覽量

    47030
  • 模數(shù)轉(zhuǎn)換器

    關(guān)注

    26

    文章

    3359

    瀏覽量

    128272
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    JESD204B的系統(tǒng)級優(yōu)勢

    JESD204B產(chǎn)品組合的更多詳情,其中包括 12 位、4GSPS ADC12J4000 模數(shù)轉(zhuǎn)換器 (ADC);16 位、雙通道、250MSPS ADS42JB69 ADC;16 位、4 通道、2.5GSPS DAC38J84 數(shù)模
    發(fā)表于 09-18 11:29

    JESD204B轉(zhuǎn)換器確定性延遲解密

    的數(shù)據(jù)。不僅兩個有源器件在這種延遲計 算中作為函數(shù)使用,與兩個器件接口的空間信號路由也將 作為函數(shù)參與計算。這意味著每條鏈路的確定性延遲在多 轉(zhuǎn)換器系統(tǒng)中,可能較大或較小,具體取決于
    發(fā)表于 10-15 10:40

    基于高速串行數(shù)字技術(shù)的JESD204B鏈路延時設(shè)計

    描述JESD204B 鏈路是數(shù)據(jù)轉(zhuǎn)換器數(shù)字接口的最新趨勢。這些鏈路利用高速串行數(shù)字技術(shù)提供很大的益處(包括增大的信道密度)。此參考設(shè)計解決了其中一個采用新接口的挑戰(zhàn):理解并設(shè)計鏈路延遲。一個示例實現(xiàn)
    發(fā)表于 11-21 16:51

    請問JESD204B中的確定性延遲兩次電源周期之間是怎么理解?

    關(guān)于JESD204B中的確定性延遲說:“很大一部分都要求數(shù)據(jù)以兩次電源周期之間已知且一致的延遲遍歷整個系統(tǒng)。這一概念稱為確定性
    發(fā)表于 01-07 13:56

    串行LVDS和JESD204B的對比

    是LVDS的三倍多。當(dāng)比較諸如多器件同步、確定延遲和諧波時鐘等高級功能時,JESD204B是提供這些功能的唯一接口。所有通路和通道對確定延遲
    發(fā)表于 05-29 05:00

    JESD204B串行接口時鐘的優(yōu)勢

    摘要 隨著數(shù)模轉(zhuǎn)換器轉(zhuǎn)換速率越來越高,JESD204B 串行接口已經(jīng)越來越多地廣泛用在數(shù)模轉(zhuǎn)換器上,其對器件時鐘和同步時鐘之間的時序關(guān)系有著嚴(yán)格需求。本文就重點講解了
    發(fā)表于 06-19 05:00

    FPGA高速數(shù)據(jù)采集設(shè)計之JESD204B接口應(yīng)用場景

    接收的SERDES傳播出去。接收將把數(shù)據(jù)送入FIFO,然后在下一個(RX)LMFC邊界開始輸出數(shù)據(jù)。發(fā)送SERDES輸入與接收FIFO輸出之間的已知關(guān)系稱為
    發(fā)表于 12-03 17:32

    FPGA高速數(shù)據(jù)采集設(shè)計之JESD204B接口應(yīng)用場景

    和處理要解決的關(guān)鍵問題。提出了支持JESD204B協(xié)議的模數(shù)轉(zhuǎn)換器和支持JESD204B協(xié)議的FPGA軟核相結(jié)合的設(shè)計方案。利用JESD204B協(xié)議的
    發(fā)表于 12-04 10:11

    如何讓JESD204B在FPGA上工作?FPGA對于JESD204B需要多少速度?

    的模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)支持最新的JESD204B串行接口標(biāo)準(zhǔn),出現(xiàn)了FPGA與這些模擬產(chǎn)品的最佳接口方式問題。FPGA一直支持千兆串行/解串(SERDES)收發(fā)
    發(fā)表于 04-06 09:46

    JESD204B中的確定延遲到底是什么? 它是否就是轉(zhuǎn)換器的總延遲?

    什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼?怎么消除影響JESD204B鏈路傳輸?shù)囊蛩兀?b class='flag-5'>JESD204B中的
    發(fā)表于 04-13 06:39

    如何去實現(xiàn)JESD204B時鐘?

    JESD204B數(shù)模轉(zhuǎn)換器的時鐘規(guī)范是什么?JESD204B數(shù)模轉(zhuǎn)換器有哪些優(yōu)勢?如何去實現(xiàn)JESD204B時鐘?
    發(fā)表于 05-18 06:06

    在Xilinx FPGA上快速實現(xiàn) JESD204B

    簡介 JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達 12.5 Gbps串行數(shù)據(jù)速率,并可確保 JESD204 鏈路
    發(fā)表于 04-12 10:22 ?1.6w次閱讀
    在Xilinx FPGA上快速實現(xiàn) <b class='flag-5'>JESD204B</b>

    JESD204B子類(第二部分):子類1與子類2系統(tǒng)考慮因素

    在“JESD204B子類(第一部分):JESD204B子類簡介與確定性延遲”一文中,我們總結(jié)了JESD204B子類和
    的頭像 發(fā)表于 04-15 16:25 ?5161次閱讀
    <b class='flag-5'>JESD204B</b>子類(第二部分):子類1與子類2系統(tǒng)考慮因素

    JESD204B在ADI轉(zhuǎn)換器中的實現(xiàn)方式

    ADI Jesd204B在線研討會系列第4講,討論確定性延遲和多芯片同步,以及在ADI轉(zhuǎn)換器產(chǎn)品中的實現(xiàn)方式。
    的頭像 發(fā)表于 06-11 06:16 ?2859次閱讀
    <b class='flag-5'>JESD204B</b>在ADI<b class='flag-5'>轉(zhuǎn)換器</b>中的實現(xiàn)方式

    JESD204B子類和確定性延遲簡介

    JESD204B標(biāo)準(zhǔn)將確定性延遲定義為基于幀的樣本到達串行發(fā)射與基于幀的樣本從串行接收輸出之間的時間差。
    的頭像 發(fā)表于 12-21 11:11 ?5477次閱讀
    <b class='flag-5'>JESD204B</b>子類和<b class='flag-5'>確定性</b><b class='flag-5'>延遲</b>簡介