chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

四層板的疊層順序設(shè)計(jì)及需考慮哪些因素

牽手一起夢 ? 來源:郭婷 ? 2019-04-18 16:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

四層板有幾種疊層順序:

S1:信號布線一層,S2:信號布線二層,GND:地層,POWER:電源

第一種情況:GND-S1+POWER-S2+POWER-GND

這應(yīng)當(dāng)是四層板中最好的一種情況。因?yàn)橥鈱邮堑貙?,對EMI有屏蔽作用,同時(shí)電源層同地層也可靠得很近,使得電源內(nèi)阻較小,取得最佳郊果。但第一種情況不能用于當(dāng)本板密度比較大的情況。因?yàn)檫@樣一來,就不能保證第一層地的完整性,這樣第二層信號會變得更差。另外,此種結(jié)構(gòu)也不能用于全板功耗比較大的情況。

第二種情況:SIG1-GND-POWER-SIG2

這是我們平時(shí)最常用的一種方式。從板的結(jié)構(gòu)上,也不適用于高速數(shù)字電路設(shè)計(jì)。因?yàn)樵谶@種結(jié)構(gòu)中,不易保持低電源阻抗。以一個(gè)板2毫米為例:要求Z0=50ohm. 以線寬為8mil.銅箔厚為35цm。這樣信號一層與地層中間是0.14mm。而地層與電源層為1.58mm。這樣就大大的增加了電源的內(nèi)阻。在此種結(jié)構(gòu)中,由于輻射是向空間的,需加屏蔽板,才能減少EMI。

第三種情況:GND-S1-S2-POWER

S1層上信號線質(zhì)量最好。S2次之。對EMI有屏蔽作用。但電源阻抗較大。此板能用于全板功耗大而該板是干擾源或者說緊臨著干擾源的情況下。

四層板的疊層設(shè)計(jì),首先要注意四點(diǎn)常規(guī)因素:

1.鋪銅層最好要成對設(shè)置,比如六層板的2,5或者3,4層要一起鋪銅,這是考慮到工藝上平衡結(jié)構(gòu)的要求,因?yàn)椴黄胶獾匿併~層可能會導(dǎo)致PCB板膨脹時(shí)的翹曲變形。

2.最好每個(gè)信號層都能和至少一個(gè)鋪銅層緊鄰,這有利于阻抗控制和提高信號質(zhì)量。

3.縮短電源和地層的距離,可以降低電源的阻抗,減小電流回路和抑制EMI。

4.在很高速的情況下,可以加入多余的地層來隔離信號層,但建議不要多加電源層來隔離,因?yàn)殡娫磳訒磔^多的高頻噪聲干擾。

四層板PCB設(shè)計(jì)除考慮以上因素外,還要考慮以下因素:

從四層以上的PCB板,一般都能保證良好的EMC和其它電氣性能,所以對于較高速的電路設(shè)計(jì),一定要求采用多層板。四層板的設(shè)計(jì)大致有兩種形式:一是均勻間距,另外一種是非均勻間距。

對于均勻間距的設(shè)計(jì)來說,最大的優(yōu)點(diǎn)在于電源和地之間的間距很小,可以大幅度降低電源的阻抗,提高電源的穩(wěn)定性,但缺點(diǎn)在于兩層信號層的阻抗較高,通常在105到130之間,而且由于信號層和參考平面之間的間距較大,增加了信號回流的面積,EMI較強(qiáng)。

而采用了后一種非均勻間距的設(shè)計(jì),就可以較好的進(jìn)行阻抗控制,信號靠近參考平面也有利于提高信號的質(zhì)量,減少EMI,唯一的缺點(diǎn)就是電源和地之間的間距太大,造成電源和地的耦合減弱,阻抗增加,但這一點(diǎn)可以通過增加旁路電容來改善。實(shí)際高速電路設(shè)計(jì)一般要求進(jìn)行阻抗控制和提高信號質(zhì)量,所以較多的采用非均勻的四層板設(shè)計(jì),兩層信號層的空白區(qū)域也可以進(jìn)行大面積的鋪地處理。

還有一種較為特別的設(shè)計(jì)是表層和底層作為地和電源層,而中間兩層作為信號走線層,這對EMI抑制和散熱等方面較為有利,但是也帶來很多不良的效果,比如很難進(jìn)行測量和調(diào)試,工藝焊接,裝配時(shí)會有一些困難,另外電源和地的耦合也需要使用大量的旁路電容實(shí)現(xiàn),一般不建議采用這種方案。

推薦閱讀:http://www.brongaenegriffin.com/d/661240.html

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18602

    瀏覽量

    259789
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4381

    文章

    23637

    瀏覽量

    417490
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    979

    瀏覽量

    48335
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2065

    瀏覽量

    16288
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3512

    瀏覽量

    5996
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    設(shè)計(jì)PCB電路時(shí),一般怎樣設(shè)計(jì)呢?

    設(shè)計(jì)PCB電路時(shí),一般怎樣設(shè)計(jì)呢?理論上來,可以有三個(gè)方案。方案一,1個(gè)電源,1個(gè)地
    的頭像 發(fā)表于 04-13 08:55 ?2.8w次閱讀
    設(shè)計(jì)<b class='flag-5'>四</b><b class='flag-5'>層</b>PCB電路<b class='flag-5'>板</b>時(shí),<b class='flag-5'>疊</b><b class='flag-5'>層</b>一般怎樣設(shè)計(jì)呢?

    單層到八,究竟應(yīng)該怎么設(shè)計(jì)與選擇

    電路安排是對PCB的整個(gè)系統(tǒng)設(shè)計(jì)的基礎(chǔ)。設(shè)計(jì)如有缺陷,將最終影響到整機(jī)的EMC性能。總的來說
    的頭像 發(fā)表于 12-01 05:59 ?1.7w次閱讀

    PCB設(shè)計(jì)避坑指南

    設(shè)計(jì)如此關(guān)鍵? 選擇結(jié)構(gòu)時(shí),需要平衡產(chǎn)品復(fù)雜度、信號速率、EMC要求和成本預(yù)算個(gè)關(guān)鍵因素。以下是它直接影響的三大核心性能。 1、信號完整性 高速信號
    發(fā)表于 06-24 20:09

    PCB設(shè)計(jì)

    結(jié)構(gòu)設(shè)計(jì)做一簡單的說明。設(shè)計(jì)  表1
    發(fā)表于 05-17 22:04

    關(guān)于差分的參考是電源平面的問題

    1.:S-G-P-S因差分線序交叉打孔換
    發(fā)表于 08-06 09:45

    請問8最佳布順序是什么樣的?

    RT,現(xiàn)有一個(gè)項(xiàng)目,需要布置八,兩信號,因整塊的平均功率達(dá)50W,需要布置兩電源,其它
    發(fā)表于 09-24 05:07

    如何設(shè)計(jì)4PCB

    如何設(shè)計(jì)4PCB?
    的頭像 發(fā)表于 07-31 10:49 ?1.9w次閱讀

    PCB設(shè)計(jì)得注意的問題有哪些

    PCB的設(shè)計(jì)通常是在考慮各方面的因素后折中決定的。高速數(shù)字電路和射須電路通常采用多層設(shè)計(jì)。
    發(fā)表于 08-23 16:45 ?1104次閱讀

    /六/八/十結(jié)構(gòu)

    本文主要介紹了/六/八/十結(jié)構(gòu)。
    發(fā)表于 10-10 08:56 ?2.9w次閱讀
    <b class='flag-5'>四</b>/六/八/十<b class='flag-5'>層</b><b class='flag-5'>板</b>的<b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    PCB設(shè)計(jì)遵循的規(guī)則

    對于兩來說,由于板層數(shù)量少,已經(jīng)不存在的問題??刂艵MI輻射主要從布線和布局來考慮。
    發(fā)表于 06-21 11:02 ?1543次閱讀

    示例:從兩到八的PCB

    : 一、單面 PCB 和雙面 PCB 對于兩來說,由于板層數(shù)量少,已經(jīng)不存在
    的頭像 發(fā)表于 10-30 14:13 ?3279次閱讀

    簡述PCB設(shè)計(jì)

    、單面 PCB 和雙面 PCB 對于兩來說,由于板層數(shù)量少,已經(jīng)不存在
    的頭像 發(fā)表于 10-30 15:09 ?1607次閱讀

    4到12經(jīng)典設(shè)計(jì)方案

    電路設(shè)計(jì)是對PCB的整個(gè)系統(tǒng)設(shè)計(jì)的基礎(chǔ),設(shè)計(jì)若有缺陷,將最終影響到整機(jī)的EMC性能。
    發(fā)表于 11-07 10:51 ?72次下載
    4<b class='flag-5'>層</b><b class='flag-5'>板</b>到12<b class='flag-5'>層</b><b class='flag-5'>板</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>經(jīng)典設(shè)計(jì)方案

    pcb設(shè)計(jì)原則 如何設(shè)計(jì)PCB?

    在設(shè)計(jì)2PCB時(shí),實(shí)際上不需要考慮PCB在工廠的結(jié)構(gòu)問題。但是,當(dāng)電路上的層數(shù)為或更多時(shí),PCB的堆疊是一個(gè)重要
    發(fā)表于 07-19 16:19 ?3230次閱讀
    pcb<b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)原則 如何設(shè)計(jì)PCB<b class='flag-5'>疊</b><b class='flag-5'>層</b>?

    PCB結(jié)構(gòu)設(shè)計(jì)詳解

    隨著高速電路的不斷涌現(xiàn),PCB的復(fù)雜度也越來越高,為了避免電氣因素的干擾,信號和電源必須分離,所以就牽涉到多層PCB的設(shè)計(jì),即
    發(fā)表于 09-30 12:03 ?112次下載