chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

挑戰(zhàn)摩爾定律極限 可考慮不同半導(dǎo)體架構(gòu)

kus1_iawbs2016 ? 來(lái)源:fqj ? 2019-05-23 16:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

4月登場(chǎng)的「超大型積體電路國(guó)際研討會(huì)」(VLSI-TSA/DAT)是全球半導(dǎo)體產(chǎn)業(yè)年度盛事,首場(chǎng)專題演講邀請(qǐng)到美國(guó)IBM華生研究中心研究員沙希迪(Ghavam Shahidi)以「功耗改善減緩,摩爾定律是否已走到盡頭?」為題,談半導(dǎo)體最新制程面臨功率改善放緩的問(wèn)題,并提出建議的解決之道。

1965年提出的摩爾定律(Moore's Law)引領(lǐng)半導(dǎo)體發(fā)展超過(guò)半世紀(jì),是指芯片上可容納的電晶體數(shù)目,約每隔18個(gè)月便會(huì)增加一倍,性能也將提升一倍,但近年的互補(bǔ)式金屬氧化物半導(dǎo)體(CMOS)先進(jìn)制程中,最新幾代納米節(jié)點(diǎn)的功耗改善程度,已出現(xiàn)明顯的放緩,這不禁讓人憂心,摩爾定律是否即將走到盡頭?

制程推進(jìn)唯功耗降低才能提高效能

半導(dǎo)體的主流制程CMOS,多年來(lái)每推進(jìn)到一個(gè)新的納米節(jié)點(diǎn),最大的兩個(gè)效益就是:面積可縮小30%、功耗明顯改善。以后者來(lái)看,在特定頻率下,芯片功耗的降低(每次操作的耗能)是一項(xiàng)重要指標(biāo),因?yàn)槲┯行酒恼w耗能改善,才有機(jī)會(huì)提升芯片性能,例如:可在芯片的下一代設(shè)計(jì)中,內(nèi)建更多核心或新增更多功能。

綜觀半導(dǎo)體納米節(jié)點(diǎn)的歷史數(shù)據(jù),早期每一代的納米制程進(jìn)化,其功耗與上一代相較,改善的幅度都很大。以Sony游戲主機(jī)Playsation 2所采用的250納米芯片為例,整體芯片的耗能為23瓦,演進(jìn)了3個(gè)世代后,來(lái)到90納米節(jié)點(diǎn),功耗僅須0.5瓦,等于每一個(gè)納米世代較前一代平均節(jié)能72%以上。

14納米制程節(jié)能幅度大不如前

然而,在近年幾個(gè)制程中,節(jié)能幅度大不如前。以英特爾的Core i7做為測(cè)試標(biāo)的,第一代Core i7采45納米制程,第二代Core i7采32納米制程,兩代之間僅實(shí)現(xiàn)了32%到50%的能耗下降。

接下來(lái)Core i7在2012年進(jìn)入了22納米制程,能耗只比32納米下降了20%至27%。2014年,英特爾又陸續(xù)發(fā)表采用14納米的Broadwell及Skylake(分別是第五、第六代的Core i7),結(jié)果它與前一代的22納米相較,功耗僅下降0%至25% ,節(jié)能幅度創(chuàng)下最低紀(jì)錄。直到2017年推出采14++納米制程的Core i7芯片,節(jié)能幅度才增至20%到33%。

觀察Core i7從45納米到14納米的節(jié)能數(shù)據(jù)可以看出,雖然每一代制程,芯片的面積愈縮愈小,但能夠達(dá)到的能耗縮減幅度卻愈來(lái)愈小,尤其在14納米初期最為明顯。近2年進(jìn)入更先進(jìn)的10納米制程,也有類似狀況,例如英特爾在2018年5月推出第一個(gè)采用10納米制程的Core i3,其功耗表現(xiàn)跟14納米制程類似:亦即并未看到功耗大幅降低。

挑戰(zhàn)極限可考慮不同半導(dǎo)體架構(gòu)

這個(gè)是否代表摩爾定律已逼近極限?如果芯片在每個(gè)新世代的制程無(wú)法達(dá)到明顯的功耗下降,確實(shí)會(huì)導(dǎo)致芯片效能出現(xiàn)瓶頸,因?yàn)樾酒芊裰萌敫嗪诵?,能否新增更多功能,都與能耗息息相關(guān)。

展望未來(lái),若要改善功耗,關(guān)鍵之一在于必須將半導(dǎo)體元件的電容降低。我認(rèn)為,不論是業(yè)界目前初邁入的7納米,甚或是未來(lái)更先進(jìn)的納米制程,也要準(zhǔn)備好3種不同架構(gòu)的選項(xiàng)來(lái)改善功耗:一是繼續(xù)采行鰭式場(chǎng)效電晶體(FinFET)架構(gòu),設(shè)法將FET的閘極高度降低。
FinFET架構(gòu)雖蔚為主流,卻因閘極底部不導(dǎo)電及閘極過(guò)高,造成寄生電容產(chǎn)生,若能解決此一問(wèn)題,應(yīng)可見(jiàn)到功耗的改善。二是轉(zhuǎn)向納米線(Nano-wires)或垂直式FET(Vertical FET)等3D架構(gòu),以降低寄生電容和電阻;三是將平面式(Planar)架構(gòu)納入考量,例如SOI(絕緣層上硅晶體)的原理是在硅晶體之間,加入絕緣體物質(zhì),可使寄生電容減少。

我想大家都很期待,在未來(lái)幾個(gè)更先進(jìn)的納米制程,能回復(fù)到早期納米節(jié)點(diǎn)功耗大幅降低的景況,這對(duì)下世代高效能微處理器來(lái)說(shuō)尤其重要。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10275

    瀏覽量

    179317
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    336

    文章

    29985

    瀏覽量

    258346

原文標(biāo)題:挑戰(zhàn)摩爾定律極限,可考慮不同半導(dǎo)體架構(gòu)

文章出處:【微信號(hào):iawbs2016,微信公眾號(hào):寬禁帶半導(dǎo)體技術(shù)創(chuàng)新聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    為我們重點(diǎn)介紹了AI芯片在封裝、工藝、材料等領(lǐng)域的技術(shù)創(chuàng)新。 一、摩爾定律 摩爾定律是計(jì)算機(jī)科學(xué)和電子工程領(lǐng)域的一條經(jīng)驗(yàn)規(guī)律,指出集成電路上可容納的晶體管數(shù)量每18-24個(gè)月會(huì)增加一倍,同時(shí)芯片大小也
    發(fā)表于 09-15 14:50

    摩爾定律時(shí)代,國(guó)產(chǎn)半導(dǎo)體設(shè)備的前瞻路徑分析

    電子發(fā)燒友網(wǎng)報(bào)道(文 / 吳子鵬)日前,第十三屆半導(dǎo)體設(shè)備與核心部件及材料展(CSEAC 2025)主論壇暨第十三屆中國(guó)電子專用設(shè)備工業(yè)協(xié)會(huì)半導(dǎo)體設(shè)備年會(huì)在無(wú)錫太湖之濱隆重開(kāi)幕。本次年會(huì)以 “強(qiáng)化
    的頭像 發(fā)表于 09-09 09:23 ?6352次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    有人認(rèn)為摩爾神話會(huì)在2028年破滅,也有人在修正著不同的時(shí)間點(diǎn),當(dāng)目前它還依然在發(fā)揮著作用。不過(guò)它的持續(xù)有效性,并不意為著半導(dǎo)體技術(shù)的發(fā)展沒(méi)遇到挑戰(zhàn),伴隨著半導(dǎo)體設(shè)備的微型化,其物理
    發(fā)表于 09-06 10:37

    借助AMD無(wú)頂蓋封裝技術(shù)應(yīng)對(duì)散熱挑戰(zhàn)

    隨著電子行業(yè)向更小節(jié)點(diǎn)邁進(jìn),現(xiàn)代應(yīng)用要求更高的時(shí)鐘速率和性能。2014 年,斯坦福大學(xué)教授 Mark Horowitz 發(fā)表了一篇開(kāi)創(chuàng)性的論文,描述半導(dǎo)體行業(yè)面臨相關(guān)登納德縮放及摩爾定律失效的挑戰(zhàn)
    的頭像 發(fā)表于 08-21 09:07 ?692次閱讀

    當(dāng)摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    在過(guò)去的GSA高管論壇上,三星半導(dǎo)體執(zhí)行副總裁MarcoChisari、SAP全球高科技副總裁JeffHowell及普迪飛CEOJohnKibarian等行業(yè)領(lǐng)軍者圍繞半導(dǎo)體產(chǎn)業(yè)核心挑戰(zhàn)展開(kāi)深度對(duì)話
    的頭像 發(fā)表于 08-19 13:48 ?1065次閱讀
    當(dāng)<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話<b class='flag-5'>半導(dǎo)體</b>制造新變革新機(jī)遇

    先進(jìn)封裝轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    摩爾定律精準(zhǔn)預(yù)言了近幾十年集成電路的發(fā)展。然而,逐漸逼近的物理極限、更高的性能需求和不再經(jīng)濟(jì)的工藝制程,已引發(fā)整個(gè)半導(dǎo)體行業(yè)重新考慮集成工藝方法和系統(tǒng)縮放策略,意味著集成電路產(chǎn)業(yè)已經(jīng)步
    的頭像 發(fā)表于 08-05 14:59 ?2302次閱讀
    先進(jìn)封裝轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    Chiplet與3D封裝技術(shù):后摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?739次閱讀
    Chiplet與3D封裝技術(shù):后<b class='flag-5'>摩爾</b>時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    晶心科技:摩爾定律放緩,RISC-V在高性能計(jì)算的重要性突顯

    運(yùn)算還是快速高頻處理計(jì)算數(shù)據(jù),或是超級(jí)電腦,只要設(shè)計(jì)或計(jì)算系統(tǒng)符合三項(xiàng)之一即可稱之為HPC。 摩爾定律走過(guò)數(shù)十年,從1970年代開(kāi)始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理
    的頭像 發(fā)表于 07-18 11:13 ?4020次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計(jì)算的重要性突顯

    跨越摩爾定律,新思科技掩膜方案憑何改寫(xiě)3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計(jì)方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個(gè)圖形特征尺寸僅為頭發(fā)絲直徑的五萬(wàn)分之一,任何微小誤差都可能導(dǎo)致芯片失效。對(duì)此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?5451次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫(xiě)3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎(jiǎng)作品,來(lái)自上??萍即髮W(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過(guò)一定時(shí)間就會(huì)性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?682次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    瑞沃微先進(jìn)封裝:突破摩爾定律枷鎖,助力半導(dǎo)體新飛躍

    半導(dǎo)體行業(yè)的發(fā)展歷程中,技術(shù)創(chuàng)新始終是推動(dòng)行業(yè)前進(jìn)的核心動(dòng)力。深圳瑞沃微半導(dǎo)體憑借其先進(jìn)封裝技術(shù),用強(qiáng)大的實(shí)力和創(chuàng)新理念,立志將半導(dǎo)體行業(yè)邁向新的高度。 回溯半導(dǎo)體行業(yè)的發(fā)展軌跡,
    的頭像 發(fā)表于 03-17 11:33 ?710次閱讀
    瑞沃微先進(jìn)封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力<b class='flag-5'>半導(dǎo)體</b>新飛躍

    2.5D集成電路的Chiplet布局設(shè)計(jì)

    隨著摩爾定律接近物理極限半導(dǎo)體產(chǎn)業(yè)正在向2.5D和3D集成電路等新型技術(shù)方向發(fā)展。在2.5D集成技術(shù)中,多個(gè)Chiplet通過(guò)微凸點(diǎn)、硅通孔和重布線層放置在中介層上。這種架構(gòu)在異構(gòu)集
    的頭像 發(fā)表于 02-12 16:00 ?2057次閱讀
    2.5D集成電路的Chiplet布局設(shè)計(jì)

    混合鍵合中的銅連接:或成摩爾定律救星

    混合鍵合3D芯片技術(shù)將拯救摩爾定律。 為了繼續(xù)縮小電路尺寸,芯片制造商正在爭(zhēng)奪每一納米的空間。但在未來(lái)5年里,一項(xiàng)涉及幾百乃至幾千納米的更大尺度的技術(shù)可能同樣重要。 這項(xiàng)技術(shù)被稱為“混合鍵合”,可以
    的頭像 發(fā)表于 02-09 09:21 ?1122次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術(shù):延續(xù)摩爾定律的新希望

    半導(dǎo)體行業(yè)長(zhǎng)期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每?jī)赡陸?yīng)翻一番)越來(lái)越難以維持??s小晶體管及其間互連的能力正遭遇一些基本的物理限制。特別是,當(dāng)銅互連按比例縮小時(shí),其電阻率急劇上升,這會(huì)
    的頭像 發(fā)表于 01-09 11:34 ?869次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數(shù)量大約每18-24個(gè)月增加一倍的趨勢(shì)。該定律不僅推動(dòng)了計(jì)算機(jī)硬件的快速發(fā)展,也對(duì)多個(gè)領(lǐng)域產(chǎn)生了深遠(yuǎn)影響。
    的頭像 發(fā)表于 01-07 18:31 ?2894次閱讀