本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)用和進(jìn)階應(yīng)用。
-
FPGA
+關(guān)注
關(guān)注
1645文章
22050瀏覽量
618517 -
測(cè)試
+關(guān)注
關(guān)注
8文章
5706瀏覽量
128872 -
Xilinx
+關(guān)注
關(guān)注
73文章
2185瀏覽量
125356
發(fā)布評(píng)論請(qǐng)先 登錄
廣州創(chuàng)龍全新FPGA開發(fā)板—OMAPL138/C6748 DSP+ARM+FPGA
OMAPL138 內(nèi)核崩潰
誠(chéng)聘FPGA軟件工程師
如何在FPGA設(shè)計(jì)中測(cè)試數(shù)字IF信號(hào)功率
基于內(nèi)核的FPGA測(cè)試解決方案
請(qǐng)問FPGA與OMAPL138的upp信號(hào)線直接需要上拉嗎?
FPGA工程師需要具備哪些技能?
基于FPGA的微型數(shù)字存儲(chǔ)系統(tǒng)設(shè)計(jì)

應(yīng)對(duì)多樣化數(shù)字接口測(cè)試挑戰(zhàn)的解決方案——基于可編程FPGA的測(cè)試
應(yīng)對(duì)多樣化數(shù)字接口測(cè)試挑戰(zhàn)的解決方案——基于可編程FPGA的測(cè)試儀器

多樣化數(shù)字接口測(cè)試挑戰(zhàn)的解決方案——基于可編程FPGA的測(cè)試儀器

基于測(cè)試系統(tǒng)的FPGA測(cè)試方法研究與實(shí)現(xiàn)

為 FPGA 供電簡(jiǎn)便易行 -寫給采用 FPGA 的數(shù)字工程師

評(píng)論