chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

怎樣測(cè)試PCB印制電路板信號(hào)損耗

PCB線路板打樣 ? 來(lái)源:ct ? 2019-08-16 14:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB印制電路板設(shè)計(jì)生產(chǎn)等過(guò)程中,傳輸線的信號(hào)損耗是板材應(yīng)用性能的重要參數(shù)。信號(hào)損耗測(cè)試是印制電路板的信號(hào)完整性的重要表征手段之一。簡(jiǎn)單分享一下我所了解的目前業(yè)界使用的幾種PCB傳輸線信號(hào)損耗測(cè)量方法的原理和相關(guān)應(yīng)用,并分析了其優(yōu)勢(shì)和限制。

印制電路板(PCB)信號(hào)完整性是近年來(lái)熱議的一個(gè)話題,國(guó)內(nèi)已有很多的研究報(bào)道對(duì)PCB信號(hào)完整性的影響因素進(jìn)行分析[1]-[4],但對(duì)信號(hào)損耗的測(cè)試技術(shù)的現(xiàn)狀介紹較為少見(jiàn)。

PCB傳輸線信號(hào)損耗來(lái)源為材料的導(dǎo)體損耗和介質(zhì)損耗,同時(shí)也受到銅箔電阻、銅箔粗糙度、輻射損耗、阻抗不匹配、串?dāng)_等因素影響。在供應(yīng)鏈上,覆銅板(CCL)廠家與PCB快件廠的驗(yàn)收指標(biāo)采用介電常數(shù)和介質(zhì)損耗;而PCB快件廠與終端之間的指標(biāo)通常采用阻抗和插入損耗,如圖1所示。

怎樣測(cè)試PCB印制電路板信號(hào)損耗

針對(duì)高速PCB設(shè)計(jì)和使用,如何快速、有效地測(cè)量PCB傳輸線信號(hào)損耗,對(duì)于PCB設(shè)計(jì)參數(shù)的設(shè)定和仿真調(diào)試和生產(chǎn)過(guò)程的控制具有重要意義。

2 PCB插入損耗測(cè)試技術(shù)的現(xiàn)狀

目前業(yè)界使用的PCB信號(hào)損耗測(cè)試方法從使用的儀器進(jìn)行分類,可分為兩大類:基于時(shí)域或基于頻域。時(shí)域測(cè)試儀器為時(shí)域反射計(jì)(Time DomainReflectometry,簡(jiǎn)稱TDR)或時(shí)域傳輸計(jì)(TimeDomain Transmission,簡(jiǎn)稱TDT);頻域測(cè)試儀器為矢量網(wǎng)絡(luò)分析儀(Vector Network Analyzer,簡(jiǎn)稱VNA)。在IPC-TM650試驗(yàn)規(guī)范中,推薦了5種試驗(yàn)方法用于PCB信號(hào)損耗的測(cè)試:頻域法、有效帶寬法、根脈沖能量法、短脈沖傳播法、單端TDR差分插入損耗法。

2.1 頻域法

頻域法(Frequency Domain Method)主要使用矢量網(wǎng)絡(luò)分析儀測(cè)量傳輸線的S參數(shù),直接讀取插入損耗值,然后在特定頻率范圍內(nèi)(如1 GHz ~ 5 GHz)用平均插入損耗的擬合斜率來(lái)衡量板材合格/不合格。

頻域法測(cè)量準(zhǔn)確度的差異主要來(lái)自校準(zhǔn)方式。根據(jù)校準(zhǔn)方式的不同,可細(xì)分為SLOT(Short-Line-Open-Thru)、Multi-Line TRL(Thru-Reflect-Line)和Ecal(Electronic calibration)電子校準(zhǔn)等方式。

SLOT通常被認(rèn)為是標(biāo)準(zhǔn)的校準(zhǔn)方法[5],校準(zhǔn)模型共有12項(xiàng)誤差參數(shù),SLOT方式的校準(zhǔn)精度是由校準(zhǔn)件所確定的,高精度的校準(zhǔn)件由測(cè)量設(shè)備廠家提供,但校準(zhǔn)件價(jià)格昂貴,而且一般只適用于同軸環(huán)境,校準(zhǔn)耗時(shí)且隨著測(cè)量端數(shù)增加而幾何級(jí)增長(zhǎng)。

Multi-Line TRL方式主要用于非同軸的校準(zhǔn)測(cè)量[6],根據(jù)用戶所使用的傳輸線的材料以及測(cè)試頻率來(lái)設(shè)計(jì)和制作TRL校準(zhǔn)件,如圖2所示。盡管Multi-Line TRL相比SLOT設(shè)計(jì)和制造更為簡(jiǎn)易,但是Multi-Line TRL方式校準(zhǔn)耗時(shí)同樣隨著測(cè)量端數(shù)的增加而成幾何級(jí)增長(zhǎng)。

怎樣測(cè)試PCB印制電路板信號(hào)損耗

為了解決校準(zhǔn)耗時(shí)的問(wèn)題,測(cè)量設(shè)備廠家推出了Ecal電子校準(zhǔn)方式[7],Ecal是一種傳遞標(biāo)準(zhǔn),校準(zhǔn)精度主要由原始校準(zhǔn)件所確定,同時(shí)測(cè)試電纜的穩(wěn)定性、測(cè)試夾具裝置的重復(fù)性和測(cè)試頻率的內(nèi)插算法也對(duì)測(cè)試精度有影響。一般先用電子校準(zhǔn)件將參考面校準(zhǔn)至測(cè)試電纜末端,然后用去嵌入的方式,補(bǔ)償夾具的電纜長(zhǎng)度。如圖3所示。

怎樣測(cè)試PCB印制電路板信號(hào)損耗

以獲得差分傳輸線的插入損耗為例,3種校準(zhǔn)方式比較如表1所示。

根脈沖能量法

2.2根脈沖能量法(Root ImPulse Energy,簡(jiǎn)稱RIE)通常使用TDR儀器分別獲得參考損耗線與測(cè)試傳輸線的TDR波形,然后對(duì)TDR波形進(jìn)行信號(hào)處理。RIE測(cè)試流程如圖5所示:

怎樣測(cè)試PCB印制電路板信號(hào)損耗

2.3 有效帶寬法

有效帶寬法(Effective Bandwidth,簡(jiǎn)稱EBW)從嚴(yán)格意義來(lái)說(shuō)是一個(gè)定性的傳輸線損耗α的測(cè)量,無(wú)法提供定量的插入損耗值,但是提供一個(gè)稱之為EBW的參數(shù)。有效帶寬法是通過(guò)TDR將特定上升時(shí)間的階躍信號(hào)發(fā)射到傳輸線上,測(cè)量TDR儀器和被測(cè)件連接后的上升時(shí)間的最大斜率,確定為損耗因子,單位MV/s.更確切地說(shuō),它確定的是一個(gè)相對(duì)的總損耗因子,可以用來(lái)識(shí)別損耗在面與面或?qū)优c層之間傳輸線的變化[8].由于最大斜率可以直接從儀器測(cè)得,有效帶寬法常用于印制電路板的批量生產(chǎn)測(cè)試。EBW測(cè)試示意圖如圖4所示

怎樣測(cè)試PCB印制電路板信號(hào)損耗

2.4 短脈沖傳播法

短脈沖傳播法(Short Pulse Propagation,簡(jiǎn)稱SPP)測(cè)試原理為利用測(cè)量?jī)蓷l不同長(zhǎng)度的傳輸線,如30 mm和100 mm,通過(guò)測(cè)量這兩個(gè)傳輸線線長(zhǎng)之間的差異來(lái)提取參數(shù)衰減系數(shù) 和相位常數(shù) ,如圖6所示。使用這種方法可以將連接器、線纜、探針和示波器精度的影響降到最小。若使用高性能的TDR儀器和IFN(Impulse Forming Network),測(cè)試頻率可高達(dá)40 GHz.

怎樣測(cè)試PCB印制電路板信號(hào)損耗

2.5 單端TDR差分插入損耗法

單端TDR差分插入損耗法(Single-Ended TDRto Differential Insertion Loss,簡(jiǎn)稱SET2DIL)有別于采用4端口VNA的差分插損測(cè)試,該方法使用兩端口TDR儀器,將TDR階躍響應(yīng)發(fā)射到差分傳輸線上,差分傳輸線末端短接,如圖7所示。SET2DIL法測(cè)量典型的測(cè)量頻率范圍為2 GHz ~ 12 GHz,測(cè)量準(zhǔn)確度主要受測(cè)試電纜的時(shí)延不一致和被測(cè)件阻抗不匹配的影響。SET2DIL法優(yōu)勢(shì)在于無(wú)需使用昂貴的4端口VNA及其校準(zhǔn)件,被測(cè)件的傳輸線的長(zhǎng)度僅為VNA方法的一半,校準(zhǔn)件結(jié)構(gòu)簡(jiǎn)單,校準(zhǔn)耗時(shí)也大幅度降低,非常適合用于PCB制造的批量測(cè)試,如圖8所示。

怎樣測(cè)試PCB印制電路板信號(hào)損耗

3 測(cè)試設(shè)備及測(cè)試結(jié)果

采用介電常數(shù)3.8、介質(zhì)損耗0.008、RTF銅箔的CCL分別制作SET2DIL測(cè)試板、SPP測(cè)試板和Multi-Line TRL測(cè)試板;測(cè)試設(shè)備為DSA8300采樣示波器和E5071C矢量網(wǎng)絡(luò)分析儀;各方法差分插入損耗測(cè)試結(jié)果如表2所示。

怎樣測(cè)試PCB印制電路板信號(hào)損耗

這是印制電路板(PCB)目前業(yè)界使用的幾種PCB傳輸線信號(hào)損耗測(cè)量方法。由于采用的測(cè)試方法不同,測(cè)得插入損耗值也不一樣,測(cè)試結(jié)果不能直接做橫向?qū)Ρ?,因此?yīng)根據(jù)各種技術(shù)方法的優(yōu)勢(shì)和限制,并且結(jié)合自身的需求選擇合適的信號(hào)損耗測(cè)試技術(shù)來(lái)進(jìn)行測(cè)試。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4381

    文章

    23632

    瀏覽量

    417333
  • 印制電路板圖
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    2750
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速數(shù)字電路設(shè)計(jì)與安裝技巧

    內(nèi)容簡(jiǎn)介: 詳細(xì)介紹印制電路板的高速化與頻率特性,高速化多層印制電路板的靈活運(yùn)用方法,時(shí)鐘信號(hào)線的傳輸延遲主要原因.高速數(shù)字電路板的實(shí)際信號(hào)
    發(fā)表于 09-06 15:21

    FCT自動(dòng)測(cè)試設(shè)備:電路板性能檢測(cè)利器

    不僅可以測(cè)試電路板的電源管理功能,還可以測(cè)試其通信接口、信號(hào)處理等功能模塊。通過(guò)提高測(cè)試覆蓋率,企業(yè)可以更好地發(fā)現(xiàn)
    的頭像 發(fā)表于 08-07 16:35 ?807次閱讀
    FCT自動(dòng)<b class='flag-5'>測(cè)試</b>設(shè)備:<b class='flag-5'>電路板</b>性能檢測(cè)利器

    解鎖 AI 電路板質(zhì)量密碼:蔡司 X 射線顯微技術(shù),賦能PCB失效分析

    在人工智能(AI)技術(shù)飛速躍進(jìn)的今天,算力需求呈現(xiàn)出爆發(fā)式增長(zhǎng)態(tài)勢(shì)。這一強(qiáng)勁需求驅(qū)動(dòng)了數(shù)據(jù)通信行業(yè)的快速發(fā)展。在此背景下,作為高速通信技術(shù)的核心硬件支撐,PCB印制電路板)的技術(shù)迭代升級(jí)速度
    發(fā)表于 07-10 16:51 ?1748次閱讀
    解鎖 AI <b class='flag-5'>電路板</b>質(zhì)量密碼:蔡司 X 射線顯微技術(shù),賦能<b class='flag-5'>PCB</b>失效分析

    蔡司X射線檢測(cè)設(shè)備分析電路板PCB的質(zhì)量

    在人工智能(AI)技術(shù)飛速躍進(jìn)的今天,算力需求呈現(xiàn)出爆發(fā)式增長(zhǎng)態(tài)勢(shì)。這一強(qiáng)勁需求驅(qū)動(dòng)了數(shù)據(jù)通信行業(yè)的快速發(fā)展。在此背景下,作為高速通信技術(shù)的核心硬件支撐,PCB印制電路板)的技術(shù)迭代升級(jí)速度
    的頭像 發(fā)表于 07-09 12:01 ?293次閱讀
    蔡司X射線檢測(cè)設(shè)備分析<b class='flag-5'>電路板</b><b class='flag-5'>PCB</b>的質(zhì)量

    PCB設(shè)計(jì)整鋪銅說(shuō)明

    PCB印制電路板)設(shè)計(jì)中,整鋪銅是一個(gè)需要仔細(xì)考慮的問(wèn)題。鋪銅,即在PCB的空白區(qū)域覆蓋銅膜,這一做法既有其顯著的優(yōu)勢(shì),也可能帶來(lái)一些潛在的問(wèn)題。是否整
    的頭像 發(fā)表于 04-14 18:36 ?951次閱讀

    PCB 材料特性及其對(duì)高頻性能的影響

    了解印制電路板PCB)材料參數(shù)(如相對(duì)介電常數(shù)和損耗角正切)使我們能夠討論在設(shè)計(jì)高速/高頻應(yīng)用時(shí)選擇合適材料的一些重要考慮因素。印制電路板材料的重要參數(shù)影響線路衰減的一些最重要的材料
    的頭像 發(fā)表于 03-25 10:04 ?1061次閱讀
    <b class='flag-5'>PCB</b> 材料特性及其對(duì)高頻<b class='flag-5'>板</b>性能的影響

    開關(guān)電源的PCB版圖設(shè)計(jì)及其電磁兼容分析

    信號(hào)完整性問(wèn)題;而系統(tǒng)時(shí)鐘頻率達(dá)到120MHz時(shí),基于傳統(tǒng)方法設(shè)計(jì)的PCB將無(wú)法工作,必須使用高速電路設(shè)計(jì)知識(shí),設(shè)計(jì)的高速印制電路板才能進(jìn)行使用。因此,高速
    發(fā)表于 03-17 13:53

    PCB】四層電路板PCB設(shè)計(jì)

    布線 抗干擾 1 布局 所謂布局就是把電路圖中所有元器件都合理地安排在面積有限的PCB上。從信號(hào)的角度講,主要有數(shù)字信號(hào)電路
    發(fā)表于 03-12 13:31

    全球印制電路板制造業(yè)的演變與轉(zhuǎn)移

    摘要 探討亞洲印制電路板PCB)制造商在全球的技術(shù)領(lǐng)先地位,以及這一現(xiàn)象對(duì)西方制造商的影響。根據(jù)滬士公司中國(guó)區(qū)高管Joe Dickson的觀察和經(jīng)驗(yàn),分析亞洲與西方PCB制造商之間的技術(shù)互補(bǔ)性
    的頭像 發(fā)表于 02-19 13:58 ?1165次閱讀
    全球<b class='flag-5'>印制電路板</b>制造業(yè)的演變與轉(zhuǎn)移

    高效節(jié)能,多層PCB電路板拼板設(shè)計(jì)全攻略!

    效率、降低成本,并確保最終產(chǎn)品的質(zhì)量,拼板設(shè)計(jì)(Panelization)是PCB制造過(guò)程中常用的一項(xiàng)技術(shù)。拼板設(shè)計(jì)不僅影響生產(chǎn)效率,還對(duì)產(chǎn)品的焊接質(zhì)量、可測(cè)試性和最終組裝有著重要影響。本文將介紹多層PCB
    的頭像 發(fā)表于 02-18 10:05 ?903次閱讀

    電路板 Layout 的 PCB 過(guò)孔設(shè)計(jì)規(guī)則

    本文要點(diǎn)傳統(tǒng)通孔的使用位置和方法。盲孔、埋孔和微孔的構(gòu)造和使用方法。管理PCB設(shè)計(jì)中的過(guò)孔。電路板可能包含數(shù)以千計(jì)的走線、焊盤和孔,用于在器件引腳之間傳導(dǎo)信號(hào)和輸送電源。電路板layo
    的頭像 發(fā)表于 02-11 11:34 ?1565次閱讀
    <b class='flag-5'>電路板</b> Layout 的 <b class='flag-5'>PCB</b> 過(guò)孔設(shè)計(jì)規(guī)則

    電路板 Layout 的混合信號(hào) PCB 設(shè)計(jì)指南

    ?本文重點(diǎn)在混合信號(hào)PCBLayout上布線在混合信號(hào)設(shè)計(jì)中放置器件。電源分配網(wǎng)絡(luò)的混合信號(hào)PCB設(shè)計(jì)要求。以前,電子產(chǎn)品包含多個(gè)電路板,每
    的頭像 發(fā)表于 01-17 19:25 ?1595次閱讀
    <b class='flag-5'>電路板</b> Layout 的混合<b class='flag-5'>信號(hào)</b> <b class='flag-5'>PCB</b> 設(shè)計(jì)指南

    揭秘PCB的八種神秘表面處理工藝

    印制電路板PCB)作為電子元器件的支撐和電子元器件電路連接的提供者,在電子設(shè)備中占據(jù)重要地位。而PCB的表面處理工藝,對(duì)于保證電路板的性能
    的頭像 發(fā)表于 11-08 13:02 ?2923次閱讀
    揭秘<b class='flag-5'>PCB</b><b class='flag-5'>板</b>的八種神秘表面處理工藝

    PCB電路板的層數(shù)對(duì)性能的影響

    PCB的層數(shù)對(duì)電路板的性能有著顯著的影響。以下是幾個(gè)主要方面: 1. 信號(hào)傳輸速度和電磁干擾(EMI) 更高的信號(hào)傳輸速度:多層PCB可以通
    的頭像 發(fā)表于 11-05 09:58 ?1590次閱讀

    滬電股份43億投建AI芯片配套高端印制電路板項(xiàng)目

    近日,滬電股份發(fā)布公告稱,公司將調(diào)整原有半導(dǎo)體芯片測(cè)試及高頻高速通訊領(lǐng)域的高層高密度互連積層研發(fā)與制造項(xiàng)目,轉(zhuǎn)而投建人工智能芯片配套高端印制電路板擴(kuò)產(chǎn)項(xiàng)目。
    的頭像 發(fā)表于 10-28 17:19 ?1101次閱讀