chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

怎樣測試PCB印制電路板信號損耗

PCB線路板打樣 ? 來源:ct ? 2019-08-16 14:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB印制電路板設計生產等過程中,傳輸線的信號損耗是板材應用性能的重要參數(shù)。信號損耗測試是印制電路板的信號完整性的重要表征手段之一。簡單分享一下我所了解的目前業(yè)界使用的幾種PCB傳輸線信號損耗測量方法的原理和相關應用,并分析了其優(yōu)勢和限制。

印制電路板(PCB)信號完整性是近年來熱議的一個話題,國內已有很多的研究報道對PCB信號完整性的影響因素進行分析[1]-[4],但對信號損耗的測試技術的現(xiàn)狀介紹較為少見。

PCB傳輸線信號損耗來源為材料的導體損耗和介質損耗,同時也受到銅箔電阻、銅箔粗糙度、輻射損耗、阻抗不匹配、串擾等因素影響。在供應鏈上,覆銅板(CCL)廠家與PCB快件廠的驗收指標采用介電常數(shù)和介質損耗;而PCB快件廠與終端之間的指標通常采用阻抗和插入損耗,如圖1所示。

怎樣測試PCB印制電路板信號損耗

針對高速PCB設計和使用,如何快速、有效地測量PCB傳輸線信號損耗,對于PCB設計參數(shù)的設定和仿真調試和生產過程的控制具有重要意義。

2 PCB插入損耗測試技術的現(xiàn)狀

目前業(yè)界使用的PCB信號損耗測試方法從使用的儀器進行分類,可分為兩大類:基于時域或基于頻域。時域測試儀器為時域反射計(Time DomainReflectometry,簡稱TDR)或時域傳輸計(TimeDomain Transmission,簡稱TDT);頻域測試儀器為矢量網(wǎng)絡分析儀(Vector Network Analyzer,簡稱VNA)。在IPC-TM650試驗規(guī)范中,推薦了5種試驗方法用于PCB信號損耗的測試:頻域法、有效帶寬法、根脈沖能量法、短脈沖傳播法、單端TDR差分插入損耗法。

2.1 頻域法

頻域法(Frequency Domain Method)主要使用矢量網(wǎng)絡分析儀測量傳輸線的S參數(shù),直接讀取插入損耗值,然后在特定頻率范圍內(如1 GHz ~ 5 GHz)用平均插入損耗的擬合斜率來衡量板材合格/不合格。

頻域法測量準確度的差異主要來自校準方式。根據(jù)校準方式的不同,可細分為SLOT(Short-Line-Open-Thru)、Multi-Line TRL(Thru-Reflect-Line)和Ecal(Electronic calibration)電子校準等方式。

SLOT通常被認為是標準的校準方法[5],校準模型共有12項誤差參數(shù),SLOT方式的校準精度是由校準件所確定的,高精度的校準件由測量設備廠家提供,但校準件價格昂貴,而且一般只適用于同軸環(huán)境,校準耗時且隨著測量端數(shù)增加而幾何級增長。

Multi-Line TRL方式主要用于非同軸的校準測量[6],根據(jù)用戶所使用的傳輸線的材料以及測試頻率來設計和制作TRL校準件,如圖2所示。盡管Multi-Line TRL相比SLOT設計和制造更為簡易,但是Multi-Line TRL方式校準耗時同樣隨著測量端數(shù)的增加而成幾何級增長。

怎樣測試PCB印制電路板信號損耗

為了解決校準耗時的問題,測量設備廠家推出了Ecal電子校準方式[7],Ecal是一種傳遞標準,校準精度主要由原始校準件所確定,同時測試電纜的穩(wěn)定性、測試夾具裝置的重復性和測試頻率的內插算法也對測試精度有影響。一般先用電子校準件將參考面校準至測試電纜末端,然后用去嵌入的方式,補償夾具的電纜長度。如圖3所示。

怎樣測試PCB印制電路板信號損耗

以獲得差分傳輸線的插入損耗為例,3種校準方式比較如表1所示。

根脈沖能量法

2.2根脈沖能量法(Root ImPulse Energy,簡稱RIE)通常使用TDR儀器分別獲得參考損耗線與測試傳輸線的TDR波形,然后對TDR波形進行信號處理。RIE測試流程如圖5所示:

怎樣測試PCB印制電路板信號損耗

2.3 有效帶寬法

有效帶寬法(Effective Bandwidth,簡稱EBW)從嚴格意義來說是一個定性的傳輸線損耗α的測量,無法提供定量的插入損耗值,但是提供一個稱之為EBW的參數(shù)。有效帶寬法是通過TDR將特定上升時間的階躍信號發(fā)射到傳輸線上,測量TDR儀器和被測件連接后的上升時間的最大斜率,確定為損耗因子,單位MV/s.更確切地說,它確定的是一個相對的總損耗因子,可以用來識別損耗在面與面或層與層之間傳輸線的變化[8].由于最大斜率可以直接從儀器測得,有效帶寬法常用于印制電路板的批量生產測試。EBW測試示意圖如圖4所示

怎樣測試PCB印制電路板信號損耗

2.4 短脈沖傳播法

短脈沖傳播法(Short Pulse Propagation,簡稱SPP)測試原理為利用測量兩條不同長度的傳輸線,如30 mm和100 mm,通過測量這兩個傳輸線線長之間的差異來提取參數(shù)衰減系數(shù) 和相位常數(shù) ,如圖6所示。使用這種方法可以將連接器、線纜、探針和示波器精度的影響降到最小。若使用高性能的TDR儀器和IFN(Impulse Forming Network),測試頻率可高達40 GHz.

怎樣測試PCB印制電路板信號損耗

2.5 單端TDR差分插入損耗法

單端TDR差分插入損耗法(Single-Ended TDRto Differential Insertion Loss,簡稱SET2DIL)有別于采用4端口VNA的差分插損測試,該方法使用兩端口TDR儀器,將TDR階躍響應發(fā)射到差分傳輸線上,差分傳輸線末端短接,如圖7所示。SET2DIL法測量典型的測量頻率范圍為2 GHz ~ 12 GHz,測量準確度主要受測試電纜的時延不一致和被測件阻抗不匹配的影響。SET2DIL法優(yōu)勢在于無需使用昂貴的4端口VNA及其校準件,被測件的傳輸線的長度僅為VNA方法的一半,校準件結構簡單,校準耗時也大幅度降低,非常適合用于PCB制造的批量測試,如圖8所示。

怎樣測試PCB印制電路板信號損耗

3 測試設備及測試結果

采用介電常數(shù)3.8、介質損耗0.008、RTF銅箔的CCL分別制作SET2DIL測試板、SPP測試板和Multi-Line TRL測試板;測試設備為DSA8300采樣示波器和E5071C矢量網(wǎng)絡分析儀;各方法差分插入損耗測試結果如表2所示。

怎樣測試PCB印制電路板信號損耗

這是印制電路板(PCB)目前業(yè)界使用的幾種PCB傳輸線信號損耗測量方法。由于采用的測試方法不同,測得插入損耗值也不一樣,測試結果不能直接做橫向對比,因此應根據(jù)各種技術方法的優(yōu)勢和限制,并且結合自身的需求選擇合適的信號損耗測試技術來進行測試。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4398

    文章

    23818

    瀏覽量

    422451
  • 印制電路板圖

    關注

    0

    文章

    3

    瀏覽量

    2765
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    匯川技術助力PCB企業(yè)邁向智能制造新時代

    PCB,即印制電路板,是電子元器件相互連接的重要載體,被譽為“電子工業(yè)的骨架”。
    的頭像 發(fā)表于 12-15 15:12 ?3566次閱讀

    印制電路板PCB)離子清潔度測試

    離子清潔度的重要性在電子制造行業(yè)中,印制電路板PCB)的離子清潔度是評估其質量與可靠性的關鍵指標。PCB在生產過程中經歷電鍍、波峰焊、回流焊及化學清潔等多種工藝,可能引入離子污染物,進而
    的頭像 發(fā)表于 11-12 14:37 ?412次閱讀
    <b class='flag-5'>印制電路板</b>(<b class='flag-5'>PCB</b>)離子清潔度<b class='flag-5'>測試</b>

    高速數(shù)字電路設計與安裝技巧

    內容簡介: 詳細介紹印制電路板的高速化與頻率特性,高速化多層印制電路板的靈活運用方法,時鐘信號線的傳輸延遲主要原因.高速數(shù)字電路板的實際信號
    發(fā)表于 09-06 15:21

    FCT自動測試設備:電路板性能檢測利器

    不僅可以測試電路板的電源管理功能,還可以測試其通信接口、信號處理等功能模塊。通過提高測試覆蓋率,企業(yè)可以更好地發(fā)現(xiàn)
    的頭像 發(fā)表于 08-07 16:35 ?1917次閱讀
    FCT自動<b class='flag-5'>測試</b>設備:<b class='flag-5'>電路板</b>性能檢測利器

    解鎖 AI 電路板質量密碼:蔡司 X 射線顯微技術,賦能PCB失效分析

    在人工智能(AI)技術飛速躍進的今天,算力需求呈現(xiàn)出爆發(fā)式增長態(tài)勢。這一強勁需求驅動了數(shù)據(jù)通信行業(yè)的快速發(fā)展。在此背景下,作為高速通信技術的核心硬件支撐,PCB印制電路板)的技術迭代升級速度
    發(fā)表于 07-10 16:51 ?1919次閱讀
    解鎖 AI <b class='flag-5'>電路板</b>質量密碼:蔡司 X 射線顯微技術,賦能<b class='flag-5'>PCB</b>失效分析

    蔡司X射線檢測設備分析電路板PCB的質量

    在人工智能(AI)技術飛速躍進的今天,算力需求呈現(xiàn)出爆發(fā)式增長態(tài)勢。這一強勁需求驅動了數(shù)據(jù)通信行業(yè)的快速發(fā)展。在此背景下,作為高速通信技術的核心硬件支撐,PCB印制電路板)的技術迭代升級速度
    的頭像 發(fā)表于 07-09 12:01 ?531次閱讀
    蔡司X射線檢測設備分析<b class='flag-5'>電路板</b><b class='flag-5'>PCB</b>的質量

    PCB設計整鋪銅說明

    PCB印制電路板)設計中,整鋪銅是一個需要仔細考慮的問題。鋪銅,即在PCB的空白區(qū)域覆蓋銅膜,這一做法既有其顯著的優(yōu)勢,也可能帶來一些潛在的問題。是否整
    的頭像 發(fā)表于 04-14 18:36 ?1413次閱讀

    印刷電路板 PCB 與印刷線路 PWB 區(qū)別

    線路,主要通過在絕緣基材上印刷導電圖形形成線路,用于連接電子元器件,實現(xiàn)電氣信號的傳輸?12。 ? PCB ?:全稱為Printed Circuit Board,即印刷電路板,是一種
    的頭像 發(fā)表于 04-03 11:09 ?2040次閱讀

    PCB 材料特性及其對高頻性能的影響

    了解印制電路板PCB)材料參數(shù)(如相對介電常數(shù)和損耗角正切)使我們能夠討論在設計高速/高頻應用時選擇合適材料的一些重要考慮因素。印制電路板材料的重要參數(shù)影響線路衰減的一些最重要的材料
    的頭像 發(fā)表于 03-25 10:04 ?1588次閱讀
    <b class='flag-5'>PCB</b> 材料特性及其對高頻<b class='flag-5'>板</b>性能的影響

    開關電源的PCB版圖設計及其電磁兼容分析

    信號完整性問題;而系統(tǒng)時鐘頻率達到120MHz時,基于傳統(tǒng)方法設計的PCB將無法工作,必須使用高速電路設計知識,設計的高速印制電路板才能進行使用。因此,高速
    發(fā)表于 03-17 13:53

    PCB】四層電路板PCB設計

    布線 抗干擾 1 布局 所謂布局就是把電路圖中所有元器件都合理地安排在面積有限的PCB上。從信號的角度講,主要有數(shù)字信號電路
    發(fā)表于 03-12 13:31

    高頻介電常數(shù)及介質損耗測試儀的硬件電路中,如何降低電磁干擾對測量結果的影響

    嚴謹?shù)拇胧?多層印刷電路板PCB)設計是整個硬件電路設計的基石。通過精心規(guī)劃電源層、地層和信號層,實現(xiàn)了不同信號之間的有效隔離,大大減少
    的頭像 發(fā)表于 02-25 09:08 ?665次閱讀
    高頻介電常數(shù)及介質<b class='flag-5'>損耗</b><b class='flag-5'>測試</b>儀的硬件<b class='flag-5'>電路</b>中,如何降低電磁干擾對測量結果的影響

    全球印制電路板制造業(yè)的演變與轉移

    摘要 探討亞洲印制電路板PCB)制造商在全球的技術領先地位,以及這一現(xiàn)象對西方制造商的影響。根據(jù)滬士公司中國區(qū)高管Joe Dickson的觀察和經驗,分析亞洲與西方PCB制造商之間的技術互補性
    的頭像 發(fā)表于 02-19 13:58 ?1734次閱讀
    全球<b class='flag-5'>印制電路板</b>制造業(yè)的演變與轉移

    高效節(jié)能,多層PCB電路板拼板設計全攻略!

    效率、降低成本,并確保最終產品的質量,拼板設計(Panelization)是PCB制造過程中常用的一項技術。拼板設計不僅影響生產效率,還對產品的焊接質量、可測試性和最終組裝有著重要影響。本文將介紹多層PCB
    的頭像 發(fā)表于 02-18 10:05 ?1237次閱讀

    電路板 Layout 的 PCB 過孔設計規(guī)則

    本文要點傳統(tǒng)通孔的使用位置和方法。盲孔、埋孔和微孔的構造和使用方法。管理PCB設計中的過孔。電路板可能包含數(shù)以千計的走線、焊盤和孔,用于在器件引腳之間傳導信號和輸送電源。電路板layo
    的頭像 發(fā)表于 02-11 11:34 ?2142次閱讀
    <b class='flag-5'>電路板</b> Layout 的 <b class='flag-5'>PCB</b> 過孔設計規(guī)則