chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思公司宣布推出Zynq UltraScale+ MPSoC系列器件

Xilinx賽靈思官微 ? 來源:djl ? 作者:賽靈思 ? 2019-07-29 11:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX)),今天宣布推出符合汽車級(jí)要求的 Zynq UltraScale+ MPSoC 系列器件,其可支持安全攸關(guān)的 ADAS 和自動(dòng)駕駛系統(tǒng)的開發(fā)。賽靈思汽車級(jí)XA Zynq UltraScale+ MPSoC系列不僅通過了 AEC-Q100 測(cè)試規(guī)范,還全面符合 ISO26262 ASIL-C 級(jí)認(rèn)證。該產(chǎn)品系列在單一器件內(nèi)集成了功能豐富的 64 位四核 Arm Cortex-A53,雙核 Arm Cortex-R5 處理系統(tǒng)(PS)和賽靈思可編程邏輯(PL)UltraScale 架構(gòu)。這種可擴(kuò)展的解決方案不僅能提供適和的性能功耗比,同時(shí)還可提供至關(guān)重要的功能安全性和保密性功能,因而非常適用于各種汽車客戶平臺(tái)。

賽靈思全面符合 ISO26262 ASIL-C 級(jí)認(rèn)證的汽車級(jí) XA Zynq UltraScale+ MPSoC 系列

XA Zynq UltraScale+ MPSoC 系列已通過 Exida 認(rèn)證,符合 ISO 26262 ASIL-C 級(jí)的安全規(guī)范。Exida 是全球領(lǐng)先的自動(dòng)化和汽車系統(tǒng)安全性和保密性專業(yè)認(rèn)證公司之一。該產(chǎn)品系列包括專為實(shí)時(shí)處理功能安全性應(yīng)用而設(shè)計(jì)的“安全島(safety island)”,其經(jīng)認(rèn)證符合 ISO 26262 ASIL-C 級(jí)要求。除了安全島之外,可編程邏輯還可用于為特定應(yīng)用(例如監(jiān)視器,看門狗或功能冗余)量身定制額外的安全電路,從而有效地支持在單個(gè)集成電路內(nèi)進(jìn)行 ASIL 分解和容錯(cuò)架構(gòu)設(shè)計(jì)。

基于我們?cè)贏DAS方面的成功,我們希望借助全新的XA Zynq MPSoC系列推動(dòng)滿足安全性和保密性要求的下一代自動(dòng)駕駛系統(tǒng)開發(fā)。我們?yōu)橘愳`思汽車產(chǎn)品系列的不斷擴(kuò)展而感到自豪,希望能夠延續(xù)我們12余年的汽車工作經(jīng)驗(yàn)基礎(chǔ),繼續(xù)為我們的客戶提供卓越的產(chǎn)品。

—— Willard Tu, 賽靈思汽車業(yè)務(wù)部高級(jí)總監(jiān)

關(guān)于 Xilinx 在汽車領(lǐng)域的發(fā)展

賽靈思是All Programmable半導(dǎo)體產(chǎn)品的領(lǐng)先企業(yè),實(shí)現(xiàn)了更智能的、互聯(lián)的和差異化的系統(tǒng),集成了最高層次的軟件智能、硬件優(yōu)化和任意互聯(lián)功能。賽靈思的汽車級(jí)器件用戶能夠運(yùn)用賽靈思各種軟件環(huán)境,以及用于計(jì)算機(jī)視覺、機(jī)器學(xué)習(xí)、傳感器融合和互聯(lián)功能的構(gòu)建模塊,打造自己獨(dú)特的 ADAS 和全自動(dòng)駕駛平臺(tái)。面對(duì)不斷演變的傳感器和算法,賽靈思能提供最具靈活性與適應(yīng)性的汽車級(jí)方案,具備最快的響應(yīng)速度和最的低功耗,可以滿足客戶開發(fā)新一代差異化系統(tǒng)的要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5441

    文章

    12332

    瀏覽量

    371435
  • 監(jiān)視器
    +關(guān)注

    關(guān)注

    1

    文章

    801

    瀏覽量

    34642
  • 自動(dòng)駕駛
    +關(guān)注

    關(guān)注

    791

    文章

    14552

    瀏覽量

    174296
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Zynq MPSoC PS側(cè)PCIe高速DMA互連解決方案

    在涉及Xilinx Zynq UltraScale+ MPSoC的項(xiàng)目中,實(shí)現(xiàn)設(shè)備間高速、低延遲的數(shù)據(jù)傳輸往往是核心需求之一。PCIe(尤其PS側(cè))結(jié)合DMA(直接內(nèi)存訪問)正是滿足這類需求的理想技術(shù)方案。
    的頭像 發(fā)表于 10-22 13:53 ?191次閱讀
    雙<b class='flag-5'>Zynq</b> <b class='flag-5'>MPSoC</b> PS側(cè)PCIe高速DMA互連解決方案

    AMD Spartan UltraScale+ FPGA的優(yōu)勢(shì)和亮點(diǎn)

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進(jìn)的 I/O 功能與低功耗等優(yōu)勢(shì)于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部?jī)?nèi)存控制器以及
    的頭像 發(fā)表于 10-17 10:16 ?146次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA的優(yōu)勢(shì)和亮點(diǎn)

    AMD Vivado IP integrator的基本功能特性

    我們還將帶您了解在 AMD Zynq UltraScale+ MPSoC 開發(fā)板與 AMD Versal 自適應(yīng) SoC 開發(fā)板上使用 IP integrator 時(shí),兩種設(shè)計(jì)流程之間存在的差異。
    的頭像 發(fā)表于 10-07 13:02 ?1530次閱讀
    AMD Vivado IP integrator的基本功能特性

    浙江電子科技有限公司產(chǎn)品手冊(cè)-元器件

    器件產(chǎn)品選型手冊(cè)
    發(fā)表于 09-23 16:47 ?0次下載

    璞致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺(tái)

    璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構(gòu)架構(gòu)" 為
    的頭像 發(fā)表于 08-06 10:08 ?706次閱讀
    璞致電子 <b class='flag-5'>UltraScale+</b> RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺(tái)

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計(jì)算標(biāo)桿

    璞致電子推出PZ-ZU15EG-KFB異構(gòu)計(jì)算開發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-R5F
    的頭像 發(fā)表于 07-22 09:47 ?506次閱讀
    【PZ-ZU15EG-KFB】——<b class='flag-5'>ZYNQ</b> <b class='flag-5'>UltraScale</b> + 異構(gòu)架構(gòu)下的智能邊緣計(jì)算標(biāo)桿

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的
    的頭像 發(fā)表于 06-18 10:32 ?1825次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA 開始量產(chǎn)出貨

    Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析

    Ultrascale開發(fā)的支持包含步進(jìn)功能的增強(qiáng)型FPGA架構(gòu),相比7系列的28nm工藝,Ult
    的頭像 發(fā)表于 04-24 11:29 ?1770次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b><b class='flag-5'>系列</b>FPGA的時(shí)鐘資源與架構(gòu)解析

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測(cè)了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發(fā)表于 12-30 16:28

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 12-30 14:37 ?3次下載

    時(shí)序約束一主時(shí)鐘與生成時(shí)鐘

    一、主時(shí)鐘create_clock 1.1 定義 主時(shí)鐘是來自FPGA芯片外部的時(shí)鐘,通過時(shí)鐘輸入端口或高速收發(fā)器GT的輸出引腳進(jìn)入FPGA內(nèi)部。對(duì)于7系列
    的頭像 發(fā)表于 11-29 11:03 ?2013次閱讀
    時(shí)序約束一主時(shí)鐘與生成時(shí)鐘

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評(píng)估套件

    Zynq UltraScale+ MPSoC 器件,具有四核 Arm? Cortex-A53、雙核 Cortex-R5 實(shí)時(shí)處理器和基于 AMD/Xilinx 16nm FinFET
    的頭像 發(fā)表于 11-20 15:32 ?2118次閱讀
    AMD/Xilinx <b class='flag-5'>Zynq</b>? <b class='flag-5'>UltraScale+</b> ? <b class='flag-5'>MPSoC</b> ZCU102 評(píng)估套件

    基于PYNQ和機(jī)器學(xué)習(xí)探索MPSOC筆記

    ,同樣也是希望熟悉器件及其相關(guān)設(shè)計(jì)方法的技術(shù)人員的有效參考資料。前? 言Zynq MPSoC(多處理器片上系統(tǒng))是Xilinx公司推出的第二
    的頭像 發(fā)表于 11-16 11:32 ?960次閱讀
    基于PYNQ和機(jī)器學(xué)習(xí)探索<b class='flag-5'>MPSOC</b>筆記

    在米爾電子MPSOC實(shí)現(xiàn)12G SDI視頻采集H.265壓縮SGMII萬兆以太網(wǎng)推流

    4K UHD音視頻廣播領(lǐng)域的優(yōu)勢(shì) 1.高性能與低功耗的結(jié)合:Zynq UltraScale+ MPSoC采用了16nm FinFET工藝,集成了多核處理器和可編程邏輯,能夠在提高性能的同時(shí)降低功耗,這對(duì)
    發(fā)表于 11-01 16:56

    12G-SDI高清視頻開發(fā)案例,讓4K視頻采集更便捷!基于Xilinx MPSoC高性能平臺(tái)

    本帖最后由 Tronlong創(chuàng)龍科技 于 2024-10-29 10:35 編輯 本文主要介紹基于Xilinx UltraScale+ MPSoC XCZU7EV的12G-SDI高清視頻開發(fā)
    發(fā)表于 10-29 10:09