chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思公司宣布其Zynq UltraScale+ RFSoC系列開始發(fā)貨

Xilinx賽靈思官微 ? 來源:djl ? 作者:賽靈思 ? 2019-07-29 11:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今日宣布其Zynq UltraScale+ RFSoC 系列開始發(fā)貨,該系列是通過一個突破性的架構(gòu)將 RF 信號鏈集成在一個單芯片 SoC 中,致力于加速 5G 無線、有線 Remote-PHY 及其它應(yīng)用的實現(xiàn)?;?16nm UltraScale+ MPSoC 架構(gòu)的 All Programmable RFSoC 在單芯片上集成 RF 數(shù)據(jù)轉(zhuǎn)換器,可將系統(tǒng)功耗和封裝尺寸減少最高達 50%~70%,而且其軟判決前向糾錯 (SD-FEC) 內(nèi)核可滿足 5G 和 DOCSIS 3.1 標準要求。隨著芯片樣片向多家客戶發(fā)貨, Zynq UltraScale+ RFSoC 系列早期試用計劃現(xiàn)已啟動。

用于 RF 信號鏈的片上系統(tǒng)

Zynq RFSoC 將 RF 數(shù)據(jù)轉(zhuǎn)換器、SD-FEC 內(nèi)核以及高性能 16nm UltraScale+ 可編程邏輯和 ARM 多處理系統(tǒng)完美集成在一起打造出了一個全面的模數(shù)信號鏈。射頻-數(shù)字信號調(diào)節(jié)與處理通常分派給不同的獨立子系統(tǒng)中,但 Zynq UltraScale+ RFSoC 將模擬、數(shù)字和嵌入式軟件設(shè)計集成到單個單芯片器件上,實現(xiàn)了高度的系統(tǒng)穩(wěn)健性。該系列器件具有如下特性:

● 8 個 4GSPS 或 16 個 2GSPS 12 位 ADC

●8-16 個 6.4GSPS 14 位 DAC

●SD-FEC 內(nèi)核、LDPC 和 Turbo 編解碼器完美集成在一起,可滿足 5G 和 DOCSIS3.1 標準要求

●ARM 處理子系統(tǒng),采用四核 Cortex-A53 和雙核 Cortex-R5

●16nm UltraScale+ 可編程邏輯配有集成 Nx100G 內(nèi)核

●多達 930,000 個邏輯單元和超過 4,200 個 DSP Slice

賽靈思通信業(yè)務(wù)主管總監(jiān) Gilles Garcia 介紹 Zynq RFSoC

Zynq RFSoC 系列支持的應(yīng)用包括 massive-MIMO 的遠端射頻單元、毫米波移動回程、5G 基帶、固定無線訪問、有線 Remote-PHY 節(jié)點、測試測量、衛(wèi)星通信等高性能 RF 應(yīng)用。

5G 無線

Zynq UltraScale+ RFSoC 器件能為下一代無線基礎(chǔ)架構(gòu)提供帶寬密集型系統(tǒng)。如果沒有系統(tǒng)級的突破,5 倍帶寬、100 倍用戶數(shù)據(jù)速率、1000 倍網(wǎng)絡(luò)容量等在內(nèi)的 5G 要求均無法實現(xiàn)。Zynq UltraScale+ RFSoC 集成了分立式 RF 數(shù)據(jù)轉(zhuǎn)換器和信號鏈優(yōu)化技術(shù),這樣 Massive-MIMO 的遠端射頻單元、無線回程和固定無線訪問不僅可實現(xiàn)高信道密度,而且還能將功耗和封裝尺寸減小 50%-75%。在 5G 基帶應(yīng)用中,多個集成 SD-FEC 內(nèi)核相對于軟核實現(xiàn)方案而言,可將系統(tǒng)吞吐量提升 10-20 倍,并可滿足嚴格的功耗和散熱要求。

有線 Remote-PHY

同樣,在下一代有線寬帶服務(wù)領(lǐng)域,Zynq RFSoC 也實現(xiàn)了封裝尺寸、能效和硬件靈活性的完美組合,可支持 Remote-PHY 系統(tǒng)。分布式訪問架構(gòu)推動 DOCSIS 3.x PHY 功能從集中頭端設(shè)備轉(zhuǎn)移到靠近消費者的 Remote-PHY 節(jié)點。通過用無所不在的以太網(wǎng)傳輸取代低效的模擬光傳輸,網(wǎng)絡(luò)的容量、規(guī)模和性能得到了大幅提升。通過 RF 集成和支持 LDPC FEC 的信號鏈,RFSoC 能確保靈活的 R-PHY 部署,從而可滿足 DOCSIS3.1 更高的頻譜效率要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1797

    瀏覽量

    132950
  • 單芯片
    +關(guān)注

    關(guān)注

    3

    文章

    475

    瀏覽量

    35805
  • 5G
    5G
    +關(guān)注

    關(guān)注

    1363

    文章

    48987

    瀏覽量

    585350
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Zynq MPSoC PS側(cè)PCIe高速DMA互連解決方案

    在涉及Xilinx Zynq UltraScale+ MPSoC的項目中,實現(xiàn)設(shè)備間高速、低延遲的數(shù)據(jù)傳輸往往是核心需求之一。PCIe(尤其PS側(cè))結(jié)合DMA(直接內(nèi)存訪問)正是滿足這類需求的理想技術(shù)方案。
    的頭像 發(fā)表于 10-22 13:53 ?1127次閱讀
    雙<b class='flag-5'>Zynq</b> MPSoC PS側(cè)PCIe高速DMA互連解決方案

    AMD Spartan UltraScale+ FPGA的優(yōu)勢和亮點

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進的 I/O 功能與低功耗等優(yōu)勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部內(nèi)存控制器以及
    的頭像 發(fā)表于 10-17 10:16 ?150次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA的優(yōu)勢和亮點

    浙江電子科技有限公司產(chǎn)品手冊-元器件

    元器件產(chǎn)品選型手冊
    發(fā)表于 09-23 16:47 ?0次下載

    特威第二屆機器視覺大會即將舉辦

    去年盛夏,首屆易特威機器視覺技術(shù)大會點燃了行業(yè)創(chuàng)新的火花。易驚艷亮相的 TJ375 FPGA與
    的頭像 發(fā)表于 08-13 09:53 ?489次閱讀

    ZYNQ UltraScalePlus RFSOC QSPI Flash固化常見問題說明

    璞致 ZYNQ UltraScalePlus RFSOC QSPI Flash 固化常見問題說明
    發(fā)表于 08-08 15:49 ?0次下載

    璞致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺

    璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構(gòu)架構(gòu)" 為
    的頭像 發(fā)表于 08-06 10:08 ?715次閱讀
    璞致電子 <b class='flag-5'>UltraScale+</b> <b class='flag-5'>RFSoC</b> 架構(gòu)下的軟件無線電旗艦開發(fā)平臺

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計算標桿

    璞致電子推出PZ-ZU15EG-KFB異構(gòu)計算開發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-R5F
    的頭像 發(fā)表于 07-22 09:47 ?514次閱讀
    【PZ-ZU15EG-KFB】——<b class='flag-5'>ZYNQ</b> <b class='flag-5'>UltraScale</b> + 異構(gòu)架構(gòu)下的智能邊緣計算標桿

    高性能緊湊型 RFSoC FPGA 開發(fā)平臺 AXW22,重塑射頻開發(fā)體驗

    UltraScale+? RFSoC FPGA 射頻開發(fā)平臺 AXW22) 和所有 RFSoC 平臺一樣,ALINX AXW22 天然具有一體化設(shè)計的優(yōu)勢,采用的? AMD
    的頭像 發(fā)表于 06-24 10:24 ?539次閱讀
    高性能緊湊型 <b class='flag-5'>RFSoC</b> FPGA 開發(fā)平臺 AXW22,重塑射頻開發(fā)體驗

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的器件——SU10P
    的頭像 發(fā)表于 06-18 10:32 ?1825次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA <b class='flag-5'>開始</b>量產(chǎn)出貨

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    Ultrascale開發(fā)的支持包含步進功能的增強型FPGA架構(gòu),相比7系列的28nm工藝,Ult
    的頭像 發(fā)表于 04-24 11:29 ?1777次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b><b class='flag-5'>系列</b>FPGA的時鐘資源與架構(gòu)解析

    AMD Zynq RFSoC賦能富士通ORAN無線電產(chǎn)品

    富士通采用 AMD Zynq RFSoC 數(shù)字前端( DFE )器件來提供具有成本效益、高容量和高能效的無線電,以滿足不同市場需求。
    的頭像 發(fā)表于 03-12 17:12 ?1024次閱讀

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發(fā)表于 12-30 16:28

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊.pdf》資料免費下載
    發(fā)表于 12-30 14:37 ?3次下載

    時序約束一主時鐘與生成時鐘

    一、主時鐘create_clock 1.1 定義 主時鐘是來自FPGA芯片外部的時鐘,通過時鐘輸入端口或高速收發(fā)器GT的輸出引腳進入FPGA內(nèi)部。對于7系列的器件,主時鐘必須手動
    的頭像 發(fā)表于 11-29 11:03 ?2019次閱讀
    時序約束一主時鐘與生成時鐘

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件可快速啟動汽車、工業(yè)、視頻和通信應(yīng)用設(shè)計。AMD/Xilinx MPSoC ZCU102 評估套件采用
    的頭像 發(fā)表于 11-20 15:32 ?2122次閱讀
    AMD/Xilinx <b class='flag-5'>Zynq</b>? <b class='flag-5'>UltraScale+</b> ? MPSoC ZCU102 評估套件